一种磁条卡解码电路制造技术

技术编号:9157364 阅读:321 留言:0更新日期:2013-09-12 21:54
本实用新型专利技术公开了一种磁条卡解码电路,该电路依次由信号采集电路、滤波电路、一级放大电路、二级放大电路和整形电路连接组成。该电路通过其中的放大电路将读卡信号放大、滤波、整形之后形成F2F信号,然后再由后续电路进行分析、解码。该电路的可维护性好,成本较低。(*该技术在2023年保护过期,可自由使用*)

【技术实现步骤摘要】

:本技术涉及磁条卡解码技术,特别涉及一种磁条卡解码电路。 
技术介绍
:目前,对于信息解码技术,普遍都采用专用解码芯片。虽然其解码准确率比较高,但是可维护性比较差,成本偏高。当前,还没有一个维护型号,成本低的解码电路出现。 
技术实现思路
:鉴于上述技术问题,本技术提供了一种磁条卡解码电路。该电路通过其中的放大电路将读卡信号放大、滤波、整形之后形成F2F信号,然后再由后续电路进行分析、解码。该电路的可维护性好,成本较低。 本技术的具体技术方案如下: 一种磁条卡解码电路,该电路依次由信号采集电路、滤波电路、一级放大电路、二级放大电路和整形电路连接组成;其特征在于,所述解码电路中,采集信号通过电阻R201和电阻R202分别接入运算放大器U2C的反相输入端和同相输入端,电容C201分别连接电阻R201和电阻R202,电阻R201连接运算放大器U2C的反相输入端,电阻R202连接运算放大器U2C的同相输入端;电容C202和电阻R203分别一端连接运算放大器U2C的反相输入端,另一端连接运算放大器U2C的输出端;电容C203一端连接运算放大器U2C的同相输入端,另一端分别连接电解电容C204、电阻R206、电阻R207、电阻R209以及运算放大器U2D的同相输入端;电阻R204一端连接运算放大器U2C的同相输入端,另一端连接电解电容C204;所述电解电容C204和电阻R206各有一端接地;所述电阻207一端连接电源VCC;所述运算放大器U2C的同相输入端依次连接电阻R205和电容C205,并接入运算放大器U2D的反相输入端;二极管L1的正极连接运算放大器U2D的反相输入端,负极连接运算放大 器U2D的输出端以及运算放大器U3B的反相输入端;二极管L2的负极连接运算放大器U2D的反相输入端,正极连接运算放大器U2D的输出端以及运算放大器U3B的反相输入端;所述电容C206和电阻R208分别一端连接运算放大器U2D的反相输入端,另一端连接运算放大器U2D的输出端;所述电阻R209接入运算放大器U3B的同相输入端;所述电阻R210一端连接运算放大器U2D的同相输入端,另一端连接运算放大器U2D的输出端和电阻R211;所述电阻R211还连接电源VCC;所述运算放大器U2D的输出端输出F2F信号。 上述方案中,所述运算放大器U2C和运算放大器U2D采用型号为TLC274的通用运算放大器。 上述方案中,所述运算放大器U3B采用型号为LM393双电压比较器。 本技术的有益效果如下: 1、该电路能够降低成本。 2、该解码电路可实现刷卡信号的采集,滤波,放大,整形等作用,最终将磁头信号转化为F2F信号。然后再通过对F2F脉宽进行分析,根据ISO7811的规范进行解码,还原磁卡上的数据。 3、由于是通过该解码电路对信号进行处理,在对信号偏小或偏大时可以做针对性的调整,灵活性高。另外由该解码电路对F2F脉宽的分析可以识别出有效数据和干扰数据,增加解码的可靠性。 附图说明:以下结合附图和具体实施方式来进一步说明本技术。 图1为本技术所述磁条卡解码电路的结构框图。 图2为本技术所述磁条卡解码电路的电路原理图。 具体实施方式:为了使本技术实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合具体图示,进一步阐述本技术。 如图1所示,本技术所述的磁条卡解码电路,该电路依次由信号采集 电路101、滤波电路102、一级放大电路103、二级放大电路104和整形电路105连接组成。 如图2所示,具体在该解码电路中,采集信号(HD2B、HD1B)通过电阻R201和电阻R202分别接入运算放大器U2C的反相输入端和同相输入端,电容C201分别连接电阻R201和电阻R202,电阻R201连接运算放大器U2C的反相输入端,电阻R202连接运算放大器U2C的同相输入端;电容C202和电阻R203分别一端连接运算放大器U2C的反相输入端,另一端连接运算放大器U2C的输出端;电容C203一端连接运算放大器U2C的同相输入端,另一端分别连接电解电容C204、电阻R206、电阻R207、电阻R209以及运算放大器U2D的同相输入端;电阻R204一端连接运算放大器U2C的同相输入端,另一端连接电解电容C204;电解电容C204和电阻R206各有一端接地;电阻207一端连接电源VCC;运算放大器U2C的同相输入端依次连接电阻R205和电容C205,并接入运算放大器U2D的反相输入端;二极管L1的正极连接运算放大器U2D的反相输入端,负极连接运算放大器U2D的输出端以及运算放大器U3B的反相输入端;二极管L2的负极连接运算放大器U2D的反相输入端,正极连接运算放大器U2D的输出端以及运算放大器U3B的反相输入端;电容C206和电阻R208分别一端连接运算放大器U2D的反相输入端,另一端连接运算放大器U2D的输出端;电阻R209接入运算放大器U3B的同相输入端;电阻R210一端连接运算放大器U2D的同相输入端,另一端连接运算放大器U2D的输出端和电阻R211;电阻R211还连接电源VCC;运算放大器U2D的输出端(RCPB)输出F2F信号。 根据上述电路,其中的解码电路部分是电路中的单片机对F2F信号的脉宽进行判断,当遇到较宽的脉宽时,认为接收到了一个信号‘0’;当遇到两个连续的相对窄的脉宽时,认为接收到了一个信号‘1’。然后再根据ISO7811里的规则进行数据还原。 另外还需要说明的是,上述电路中的运算放大器U2C和运算放大器U2D采用型号为TLC274的通用运算放大器。运算放大器U3B采用型号为LM393双电压比较器。 以上显示和描述了本技术的基本原理和主要特征和本技术的优 点。本行业的技术人员应该了解,本技术不受上述实施例的限制,上述实施例和说明书中描述的只是说明本技术的原理,在不脱离本技术精神和范围的前提下,本技术还会有各种变化和改进,这些变化和改进都落入要求保护的本技术范围内。 本文档来自技高网...

【技术保护点】
一种磁条卡解码电路,该电路依次由信号采集电路、滤波电路、一级放大电路、二级放大电路和整形电路连接组成;其特征在于,所述解码电路中,采集信号通过电阻R201和电阻R202分别接入运算放大器U2C的反相输入端和同相输入端,电容C201分别连接电阻R201和电阻R202,电阻R201连接运算放大器U2C的反相输入端,电阻R202连接运算放大器U2C的同相输入端;电容C202和电阻R203分别一端连接运算放大器U2C的反相输入端,另一端连接运算放大器U2C的输出端;电容C203一端连接运算放大器U2C的同相输入端,另一端分别连接电解电容C204、电阻R206、电阻R207、电阻R209以及运算放大器U2D的同相输入端;电阻R204一端连接运算放大器U2C的同相输入端,另一端连接电解电容C204;所述电解电容C204和电阻R206各有一端接地;所述电阻207一端连接电源VCC;所述运算放大器U2C的同相输入端依次连接电阻R205和电容C205,并接入运算放大器U2D的反相输入端;二极管L1的正极连接运算放大器U2D的反相输入端,负极连接运算放大器U2D的输出端以及运算放大器U3B的反相输入端;二极管L2的负极连接运算放大器U2D的反相输入端,正极连接运算放大器U2D的输出端以及运算放大器U3B的反相输入端;所述电容C206和电阻R208分别一端连接运算放大器U2D的反相输入端,另一端连接运算放大器U2D的输出端;所述电阻R209接入运算放大器U3B的同相输入端;所述电阻R210一端连接运算放大器U2D的同相输入端,另一端连接运算放大器U2D的输出端和电阻R211;所述电阻R211还连接电源VCC;所述运算放大器U2D的输出端输出F2F信号。...

【技术特征摘要】
1.一种磁条卡解码电路,该电路依次由信号采集电路、滤波电路、一级放大电路、二级放大电路和整形电路连接组成;其特征在于,所述解码电路中,采集信号通过电阻R201和电阻R202分别接入运算放大器U2C的反相输入端和同相输入端,电容C201分别连接电阻R201和电阻R202,电阻R201连接运算放大器U2C的反相输入端,电阻R202连接运算放大器U2C的同相输入端;电容C202和电阻R203分别一端连接运算放大器U2C的反相输入端,另一端连接运算放大器U2C的输出端;电容C203一端连接运算放大器U2C的同相输入端,另一端分别连接电解电容C204、电阻R206、电阻R207、电阻R209以及运算放大器U2D的同相输入端;电阻R204一端连接运算放大器U2C的同相输入端,另一端连接电解电容C204;所述电解电容C204和电阻R206各有一端接地;所述电阻207一端连接电源VCC;所述运算放大器U2C的同相输入端依次连接电阻R205和电容C205,并接入运算放...

【专利技术属性】
技术研发人员:程国生田振华
申请(专利权)人:上海华东磁卡机有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1