一种低功耗定时器电路制造技术

技术编号:9023082 阅读:209 留言:0更新日期:2013-08-09 03:57
本实用新型专利技术公开一种低功耗定时器电路,包括电源输入端和电源输出端,在电源输入端和电源输出端之间依次连接有整流电路、定时器芯片供电电路和继电器电路,所述整流电路与电源输入端之间串联有降低整流电路输出电流的阻容电路,所述继电器电路连接有根据控制信号端DRV输出电平高低状态而控制定时器开关电流导通的三极管Q2,以及控制三极管Q2通断状态的三极管Q1和Q3。本实用新型专利技术利用阻容电路来保持输出电流的恒定,从而在电流不变的情况下调整负载大小来达到减少功耗的目的。本实用新型专利技术产品本身的功耗大大下降,产品自身也符合节能环保的要求,更符合现在国家对电器产品本身功耗不得大于1W的要求。(*该技术在2023年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种电学领域,具体涉及一种能够减少定时器待机和使用时功耗的低功耗电路。
技术介绍
近年来,随着全球能源的日益匮乏,世界各国都在提倡能源节约,并推行各种节省能源的方法,其中在电力领域,低功耗,智能型及在不使时关闭或降低电器的功耗等措施的应用,已经越来越广泛。其中大多数采用智能降低待机功耗手段,这对于处在不使用状态下的电器来说,其效果较明显。但是这一类的判断电路涉及的元件较多,通常需要处理器(MCU)才能够判断电路上电压或电流的变化,成本较大。此外,这类判断电路自身由于要维持处理器的工作,因此必须消耗一定的功耗,这也使得最终降低的功耗效果不理想。
技术实现思路
为解决现有技术中电器在待机状态下功耗必须维持一定功耗的问题,本技术提供一种低功耗的用于控制电器电路的定时器电路。具体方案如下:一种低功耗定时器电路,包括电源输入端和电源输出端,在电源输入端和电源输出端之间依次连接有整流电路、定时器芯片供电电路和继电器电路,其特征在于,所述整流电路与电源输入端之间串联有降低整流电路输出电流的阻容电路,所述继电器电路连接有根据控制信号端DRV输出电平高低状态而控制定时器开关电流导通的三极管Q2,以及控制三极管Q2通断状态的三极管Ql 和 Q3。优选的继电器电路方案为:所述继电器电路的控制信号端DRV输出高电平时,三级管Q3导通而三级管Ql和Q2截止,同时阻容电路的电流流经继电器线包使继电器吸合;控制信号端DRV输出低电平 时,三极管Q3截止而三级管Ql和Q2导通,阻容电路的电流通过Q2流出,继电器无电流输入而断开。本技术的优选方案:所述阻容电路包括电容Cl和电阻R3。本技术的另一优选方案:所述整流电路为桥式整流电路,在整流电路与阻容电路连接端相对的另一端和电源输出端之间连接有抗干扰电路,所述抗干扰电路包括电阻R2。本技术利用阻容电路的特点,通过改变整流电路输出端的负载大小,控制整流电路输出的电压,从而降低待机情况下电路的功率,达到节能的目的。阻容电路上电容Cl的容量就决定的能够输出的电流大小,由于阻容电路输出电流的恒定,整流电路输出端的电压根据负载大小随变,因此控制整流电路输出端的负载大小就可以实现低功耗或零功耗的目的。利用抗干扰电阻R2能够吸收部分尖刺脉冲电压,达到抗干扰的目的。本技术在断开的时候产品的功耗极低,约等于零,在接通的时候功耗也只略大于继电器的功耗,在实现产品通断达到节能目的的同时,产品本身的功耗大大下降,产品自身也符合节能环保的要求,更符合现在国家对电器产品本身功耗不得大于IW的要求。附图说明图1本技术的电路示意图;附图中标号说明:1-整流电路、2-定时器芯片供电电路、3-继电器电路、4-阻容电路、5-抗干扰电阻、6-电源输入端、7-电源输出端、8-滤波电阻、9-保险电阻。具体实施方式如图1所示,本技术公开的低功耗定时器电路,包括电源输入端6和电源输出端7,在电源输入端6和电源输出端7之间依次连接有整流电路1、定时器芯片供电电路2和继电器电路3,整流电路I与电源输入端6之间串联有降低整流电路I输出电流的阻容电路4,所述继电器电路连接有根据控制信号端DRV输出电平高低状态而控制定时器开关电流导通的三极管Q2,以及控制三极管Q2通断状态的三极管Ql和Q3。在工作时,由电源输入端进入的电流经过整流电路整流后输送到定时器芯片供电电路,整流电路为桥式整流电路,其通过DBl桥式整流把交流电转化为直流电,定时器芯片供电电路为定时器正常工作时提供电流,以确定定时的有效执行,继电器电路接受定时器定时的设定标准通断内部的继电器开关K1,以断开用电电器的正常供电,当继电器断开时,由整流电路至定时器芯片供电电路的通路由Q2导通,阻容电路根据内部电容Cl的容量确定供电电流的大小,三极管Q2导通时将阻容电路中Cl输出的电流几乎全部疏导,使电流几乎不做功,从而实现减少功耗的目的,具体的电容Cl的容量可以根据需要选定。为了防止电流过大,在电容Cl的两端并联一个泄放电阻R3,泄放电阻R3是断电后电容Cl的泄放电阻,可防止在快速插拔电源插头或插头接触不良时,电容Cl上的残余电压和电网电压叠加而对后续器件形成的高压冲击,还可防止拔出电源插头后接触到人体对人员产生伤害。在整流电路I与阻容电路4连接端相对的另一端和电源输出端7之间连接有抗干扰电阻,包括电阻R2,主要用于吸收整流电路的部分尖刺电压,使定时器的输出电压更加平稳,达到抗干扰的作用。如图1所示,具体的电路工作过程为市电从LIN和NIN端输入,经过滤波电容8内的电容Cl降压,电流通过整流电桥BDl转变为直流,限流电阻9包括电阻R1,电容Cl为高压电容,为后面电路的工作提供恒定的电流,电容容量的大小取决于继电器线包的功率和交 流电的频率,电容Cl的容抗权利要求1.一种低功耗定时器电路,包括电源输入端(6)和电源输出端(7),在电源输入端(6)和电源输出端(7)之间依次连接有整流电路(I)、定时器芯片供电电路(2)和继电器电路(3),其特征在于,所述整流电路(I)与电源输入端(6)之间串联有保持输出电流恒定的阻容电路(4),所述继电器电路连接有根据控制信号端DRV输出电平高低状态而控制定时器开关电流回路的三极管Q2,以及控制三极管Q2通断状态的三极管Ql和Q3。2.如权利要求1所述的一种低功耗定时器电路,其特征在于,所述继电器电路的控制信号端DRV输出高电平时,三级管Q3导通而三级管Ql和Q2截止,同时阻容电路的电流流经继电器线包使继电器吸合;控制信号端DRV输出低电平时,三极管Q3截止而三级管Ql和Q2导通,阻容电路的电流通过Q2流出,继电器无电流输入而断开。3.如权利要求1所述的一种低功耗定时器电路,其特征在于,所述阻容电路(4)包括并联的泄放电阻R3和高压电容Cl。4.如权利要求1所述的一种 低功耗定时器电路,其特征在于,所述整流电路(I)为桥式整流电路,在整流电路(I)与阻容电路(4)连接端相对的另一端和电源输出端(7)之间连接有抗干扰电路(5 ),所述抗干扰电路(5 )包括电阻R2。专利摘要本技术公开一种低功耗定时器电路,包括电源输入端和电源输出端,在电源输入端和电源输出端之间依次连接有整流电路、定时器芯片供电电路和继电器电路,所述整流电路与电源输入端之间串联有降低整流电路输出电流的阻容电路,所述继电器电路连接有根据控制信号端DRV输出电平高低状态而控制定时器开关电流导通的三极管Q2,以及控制三极管Q2通断状态的三极管Q1和Q3。本技术利用阻容电路来保持输出电流的恒定,从而在电流不变的情况下调整负载大小来达到减少功耗的目的。本技术产品本身的功耗大大下降,产品自身也符合节能环保的要求,更符合现在国家对电器产品本身功耗不得大于1W的要求。文档编号G05B19/042GK203117708SQ20132014160公开日2013年8月7日 申请日期2013年3月26日 优先权日2013年3月26日专利技术者孙利云 申请人:宁波米迪电器有限公司本文档来自技高网...

【技术保护点】
一种低功耗定时器电路,包括电源输入端(6)和电源输出端(7),在电源输入端(6)和电源输出端(7)之间依次连接有整流电路(1)、定时器芯片供电电路(2)和继电器电路(3),其特征在于,所述整流电路(1)与电源输入端(6)之间串联有保持输出电流恒定的阻容电路(4),所述继电器电路连接有根据控制信号端DRV输出电平高低状态而控制定时器开关电流回路的三极管Q2,以及控制三极管Q2通断状态的三极管Q1和Q3。

【技术特征摘要】

【专利技术属性】
技术研发人员:孙利云
申请(专利权)人:宁波米迪电器有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1