可重构模数转换器调制器结构及其排列、使用方法技术

技术编号:8242533 阅读:196 留言:0更新日期:2013-01-24 23:30
本发明专利技术揭示可重构模数转换器调制器结构、排列可重构模数转换器调制器结构的方法及使用可重构模数转换器调制器结构以执行噪声耦合的方法。可重构模数转换器调制器结构包含:多个模数转换器结构,通过各自的噪声量化转换函数相互耦接,每一模数转换器结构接收模拟信号作为输入,并且每一模数转换器结构输出第一输出信号;加法器模块,接收多个第一输出信号,对多个第一输出信号执行加法,以及产生第二输出信号;以及除法器模块,接收第二输出信号,并且以预定因子对第二输出信号执行除法操作。上述可重构模数转换器调制器结构、相关排列方法及使用方法,能够使功率消耗与输入信号带宽成比例。

【技术实现步骤摘要】

本专利技术有关于模数转换器(Analog-to-Digital Converter, ADC)领域,特别是有关于使用噪声耦合的可重构模数转换器调制器结构。
技术介绍
当今,无线通信接收器必须支持多种不同的通信标准,例如全球移动通信系统(Global System for Mobile communications,以下简称为GSM)、GSM演进的增强数据速率(Enhanced Data rate for GSM Evolution,以下简称为EDGE)、时分同步的码分多址技术(Time Division-Synchronous Code Division Multiple Access,以下简称为 TD-SCDMA)>宽带码分多址(Wide band Code Division Multiple Access,以下简称为 WCDMA),高速 下行分组接入(High Speed Downlink Packet Access+,以下简称为HSPA+),以及长期演进技术(Long Term Evolution,以下简称为LTE)。这使得无线设备能够适应可用的网络资源并且提供给用户可能的最好服务。上述功能通过针对每一标准分配专属电路或者针对不同标准对通用电路进行重构来在无线电话(handset)硬件中达成的。无线接收器中,模数转换器是一个重要组件。模数转换器的功能为将接收信号数字化以使其能够由数字信号处理硬件或者软件组件处理。模数转换器输入信号的带宽(bandwidth)随着所支持的标准而改变。例如,对于GSM标准需要100kHZ,而对于LTE需要IOMHz。虽然为每一标准设置专属模数转换器是可行的,但因为此方法将使集成电路的面积与成本增加,所以其并不是最佳的。针对最大输入信号带宽设计模数转换器并将其用于较小信号带宽也是可行的,但因为此方法在较窄带宽的状况下,功率消耗远大于所需而使得电池寿命降低,所以其也不是最佳的。由此,业界不仅需要模数转换器是能重构的(reconfigurable),还需要模数转换器的功率消耗量与带宽成比例。特别地,Λ Σ模数转换器结构为有诸多优点的无线接收器的设计。在此,允许使用多种方法来进行模数转换器的重构(reconfiguration)。改变阶次或环路滤波器配置(configuration)是可行的。当使用级联(cascaded)或多阶(mash) Δ Σ架构时,可关闭级联中的方块(blocks)来降低针对较低带宽状况的阶次,并由此节省能源。这些技术无法达成与带宽成比例地降低能源。这是因为重构涉及从模数转换器后端(back-end)移除组件,而一般情况下,这并不能为耗能预算作出主要贡献。另一重构策略涉及修改模数转换器组件所使用的时钟频率及偏流(biascurrent)。此策略确实允许功率消耗与信号带宽成比例。但需注意这需要特别保证晶体管以及其所建立的电路组件保持在可接受的操作范围。使用基于锁相回路(Phase LoopLock,以下简称为PLL)偏流产生器的方法被提出,但是这需要额外的电路。另外需要注意的一点在于,特别当使用模数转换器的离散时间实施时,改变时钟频率是抗锯齿性(anti-aliasing)所必需的。本专利技术提供解决上述重构问题的方案,其中功率消耗与输入信号带宽成比例。此方案是基于噪声耦合的模数转换器的使用。
技术实现思路
有鉴于此,本专利技术提供一种可重构模数转换器调制器结构、排列可重构模数转换器调制器结构的方法及使用可重构模数转换器调制器结构以执行噪声耦合的方法。根据本专利技术一实施方式,提供一种可重构模数转换器调制器结构,包含多个模数转换器结构,通过各自的噪声量化转换函数相互耦接,每一模数转换器结构接收模拟信号作为输入,并且每一模数转换器结构输出一个第一输出信号;加法器模块,接收多个模数转换器结构的多个第一输出信号,对第一输出信号执行加法,以及产生第二输出信号;以及除法器模块,接收第二输出信号,并且以预定因子对第二输出信号执行除法操作。根据本专利技术另一实施方式,提供一种排列可重构模数转换器调制器结构的方法,包含通过各自的噪声量化转换函数将多个模数转换器结构相互耦接,每一模数转换器结 构接收模拟信号作为输入,并且每一模数转换器结构输出一个第一输出信号;使用加法器模块接收多个模数转换器结构的多个第一输出信号,对第一输出信号执行加法,加法器模块产生第二输出信号;以及使用除法器模块,接收第二输出信号,并且以预定因子对第二输出信号执行除法操作。根据本专利技术又一实施方式,提供一种使用可重构模数转换器调制器结构来执行噪声耦合的方法,包含通过各自的噪声量化转换函数将多个模数转换器结构相互耦接,每一模数转换器结构接收模拟信号作为输入,并且每一模数转换器结构输出一个第一输出信号;使用加法器模块对多个模数转换器结构的多个第一输出信号执行加法,加法器模块产生第二输出信号;以及使用除法器模块以预定因子对第二输出信号执行除法操作。本专利技术所提出的可重构模数转换器调制器结构、排列可重构模数转换器调制器结构的方法及使用可重构模数转换器调制器结构以执行噪声耦合的方法,其能够使功率消耗与输入信号带宽成比例。附图说明图I为依本专利技术的概观示意图。图2为依本专利技术一实施方式,所用第一模数转换器单元与第二模数转换器单元的排列示意图。图3为依本专利技术另一实施方式,使用三个模数转换器来形成使用噪声耦合的可重构调制器模数转换器的示意图。具体实施例方式本专利技术提出一种新颖的排列,其中所提供的可重构模数转换器调制器允许功率消耗与输入信号带宽成比例。图I为依本专利技术的概观示意图。调制器结构2包含第一模数转换器单元(cell)4与第二模数转换器单元6,其中第一模数转换器单元4与第二模数转换器单元6接收模拟信号U。第一模数转换器单元4与第二模数转换器单元6相互提供噪声量化。将第一模数转换器单兀4与第二模数转换器单兀6的输出信号Vl和V2提供给加法器模块8。加法器模块8将其输出提供给除法器模块10。除法器模块10对加法器模块8的输出执行除法,本实施例中为除2。第一模数转换器单元4与第二模数转换器单元6作为噪声耦合模数转换器,并且当维持相同动态范围时能够达到2倍带宽。上述情况有两个原因。第一是因为热噪声(thermal noise)与闪烁噪声(flicker noise)功率密度(power density)以因子 2 的平方根sqrt(2)降至3dB信噪比增益,但是带宽以因子2增加至3dB信噪比损失。这使得带内信号与热噪声以及闪烁噪声的比率相同。第二是因为量化噪声转换函数以因子(1-H2)修正,其中H2为噪声量化转换函数,也可视为噪声量化转换函数的噪声量化转换因子。设计此(1-H2)因子来达到相同的信号至量化噪声性能是可行的。图2为依本专利技术一实施方式,所用第一模数转换器单元4与第二模数转换器单元6的排列示意图。第一模数转换器单元4与第二模数转换器单元6包含相同的组件与连接。本领域技术人员应了解,一个模数转换器单元也可被视为一个模数转换器结构。第一模数转换器单元4与第二模数转换器单元6分别使用转换函数48、58 (图2中以Hl表示)以及噪声量化转换函数50、56(图2中以H2表示)。其中,转换函数48、58也可由环路滤波器转 换实施。第本文档来自技高网
...

【技术保护点】
一种可重构模数转换器调制器结构,包含:多个模数转换器结构,通过各自的噪声量化转换函数相互耦接,每一该模数转换器结构接收模拟信号作为输入,并且每一该模数转换器结构输出一个第一输出信号;加法器模块,接收该多个模数转换器结构输出的多个第一输出信号,对该多个第一输出信号执行加法,以及产生第二输出信号;以及除法器模块,接收该第二输出信号,并且以预定因子对该第二输出信号执行除法操作。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:艾曼·夏柏哈利尔·基珀
申请(专利权)人:联发科技新加坡私人有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1