一种建筑节能监测数据采集器制造技术

技术编号:8181517 阅读:291 留言:0更新日期:2013-01-09 00:02
一种建筑节能监测数据采集器,其结构是由低功耗收发器A、时钟电路B、中央处理器C、网络接口电路D、存储电路E、继电器电路F、蜂鸣器电路G、复位电路及晶振电路H组成,其中,低功耗收发器A、中央处理器C、网络接口电路D及存储电路E组成主电路,继电器电路F、蜂鸣器电路G为数据采集器提供报警功能,复位电路E、晶振电路G为单片机处理单元F工作提供必要支持。采用中央处理器代替传统的模拟电路构成的运算单元,实现了数据有效性校验和多种自动补偿功能,实现了数据的高精度监测,解决了传统的数据采集器在稳定性、可靠性、测量精度等方面存在的问题,同时完善了数据采集器在过压过流情况下的保护能力。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术是一种采用嵌入式微计算机系统的建筑节能数据采集专用装置,具有数据采集、数据处理、数据存储、数据传输以及现场设备运行状态监控和故障诊断等功能。技术背景节约能源是目前很多行业的重要发展目标之一,尤其是在公共建筑方面。虽然现有技术的数据采集器种类很多,但很少具备节能监测的功能,无法实现数据采集、数据存储、数据处理及分析以及系统管理、系统运行状态监控和故障诊断等功能一体化,难以完成将各类能耗数据及信息自动传递到上一级数据中心的任务,这就大大增加了节能监测的难度。
技术实现思路
本技术的目的主要是克服传统数据采集器在以上设计上的短缺,提供一种电路设计更加合理,高精度输出,保护更加完善,使用寿命更长的建筑节能监测数据采集器。本技术的技术方案是按以下方式实现的,其结构是由低功耗收发器A、时钟电路B、中央处理器C、网络接口电路D、存储电路E、继电器电路F、蜂鸣器电路G、复位电路及晶振电路H组成,其中,低功耗收发器A、中央处理器C、网络接口电路D及存储电路E组成主电路,继电器电路F、蜂鸣器电路G为数据采集器提供报警功能,复位电路E、晶振电路G为单片机处理单元F工作提供必要支持;低功耗收发器A电路由集成芯片U26,电阻R100、R110、R112和插接件J7组成,集成芯片U26的6脚、7脚分别与电阻RllO和插接件J7的1、3脚并接,电阻RlOO接5V电源与U26的7脚之间,U26的6脚串电阻112接地,集成芯片U26的1、4脚分别接中央处理器的112、111脚、集成芯片U26的2、3脚接中央处理器的35脚;时钟电路B由集成芯片U12、U10电阻R51、电池E和电容C50、C63组成,集成芯片U12的8脚接3. 3V电源,4脚接地,6、5脚分别接中央处理器的139、140脚,1、2脚分别接集成电路UlO的1、2脚,电容C50、C63分别接集成电路UlO的1、2脚与地线之间,电阻R51和电池串接在3. 3V电源与地线之间;中央处理器C由集成电路U8、电阻R39和电容C352组成,集成电路U8的6脚串电容 C352 接 3. 3V 电源,U8 的 17、39、52、62、72、84、95、108 脚接 3. 3V 电源,U8 的 96 脚串电阻 R39 接 3. 3V 电源,集成电路 U8 的 16、30、38、51、61、71、83、94、107 脚接地;网络接口电路D由集成电路仍、似、接插件12、电阻1 1-1 3、1 6、1 11、1 16、电容〇2、C24、C23、晶振Yl组成,其中,集成电路Ul的43脚、44脚分别接晶振Yl两端再分别串电容C23、C24接地,Ul的23、30、42脚接电源3. 3V,电容C2接电源3. 3V与地线之间,Ul的15、33、41、45脚接地,Ul的6、5、47脚并接,2、9脚并接接插件J2的5脚,7、8脚并接接插件J2的1、3脚,3、4脚分别接接插件J2的8、6脚,Ul的20脚串电阻Rll接电源3. 3V,Ul的46脚串电阻R6接地,41脚接地,38、39脚分别串电阻Rl、R2接接插件J2的11、9脚,集成电路U2的16、14、11、9脚分解接插件12的2、1、6、3脚,接插件了2的12、10脚分别串电阻R3、R16接电源3. 3V ;存储电路E有集成电路 U9构成,集成电路U9的12脚、37脚接电源,集成电路U9的13脚、36脚接地,集成电路U9的29-44脚一次接集成电路Ul的18-10脚;继电器电路F由集成芯片U40及四路继电器U32-U37组成,集成芯片U40的12-16脚分别接四路继电器U32-U35的2脚,四路继电器U32-U35的I脚接电源,集成芯片U40的I脚接地,9脚接电源12V,1-4脚分别接中央处理器U8的4-1脚;蜂鸣器电路G由三极管Q1、电阻R26、R27、稳压二极管D5和扬声器YS组成,其中三极管的基极串电阻R27接集成电路U8的76脚,三极管的基极还串电阻R26接电源5V,三极管Ql的发射极接扬声器YS的2脚,扬声器YS的I脚接电源5V,二极管与扬声器YS的1、2脚并接,三极管Ql的集电极接地;电路H中的晶振电路由晶振Y2、复位芯片UlI、电阻R54-R56、电容C52、C53组成,其中晶振Y2的3脚串电阻R54接中央处理器U8的23脚,晶振Y2的4脚串接电容C52接地,2脚接地,I脚串电阻R55接4脚,4脚还串保险丝F5接电源3. 3V ;复位芯片Ull的2脚接电源3. 3V,3脚接地,I脚接中央处理器U8的25脚,电阻R56接Ull的1、2脚,电容C53接Ull的1、3脚。本技术的优点是采用中央处理器代替传统的模拟电路构成的运算单元,实现了数据有效性校验和多种自动补偿功能,实现了数据的高精度监测,解决了传统的数据采集器在稳定性、可靠性、测量精度等方面存在的问题,同时完善了数据采集器在过压过流情况下的保护能力。附图说明附图I.为节能数据监测数据采集器的电路原理框图附图2为节能数据监测数据采集器的电路原理图具体实施方式以下结合附图对本技术数据采集器装置作以下详细说明。如附图1、2所示,本技术的数据采集器装置是由低功耗收发器A、时钟电路B、中央处理器C、网络接口电路D、存储电路E、继电器电路F、蜂鸣器电路G、复位电路及晶振电路H组成,其中,低功耗收发器A、中央处理器C、网络接口电路D及存储电路E组成主电路,继电器电路F、蜂鸣器电路G为数据采集器提供报警功能,复位电路E、晶振电路G为单片机处理单元F工作提供必要支持;低功耗收发器A电路由集成芯片U26,电阻R100、R110、R112和插接件J7组成,集成芯片U26的6脚、7脚分别与电阻RllO和插接件J7的1、3脚并接,电阻RlOO接5V电源与U26的7脚之间,U26的6脚串电阻112接地,集成芯片U26的1、4脚分别接中央处理器的112、111脚、集成芯片U26的2、3脚接中央处理器的35脚;时钟电路B由集成芯片U12、U10电阻R51、电池E和电容C50、C63组成,集成芯片U12的8脚接3. 3V电源,4脚接地,6、5脚分别接中央处理器的139、140脚,1、2脚分别接集成电路UlO的1、2脚,电容C50、C63分别接集成电路UlO的1、2脚与地线之间,电阻R51和电池串接在3. 3V电源与地线之间;中央处理器C由集成电路U8、电阻R39和电容C352组成,集成电路U8的6脚串电容 C352 接 3. 3V 电源,U8 的 17、39、52、62、72、84、95、108 脚接 3. 3V 电源,U8 的 96 脚串电阻R39 接 3. 3V 电源,集成电路 U8 的 16、30、38、51、61、71、83、94、107 脚接地;网络接口电路D由集成电路仍、似、接插件12、电阻1 1-1 3、1 6、1 11、1 16、电容〇2、C24、C23、晶振Yl组成,其中,集成电路Ul的43脚、44脚分别接晶振Yl两端再分别串电容C23、C24接地,Ul的23、30、42脚接电源3. 3V,电容C2接电源3. 3V与地线之间,Ul的15、33、41、45脚接地,Ul的6、5、47脚并接,2、9脚并接接插件J2的5脚,7、8脚并接接插件J2的1、3脚,3、4脚分别接本文档来自技高网...

【技术保护点】
一种建筑节能监测数据采集器,其特征在于,是由低功耗收发器A、时钟电路B、中央处理器C、网络接口电路D、存储电路E、继电器电路F、蜂鸣器电路G、复位电路及晶振电路H组成,其中,低功耗收发器A、中央处理器C、网络接口电路D及存储电路E组成主电路,继电器电路F、蜂鸣器电路G为数据采集器提供报警功能,复位电路E、晶振电路G为单片机处理单元F工作提供必要支持;低功耗收发器A电路由集成芯片U26,电阻R100、R110、R112和插接件J7组成,集成芯片U26的6脚、7脚分别与电阻R110和插接件J7的1、3脚并接,电阻R100接5V电源与U26的7脚之间,U26的6脚串电阻112接地,集成芯片U26的1、4脚分别接中央处理器的112、111脚、集成芯片U26的2、3脚接中央处理器的35脚;时钟电路B由集成芯片U12、U10电阻R51、电池E和电容C50、C63组成,集成芯片U12的8脚接3.3V电源,4脚接地,6、5脚分别接中央处理器的139、140脚,1、2脚分别接集成电路U10的1、2脚,电容C50、C63分别接集成电路U10的1、2脚与地线之间,电阻R51和电池串接在3.3V电源与地线之间;中央处理器C由集成电路U8、电阻R39和电容C352组成,集成电路U8的6脚串电容C352接3.3V电源,U8的17、39、52、62、72、84、95、108脚接3.3V电源,U8的96脚串电阻R39接3.3V电源,集成电路U8的16、30、38、51、61、71、83、94、107脚接地;网络接口电路D由集成电路U1、U2、接插件J2、电阻R1?R3、R6、R11、R16、电容C2、C24、C23、晶振Y1组成,其中,集成电路U1的43脚、44脚分别接晶振Y1两端再分别串电容C23、C24接地,U1的23、30、42脚接电源3.3V,电容C2接电源3.3V与地线之间,U1的15、33、41、45脚接地,U1的6、5、47脚并接,2、9脚并接接插件J2的5脚,7、8脚并接接插件J2的1、3脚,3、4脚分别接接插件J2的8、6脚,U1的20脚串电阻R11接电源3.3V,U1的46脚串电阻R6接地,41脚接地,38、39脚分别串电阻R1、R2接接插件J2的11、9脚,集成电路U2的16、14、11、9脚分解接插件J2的2、1、6、3脚,接插件J2的12、10脚分别串电阻R3、R16接电源3.3V;存储电路E有集成电路U9构成,集成电路U9的12脚、37脚接电源,集成电路U9的13脚、36脚接地,集成电路U9的29?44脚一次接集成电路U1的18?10脚;继电器电路F由集成芯片U40及四路继电器U32?U37组成,集成芯片U40的12?16脚分别接四路继电器U32?U35的2脚,四路继电器U32?U35的1脚接电源,?集成芯片U40的1脚接地,9脚接电源12V,1?4脚分别接中央处理器U8的4?1脚;蜂鸣器电路G由三极管Q1、电阻R26、R27、稳压二极管D5和扬声器YS组成,其中三极管的基极串电阻R27接集成电路U8的76脚,三极管的基极还串电阻R26接电源5V,三极管Q1的发射极接扬声器YS的2脚,扬声器YS的1脚接电源5V,二极管与扬声器YS的1、2脚并接,三极管Q1的集电极接地;电路H中的晶振电路由晶振Y2、复位芯片U11、电阻R54?R56、电容C52、C53组成,其中晶振Y2的3脚串电阻R54接中央处理器U8的23脚,晶振Y2的4脚串接电容C52接地,2脚接地,1脚串电阻R55接4脚,4脚还串保险丝F5接电源3.3V;复位芯片U11的2脚接电源3.3V,3脚接地,1脚接中央处理器U8的25脚,电阻R56接U11的1、2脚,电容C53接U11的1、3脚。...

【技术特征摘要】

【专利技术属性】
技术研发人员:高鹤丁成伟李军冷攀赵云
申请(专利权)人:山东正晨科技有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1