移位寄存器制造技术

技术编号:7938071 阅读:184 留言:0更新日期:2012-11-01 18:56
将包含补偿电路(21)的单位电路(11)多级连接,而构成移位寄存器。当从下下一级单位电路输出的第二复位信号(R2)变成高电平时,补偿电路(21)对追加输出端子(Z)施加比低电平电位更低的超射电位(Vos)(补偿用电位)。对TFT:T8(输出复位晶体管)的栅极端子提供从下一级单位电路中包含的追加输出端子(Z)输出的信号。对TFT:T8的栅极端子交替地施加高电平电位和极性与其相反的补偿用电位,由此,抑制TFT:T8的阈值电压移位,防止输出信号的复位时间随着时间的经过而变迟。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及移位寄存器,尤其是涉及应用于显示装置的驱动电路等的移位寄存器。
技术介绍
有源矩阵型的显示装置按行单位选择配置成2维状的像素电路,对于所选择的像素电路写入与视频信号对应的灰度等级电压,由此显示图像。在这样的显示装置中,由于按行单位选择像素电路,因此设置有包括移位寄存器的扫描信号线驱动电路。另外,作为使显示装置小型化的方法,公知有使用用于形成像素电路内的TFT (Thin Film Transistor :薄膜晶体管)的制造工序,将扫描信号线驱动电路与像素电路一起在显示面板上一体形成的方法。扫描信号线驱动电路例如使用非晶硅TFT或微晶硅TFT形成。一体形成有扫描信号线驱动电路的显示面板也称为栅极驱动单片式面板。关于包含着扫描信号线驱动电路中的移位寄存器,根据现有技术公知有各种电路(例如,专利文献I 4)。特别是在专利文献I中,记载有将图17所示的单位电路91多级串联连接而形成的移位寄存器。该移位寄存器,使用非晶硅TFT —体形成于液晶面板上。现有技术文献专利文献专利文献I :日本国特开2006 - 107692号公报专利文献2 :日本国特开2004 — 78172号公报专利文献3 :日本国特开平8 - 87897号公报专利文献4 :国际公开第92/15992号手册
技术实现思路
专利技术所要解决的问题在移位寄存器的各级中设置有用于使输出信号下降的移位寄存器(以下称为下降用移位寄存器)。例如,在图17所示的单位电路91中,移位寄存器TG3作为下降用移位寄存器发挥功能。为了使具备包括单位电路91的移位寄存器的显示装置正确地工作,需要使用下降用移位寄存器GT3,在规定时间内使扫描信号线的电位下降为低电平。但是,非晶硅TFT和微晶硅TFT具有当对栅极端子反复施加电压时阈值电压发生变动的特性(阈值电压移位)。因此,由非晶硅TFT或微晶硅TFT形成的移位寄存器中,随着时间的推移,发生下降用移位寄存器的阈值电压上升、输出信号的下降时间延迟这样的问题。当下降时间超过允许时间时,在某像素电路写入灰度等级电压之后,对相同像素电路改写要对下一像素电路写入的灰度等级电压,因此不能够正确地显示画面。在具备大型的显示面板的显示装置中,该问题变得显著。因此,本专利技术的目的在于提供一种移位寄存器,其抑制对输出信号进行复位的移位寄存器的阈值电压移位,防止输出信号的复位时间随着时间的经过而延迟。用于解决课题的方法本专利技术的第一方面提供一种移位寄存器,其特征在于上述移位寄存器具有将多个单位电路多级连接的结构,并基于多个时钟信号进行动作,上述单位电路包括输出晶体管,上述输出晶体管的一个导通端子被提供一个时钟信号,上述输出晶 体管的另一个导通端子与输出节点连接;按照所提供的置位信号,对上述输出晶体管的控制端子施加导通电位的输入晶体管;按照所提供的输出复位信号,对上述输出节点施加断开电位的输出复位晶体管;追加输出晶体管,上述追加输出晶体管的控制端子和一个导通端子以与上述输出晶体管同样的方式连接,上述追加输出晶体管的另一个导通端子与追加输出节点连接;和在规定的定时对上述追加输出节点施加极性以断开电位为基准与导通电位相反的补偿用电位的补偿电路,其中,对上述输出复位晶体管提供从下一级单位电路中包含的追加输出节点输出的信号作为上述输出复位信号。本专利技术的第二方面的特征在于在本专利技术的第一方面中,上述补偿电路包括按照从上述输出节点输出的信号,对内部节点施加导通电位的第一晶体管;按照所提供的补偿控制信号,对上述内部节点施加断开电位的第二晶体管;和在上述内部节点与上述追加输出节点之间设置的电容。本专利技术的第三方面的特征在于在本专利技术的第二方面中,上述补偿电路还包括第三晶体管,上述第三晶体管的一个导通端子被提供上述输出复位信号,上述第三晶体管的控制端子与上述内部节点连接。本专利技术的第四方面的特征在于在本专利技术的第二方面中,对上述第二晶体管提供从下下一级单位电路中包含的追加输出节点输出的信号作为上述补偿控制信号。本专利技术的第五方面的特征在于在本专利技术的第二方面中,上述电容包括薄膜晶体管,将上述薄膜晶体管的2个导通端子短路作为一个电极,将上述薄膜晶体管的控制端子作为另一个电极。本专利技术的第六方面的特征在于在本专利技术的第二方面中,从上述输出节点输出的信号被提供到上述第一晶体管的控制端子和一个导通端子。本专利技术的第七方面的特征在于在本专利技术的第二方面中,从上述输出节点输出的信号被提供到上述第一晶体管的控制端子,对上述第一晶体管的一个导通端子固定地施加导通电位。本专利技术的第八方面的特征在于在本专利技术的第一方面中,每当上述追加输出节点被施加导通电位时,上述补偿电路对上述追加输出节点施加上述补偿用电位。本专利技术的第九方面的特征在于在本专利技术的第一方面中,上述单位电路还包括状态复位晶体管,上述状态复位晶体管按照被提供的状态复位信号,对上述输出晶体管的控制端子施加断开电位。本专利技术的第十方面的特征在于在本专利技术的第一方面中,上述单位电路还包括输出复位辅助晶体管,上述输出复位辅助晶体管按照被提供的其它时钟信号,对上述输出节点施加断开电位。本专利技术的第i^一方面的特征在于在本专利技术的第一方面中,上述置位信号被提供到上述输入晶体管的控制端子和一个导通端子。本专利技术的第十二方面的特征在于在本专利技术的第一方面中, 上述置位信号被提供到上述输入晶体管的控制端子,对上述输入晶体管的一个导通端子固定地施加导通电位。本专利技术的第十三方面的特征在于在本专利技术的第一方面中,对上述输入晶体管提供从上一级单位电路输出的信号作为上述置位信号。本专利技术的第十四方面的特征在于在本专利技术的第一方面中,上述单位电路中包含的所有晶体管为相同导电型。本专利技术的第十五方面是一种显示装置,其具备二维配置的多个像素电路;和包括第一至第十四方面中任一方面上述的移位寄存器的驱动电路。专利技术效果依据本专利技术的第一方面,对各级单位电路中包含的输出复位晶体管,在规定的定时提供从下一级单位电路输出的补偿用电位。补偿用电位具有以断开电位为基准与导通电位相反的极性。因此,即使在为了提供导通电位输出复位晶体管的阈值电压向规定方向变化的情况下,通过提供极性与导通电位相反的补偿电位,能够使输出复位晶体管的阈值电压向反方向变化。因此能够抑制输出复位晶体管的阈值电压移位,能够防止输出信号的复位时间随着时间的经过而变迟。另外,能够缩小输出复位晶体管的布局面积。依据本专利技术的第二方面,在追加输出节点与内部节点之间设置电容,通过交替地对内部节点施加导通电位和断开电位,能够对追加输出节点施加极性以断开电位为基准与导通电位相反的补偿用电位。依据本专利技术的第三方面,通过在补偿电路设置第三晶体管,能够按照输出复位信号对内部节点施加导通电位。依据本专利技术的第四方面,按照从下下一级单位电路中包含的追加输出节点输出的信号,通过对内部节点施加断开电位,当下下一级单位电路的输出发生变化时能够对追加输出节点施加补偿用电位。依据本专利技术的第五方面,通过薄膜晶体管构成电容,由此能够削减移位寄存器的制造成本。依据本专利技术的第六方面,通过对第一晶体管的控制端子和一个导通端子提供单位电路的输出信号,当单位电路的输出信号发生变化时能够对内部节点施加导通电位。依据本专利技术的第七方面,对第一晶体管的控制端子提供单位电路的输出信号,对一个导通端子施本文档来自技高网...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】...

【专利技术属性】
技术研发人员:小原将纪
申请(专利权)人:夏普株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1