用于发光显示器的有效编程和快速校准方案以及用于发光显示器的稳定电流源/沉制造技术

技术编号:7737746 阅读:225 留言:0更新日期:2012-09-10 00:18
公开了一种用于提高AMOLED显示器的显示分辨率的电路和驱动技术。在显示器中的几个子像素之间的开关晶体管的共用使得通过最小化所用的晶体管的数量来提高制造产率。该方法也允许使用传统的顺序扫描驱动。还公开了一种用于使用单个装置将稳定的和高阻抗的电流沉或电流源实现到显示衬底上的技术。最终,公开了用于即使存在晶体管器件的不稳定性和不均匀性也通过提供基准电流源的更快速的校准来提高发光显示器的空间的和/或时间的均匀性和通过提高动态范围来减小噪声影响的技术。

【技术实现步骤摘要】
【国外来华专利技术】
本公开一般涉及驱动、校准或者编程显示器、特别是发光二极管显示器的电路和方法。
技术介绍
公开的技木通过减少每个像素中的晶体管的数量来提高显示分辨率。开关晶体管在几个相邻子像素中的几个像素电路之间共用。存在对于在使得能够进行显示器的正常顺序扫描编程的同时提高显示分辨率和制造产率的需求。大多数背板技术仅仅提供一种类型的薄膜晶体管(TFT),p型或者n型。因此,器件类型的限制需要被克服以便使得能够将更有用的电路集成到显示衬底上,这可以得到更好的性能和更低成本。用于驱动非晶的有机发光器件(AMOLED)电路的主电路块包括电流源(或者电流沉(sink))以及电压到电流的转换器。例如,p型器件已经被用在传统的电流镜和电流源中,因为至少ー个TFT的源极端子是固定的(例如,与Vdd连接)。电流输出经过TFT的漏极,因此输出线中的任何变化将仅仅影响漏极电压。结果,即使有线电压的变化,输出电流也将保持恒定,这不期望地导致高输出电阻电流源。另ー方面,如果P型TFT被用于电流沉,则TFT的源极将与输出线连接。因此,由输出负载的变化引起的输出电压的任何变化将直接影响栅扱-源极电压。因此,输出电流对于不同的负载不会是恒定的。为了克服该问题,需要电路设计技术来控制源极电压变化对输出电流的影响。对于提高显示器(诸如OLED显示器)的空间的和/或时间的均匀性也存在需求。
技术实现思路
实施例1A. —种用于显示面板的电路,所述显示面板具有有源区和所述显示面板的与所述有源区分离的外围区域,所述有源区具有布置在衬底上的多个发光器件,所述电路包括连接在电压数据线和共用线之间的共用开关晶体管,所述共用线通过基准电压晶体管与基准电压连接;包括第一发光器件的第一像素,所述第一发光器件被配置为由通过第一存储器件与所述共用线连接的第一驱动电路电流驱动;包括第二发光器件的第二像素,所述第二发光器件被配置为由通过第二存储器件与所述共用线连接的第二驱动电路电流驱动;以及基准电流线,被配置为向第一驱动电路和第二驱动电路施加偏置电流。实施例2A.实施例IA的电路,在所述外围区域中的显示驱动器电路,所述显示驱动器电路经由相应的第一和第二选择线与第一和第二驱动电路耦接,与所述开关晶体管耦接,与所述基准电压晶体管耦接,与所述电压数据线耦接,以及与所述基准电流线耦接,所述显示驱动器电路被配置为经由基准电压控制线将所述基准电压晶体管从第一状态切换到第二状态,使得所述基准电压晶体管与所述基准电压断开连接并且在允许第一像素和第ニ像素的电压编程的帧的编程周期期间经由组选择线将共用开关晶体管从第二状态切换到第一状态,并且其中在所述编程周期期间施加所述偏置电流。实施例3A.实施例2A的电路,其中所述显示驱动器电路还被配置为在所述编程周期期间转换第一选择线以便利用由所述电压数据线指定并且在所述编程周期期间存储在第一存储电容器中的第一编程电压来对第一像素进行编程,并且在所述编程周期期间转换第二选择线以便利用由所述电压数据线指定并且在所述编程周期期间存储在第二存储电容器中的第二编程电压来对第二像素进行编程。实施例4A.实施例3A的电路,其中所述显示驱动器电路还被配置为继所述编程周期之后,经由基准电压控制线将所述基准电压晶体管从第二状态切换到第一状态,并且经由组选择线将所述共用开关晶体管从第一状态切换到第二状态,所述显示驱动器电路包括 电源电压控制电路,所述电源电压控制电路被配置为调节所述电源电压以便在继所述编程周期之后的帧的驱动周期期间使第一和第二发光器件导通,由此使得第一和第二发光器件分别以基于第一和第二编程电压的亮度发光。实施例5A.实施例2A的电路,其中所述显示驱动器电路还与给第一像素和第二像素的电源电压耦接,所述显示驱动器电路被配置为调节所述电源电压以便确保第一发光器件和第二发光器件在所述编程周期期间保持在非发光状态。实施例6A.实施例IA的电路,其中所述显示驱动器电路在所述显示面板的外围区域中包括栅极驱动器,所述栅极驱动器经由相应的第一和第二选择线与第一和第二驱动电路耦接。实施例7A.实施例IA的电路,其中所述第一驱动电路包括与电源电压和第一发光器件连接的第一驱动晶体管,第一驱动晶体管的栅极与第一存储器件连接,并且ー对开关晶体管中的每个开关晶体管与用于在编程周期期间将所述偏置电流从所述基准电流线传送到第一存储器件的第一选择线耦接,其中第一存储器件是电容器。实施例8A.实施例7A的电路,其中所述ー对开关晶体管中的ー个开关晶体管连接在所述基准电流线和第一发光器件之间,并且所述ー对开关晶体管中的另ー个开关晶体管连接在第一发光器件和第一存储电容器之间。实施例9A.实施例8A的电路,其中所述一对开关晶体管和所述驱动晶体管是p型MOS晶体管。实施例10A.实施例7A的电路,其中第二驱动电路包括与电源电压和第二发光器件连接的第二驱动晶体管,第二驱动晶体管的栅极与第二存储器件连接,并且ー对开关晶体管中的每个开关晶体管与用于在编程周期期间将所述偏置电流从所述基准电流线传送到第二存储器件的第二选择线耦接,其中第二存储器件是电容器。实施例11A.实施例IOA的电路,其中所述ー对开关晶体管中的ー个开关晶体管连接在所述基准电流线和第二发光器件之间,并且所述ー对开关晶体管中的另ー个开关晶体管连接在第二发光器件和第二存储器件之间。实施例12A.实施例IlA的电路,其中所述一对开关晶体管和所述驱动晶体管是p型MOS晶体管。实施例13A.实施例12A的电路,其中第一驱动晶体管的源极与所述电源电压连接,第一驱动晶体管的漏极与第一发光器件连接,所述ー对开关晶体管中的ー个开关晶体管的源极与所述ー对开关晶体管中的另ー个开关晶体管的漏极连接,所述ー对开关晶体管中的所述ー个开关晶体管的漏极与所述基准电流线连接,所述ー对开关晶体管中的所述另一个开关晶体管的源极与第一存储电容器连接,所述共用晶体管的漏极与第一存储电容器和第二电容器连接,所述共用开关晶体管的源极与所述电压数据线连接,所述基准电压晶体管的源极与所述基准电压连接,以及第一发光器件连接在选通晶体管的漏极和地电位之间。 实施例14A.实施例IA的电路,其中所述外围区域和像素区域在相同的衬底上。实施例15A.实施例IA的电路,其中所述第一驱动电路包括与电源电压和与第一发光器件连接的选通晶体管连接的第一驱动晶体管,第一驱动晶体管的栅极与第一存储器件连接,并且ー对开关晶体管中的每个开关晶体管与用于在编程周期期间将所述偏置电流从所述基准电流线传送到第一存储器件的选择线耦接,其中所述选通晶体管与基准电压控制线连接,所述基准电压控制线也与所述基准电压晶体管连接。实施例16A.实施例15A的电路,其中所述基准电压控制线将所述基准电压晶体管和所述选通晶体管两者同时在第一状态与第二状态之间切換,并且其中所述基准电压控制线由所述显示驱动器电路配置为在所述编程周期期间将所述基准电压晶体管与所述基准电压断开连接并且将第一发光器件与第一驱动晶体管断开连接。实施例17A.实施例16A的电路,其中第一驱动晶体管的源极与所述电源电压连接,第一驱动晶体管的漏极与第一发光器件连接,所述ー对开关晶体管中的ー个开关晶体管的源极与所述ー对开关晶体管中的另ー个开关晶体管的漏极连接并且与所述选通晶体管本文档来自技高网...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】2009.11.12 CA 2684818;2009.12.07 CA 2687477;2010.01.一种用于显示面板的电路,所述显示面板具有有源区和所述显示面板的与所述有源区分离的外围区域,所述有源区具有布置在衬底上的多个发光器件,所述电路包括 连接在电压数据线和共用线之间的共用开关晶体管,所述共用线通过基准电压晶体管与基准电压连接; 包括第一发光器件的第一像素,所述第一发光器件被配置为由通过第一存储器件与所述共用线连接的第一驱动电路电流驱动; 包括第二发光器件的第二像素,所述第二发光器件被配置为由通过第二存储器件与所述共用线连接的第二驱动电路电流驱动;以及 基准电流线,被配置为向第一驱动电路和第二驱动电路施加偏置电流。2.根据权利要求I所述的电路,还包括在所述外围区域中的显示驱动器电路,所述显示驱动器电路经由相应的第一和第二选择线与第一和第二驱动电路耦接,与所述开关晶体管耦接,与所述基准电压晶体管耦接,与所述电压数据线耦接,以及与所述基准电流线耦接,所述显示驱动器电路被配置为经由基准电压控制线将所述基准电压晶体管从第一状态切換到第二状态,使得所述基准电压晶体管与所述基准电压断开连接并且在允许第一像素和第二像素的电压编程的帧的编程周期期间经由组选择线将共用开关晶体管从第二状态切換到第一状态,并且其中在所述编程周期期间施加所述偏置电流。3.根据权利要求2所述的电路,其中所述显示驱动器电路还被配置为在所述编程周期期间转换第一选择线以便利用由所述电压数据线指定并且在所述编程周期期间存储在第一存储电容器中的第一编程电压来对第一像素进行编程,并且在所述编程周期期间转换第ニ选择线以便利用由所述电压数据线指定并且在所述编程周期期间存储在第二存储电容器中的第二编程电压来对第二像素进行编程。4.根据权利要求3所述的电路,其中所述显示驱动器电路还被配置为继所述编程周期之后,经由基准电压控制线将所述基准电压晶体管从第二状态切换到第一状态,并且经由组选择线将所述共用开关晶体管从第一状态切换到第二状态,所述显示驱动器电路包括电源电压控制电路,所述电源电压控制电路被配置为调节所述电源电压以便在继所述编程周期之后的帧的驱动周期期间使第一和第二发光器件导通,由此使得第一和第二发光器件分别以基于第一和第二编程电压的亮度发光。5.根据权利要求2所述的电路,其中所述显示驱动器电路还与给第一像素和第二像素的电源电压耦接,所述显示驱动器电路被配置为调节所述电源电压以便确保第一发光器件和第二发光器件在所述编程周期期间保持在非发光状态。6.根据权利要求I所述的电路,其中所述显示驱动器电路在所述显示面板的外围区域中包括栅极驱动器,所述栅极驱动器经由相应的第一和第二选择线与第一和第二驱动电路耦接。7.根据权利要求I所述的电路,其中所述第一驱动电路包括与电源电压和第一发光器件连接的第一驱动晶体管,第一驱动晶体管的栅极与第一存储器件连接,并且ー对开关晶体管中的每个开关晶体管与用于在编程周期期间将所述偏置电流从所述基准电流线传送到第一存储器件的第一选择线耦接,其中第一存储器件是电容器。8.根据权利要求7所述的电路,其中所述ー对开关晶体管中的一个开关晶体管连接在所述基准电流线和第一发光器件之间,并且所述ー对开关晶体管中的另ー个开关晶体管连接在第一发光器件和第一存储电容器之间。9.根据权利要求8所述的电路,其中所述ー对开关晶体管和所述驱动晶体管是p型MOS晶体管。10.根据权利要求7所述的电路,其中第二驱动电路包括与电源电压和第二发光器件连接的第二驱动晶体管,第二驱动晶体管的栅极与第二存储器件连接,并且ー对开关晶体管中的每个开关晶体管与用于在编程周期期间将所述偏置电流从所述基准电流线传送到第二存储器件的第二选择线耦接,其中第二存储器件是电容器。11.根据权利要求10所述的电路,其中所述ー对开关晶体管中的ー个开关晶体管连接在所述基准电流线和第二发光器件之间,并且所述ー对开关晶体管中的另ー个开关晶体管连接在第二发光器件和第二存储器件之间。12.根据权利要求11所述的电路,其中所述ー对开关晶体管和所述驱动晶体管是p型MOS晶体管。13.根据权利要求12所述的电路,其中 第一驱动晶体管的源极与所述电源电压连接, 第一驱动晶体管的漏极与第一发光器件连接, 所述ー对开关晶体管中的一个开关晶体管的源极与所述ー对开关晶体管中的另ー个开关晶体管的漏极连接, 所述ー对开关晶体管中的所述ー个开关晶体管的漏极与所述基准电流线连接, 所述ー对开关晶体管中的所述另ー个开关晶体管的源极与第一存储电容器连接, 所述共用晶体管的漏极与第一存储电容器和第二电容器连接, 所述共用开关晶体管的源极与所述电压数据线连接, 所述基准电压晶体管的源极与所述基准电压连接,以及 第一发光器件连接在选通晶体管的漏极和地电位之间。14.根据权利要求I所述的电路,其中所述外围区域和像素区域在相同的衬底上。15.根据权利要求I所述的电路,其中所述第一驱动电路包括与电源电压和与第一发光器件连接的选通晶体管连接的第一驱动晶体管,第一驱动晶体管的栅极与第一存储器件连接,并且ー对开关晶体管中的每个开关晶体管与用于在编程周期期间将所述偏置电流从所述基准电流线传送到第一存储器件的选择线耦接,其中所述选通晶体管与基准电压控制线连接,所述基准电压控制线也与所述基准电压晶体管连接。16.根据权利要求15所述的电路,其中所述基准电压控制线将所述基准电压晶体管和所述选通晶体管两者同时在第一状态与第二状态之间切換,并且其中所述基准电压控制线由所述显示驱动器电路配置为在所述编程周期期间将所述基准电压晶体管与所述基准电压断开连接并且将第一发光器件与第一驱动晶体管断开连接。17.根据权利要求16所述的电路,其中 第一驱动晶体管的源极与所述电源电压连接, 第一驱动晶体管的漏极与第一发光器件连接, 所述ー对开关晶体管中的一个开关晶体管的源极与所述ー对开关晶体管中的另ー个开关晶体管的漏极连接并且与所述选通晶体管的源极连接, 所述ー对开关晶体管中的所述ー个开关晶体管的漏极与所述基准电流线连接,所述ー对开关晶体管中的所述另ー个开关晶体管的源极与所述第一存储电容器连接, 所述共用晶体管的漏极与第一存储电容器和第二晶体管连接, 所述共用开关晶体管的源极与所述电压数据线连接, 所述基准电压晶体管的源极与所述基准电压连接,以及 第一发光器件连接在第一驱动晶体管的漏极和地电位之间。18.根据权利要求I所述的电路,其中所述电路是电流偏置的、电压编程的电路。19.一种对发光显示面板的有源矩阵区域中的一组像素进行编程的方法,所述方法包括如下步骤 在编程周期期间,激活组选择线以便使得共用开关晶体管导通; 在所述组选择线被激活的同时,激活用于所述有源矩阵区域中的第一行像素的第一选择线,并且在电压数据线上提供第一编程电压以便通过将编程电压存储在第一存储器件中来对第一行中的像素进行编程; 在所述组选择线被激活的同时,激活用于所述有源矩阵区域中的第二行像素的第二选择线,并且在所述电压数据线上提供第二编程电压以便通过将编程电压存储在第二存储器件中来对第二行中的像素进行编程;以及 在对第一行像素和第二行像素进行编程的同时,向与第一行中的第一像素驱动电路和第二行中的第二像素驱动电路连接的基准电流线施加偏置电流。20.根据权利要求19所述的方法,还包括,在所述编程周期期间,将所述电源电压降低到足以使得第一行的像素中的第一发光器件和第二行的像素中的第二发光器件在所述编程周期期间保持在非发光的状态的电位。21.根据权利要求20所述的方法,还包括,响应于所述编程周期的结束,去激活所述组选择线以便允许第一存储器件通过第一行的像素的第一驱动晶体管放电以及允许第二存储器件通过第ニ行的像素的第二驱动晶体管放电。22.根据权利要求21所述的方法,还包括恢复所述电源电压以便使得第一发光器件和第二发射器件以由第一和第二编程电压分别表示的亮度发光。23.根据权利要求19所述的方法,还包括,在所述编程周期期间,去激活组发射线以便在所述编程周期期间使与基准电压连接的基准电压晶体管截止。24.根据权利要求23所述的方法,其中在所述编程周期期间去激活所述组发射线使第一行的像素中的第一选通晶体管和第二行中的像素的第二选通晶体管截止,第一选通晶体管与第一行的像素中的第一发光器件连接并且第二选通晶体管与第二行的像素中的第二发光器件连接,并且其中第一选通晶体管的栅极和第二选通晶体管的栅极与所述组发射线连接。25.根据权利要求24所述的方法,还包括,响应于所述编程周期的结束,去激活所述组选择线以便允许第一存储器件通过第一行的像素的第一驱动晶体管放电以及允许第二存储器件通过第二行的像素的第二驱动晶体管放电,由此使得第一发光器件和第二发射器件以由第一和第二编程电压分别表示的亮度发光。26.一种用于发光显示器的高输出阻抗电流源或电流沉电路,所述电路包括 输入端,接收固定的基准电流并且在所述电流源或者电流沉电路的校准操作期间将所述基准电流提供给所述电流源或者电流沉电路中的节点;串联连接到所述节点的第一晶体管和第二晶体管,使得所述基准电流调节所述节点处的电压以便允许所述基准电流在所述校准操作期间经过串联连接的晶体管; 与所述节点连接的一个或更多个存储器件;以及 输出晶体管,与所述节点连接以便根据存储在所述ー个或更多个存储器件中的电流供应或吸收输出电流,以便利用与所述输出电流对应的偏置电流驱动有源矩阵显示器。27.根据权利要求26所述的电路,还包括与所述输出晶体管的栅极连接的输出控制线,用于控制输出电流是否可以用来驱动所述有源矩阵显示器。28.根据权利要求26所述的电路,其中所述ー个或更多个存储器件包括第一存储器件和第二存储器件,第一存储器件连接在所述节点和第一晶体管之间,并且第二存储器件连接在所述节点和第二晶体管之间。29.根据权利要求26所述的电路,其中所述ー个或更多个存储器件包括第一存储器件 和第二存储器件,第一存储器件连接在所述节点和第一晶体管之间,并且第二存储器件连接在第一晶体管和第二晶体管的栅极之间。30.根据权利要求26所述的电路,还包括 第一电压切换晶体管,由校准访问控制线控制并且与第一晶体管连接; 第二电压切换晶体管,由校准访问控制线控制并且与第二晶体管连接;以及 输入晶体管,由所述校准访问控制线控制并且连接在所述节点与所述输入端之间。31.根据权利要求30所述的电路,其中所述校准访问控制线被激活以便启动所述电路的校准操作,继之以激活所述访问控制线以便启动使用所述偏置电流的所述有源矩阵显示器的一列像素的编程。32.根据权利要求26所述的电路,其中所述ー个或更多个存储器件包括第一电容器和第二电容器,所述电路还包括 输入晶体管,连接在所述输入端和所述节点之间; 第一电压切换晶体管,与第一晶体管、第二晶体管和第二电容器连接; 第二电压切换晶体管,与所述节点、第一晶体管和第一晶体管连接;以及栅极控制信号线,与所述输入晶体管、第一电压切换晶体管和第二电压切换晶体管的栅极连接。33.根据权利要求26所述的电路,还包括基准电流源,在所述有源矩阵显示器外部并且提供所述基准电流。34.根据权利要求26所述的电路,还包括 输入晶体管,连接在所述输入端和所述节点之间; 栅极控制信号线,与所述输入晶体管的栅极连接;以及 电压切换晶体管,具有与所述栅极控制信号线连接的栅极并且与第二晶体管和所述ー个或更多个存储器件连接。35.根据权利要求26所述的电路,其中第一晶体管、第二晶体管和输出晶体管是具有各自的栅极、源极和漏极的P型场效应晶体管,其中所述ー个或更多个存储器件包括第一电容器和第二电容器,其中第一晶体管的漏极与第二晶体管的源极连接,并且第一晶体管的栅极与第一电容器连接,并且其中所述输出晶体管的漏极与所述节点连接,且所述输出晶体管的源极吸收所述输出电流。36.根据权利要求35所述的电路,还包括 第一电压切换晶体管,具有与校准控制线连接的栅极、与第一电源电压连接的漏极以及与第一电容器连接的源扱; 第二电压切换晶体管,具有与所述校准控制线连接的栅极、与第二电源电压连接的漏极以及与第二电容器连接的源扱;以及 输入晶体管,具有与所述校准控制线连接的栅极、与所述节点连接的漏极以及与所述输入端连接的源扱, 其中所述输出晶体管的栅极与访问控制线连接,并且第一电压切换晶体管、第二电压切换晶体管和所述输入晶体管是P型场效应晶体管。37.根据权利要求36所述的电路,其中第二电容器连接在第二晶体管的栅极和所述节点之间。38.根据权利要求36所述的电路,其中第二电容器连接在第二晶体管的栅极和第二晶体管的源极之间。39.根据权利要求26所述的电路,其中第一晶体管、第二晶体管和输出晶体管是具有各自的栅极、源极和漏极的n型场效应晶体管,其中所述ー个或更多个存储器件包括第一电容器和第二电容器,其中第一晶体管的源极与第二晶体管的漏极连接,并且第一晶体管的栅极与第一电容器连接,并且其中所述输出晶体管的源极与所述节点连接,以及所述输出晶体管的漏极吸收所述输出电流。40.根据权利要求39所述的电路,还包括 第一电压切换晶体管,具有与栅极控制信号线连接的栅极、与所述节点连接的漏极以及与第一电容器和第一晶体管连接的源极; 第二电压切换晶体管,具有与栅极控制信号线连接的栅极、与第一晶体管的源极连接的漏极、以及与第二晶体管的栅极和第二电容器连接的源扱;以及 输入晶体管,具有与所述栅极控制信号线连接的栅极、与所述节点连接的源极以及与所述输入端连接的漏扱, 其中所述输出晶体管的栅极与访问控制线连接,并且第一电压切换晶体管、第二电压切换晶体管和所述输入晶体管是n型场效应晶体管。41.根据权利要求26所述的电路,其中第一晶体管、第二晶体管和输出晶体管是具有各自的栅极、源极和漏极的P型场效应晶体管,其中所述ー个或更多个存储器件包括第一电容器,其中第一晶体管的漏极与第二晶体管的源极连接,并且第一晶体管的栅极与第一电容器连接,并且其中所述输出晶体管的漏极与所述节点连接,以及所述输出晶体管的源极吸收所述输出电流。42.根据权利要求41所述的电路,还包括 输入晶体管,连接在所述节点和所述输入端之间,其中所述输入晶体管的漏极与基准电流源连接,并且所述输入晶体管的源极与所述节点连接,所述输入晶体管的栅极与栅极控制信号线连接; 电压切换晶体管,具有与栅极控制信号线连接的栅极、与第二晶体管的栅极连接的源极以及与地电位连接的漏极; 其中所述输出晶体管的栅极与访问控制线连接,并且其中第一电容器连接在第一晶体管的栅极和第一晶体管的源极之间。43.一种供应或者吸收电流以便提供用于对发光显示器的像素进行编程的偏置电流的方法,包括 通过激活校准控制线以便使得基准电流被提供给电流源或者电流沉电路来启动所述电流源或者电流沉电路的校准操作; 在所述校准操作期间,将由所述基准电流提供的电流存储在所述电流源或者电流沉电路中的一个或更多个存储器件中; 在激活访问控制线以便使得吸收或者供应与存储在所述ー个或更多个存储器件中的电流对应的输出电流的同吋,去激活所述校准控制线;以及 将所述输出电流施加到所述发光显示器的有源矩阵区域中的一列像素。44.根据权利要求...

【专利技术属性】
技术研发人员:G·查吉A·内森J·C·S·赖
申请(专利权)人:伊格尼斯创新公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1