一种新型磁卡读卡的电路结构制造技术

技术编号:7694582 阅读:292 留言:0更新日期:2012-08-17 03:21
本实用新型专利技术公开了一种新型磁卡读卡的电路结构,其包括读磁头、放大滤波电路、延时电路、比较整形电路和处理器,所述读磁头的输出端连接放大滤波电路的输入端,放大滤波电路的输出端连接延时电路的输入端,延时电路的输出端连接比较整形电路的输入端,比较整形电路的输出端连接处理器。本实用新型专利技术采用尽可能少的运放,实现磁卡读卡信号的放大整形,无需高增益的第一级运放电路或AGC(自动增益控制)电路,就能实现各种卡速的磁卡信号放大整形,从而大大降低电路成本,以及简化电路。本实用新型专利技术的还具有成本低、通用性和外围电路少。(*该技术在2021年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种新型磁卡读卡的电路结构
技术介绍
现有的磁卡读卡过程中,由读磁头读取两磁道的弱三角波信号进行放大整形成F2F方波信号。在这过程中,磁卡读卡信号的放大、整形的通常做法是读取20-30mV的划卡弱三角波信号,先经过两级运放,再经过一个滞回比较器来实现。同时,读卡过程还需采用一个电压跟随器提供参考电压,这样电路中必须设有4门运放电路,而且,外围电路也十分复杂。所以现有的磁卡读卡电路结构复杂,成本高。
技术实现思路
为了克服现有技术的不足,本技术的目的在于提供一种结构简单且成本低的新型磁卡读卡的电路结构。本技术一种新型磁卡读卡的电路结构,其包括读磁头、放大滤波电路、延时电路、比较整形电路和处理器,所述读磁头的输出端连接放大滤波电路的输入端,放大滤波电路的输出端连接延时电路的输入端,延时电路的输出端连接比较整形电路的输入端,比较整形电路的输出的连接处理器。所述放大滤波电路由U1A、电阻Rl和R2、电容Cl组成。所述比较整形电路由U1B、电阻R3和R4组成。本技术采用尽可能少的运放,实现磁卡读卡信号的放大整形,无需高增益的第一级运放电路或AGC (自动增益控制)电路,就能实现各种卡速的磁卡信号放大整形,从而大大降低电路成本,以及简化电路。本技术的优点还包括I、低成本只需采用一个4道运算放大器即可实现将读磁头读取的弱三角波信号的放大、整形;2、通用性本技术采用通用4道运放,即市面上最常见的PIN-TO-PIN运算放大器,当出现问题时,可直接替换。3、本技术电路结构的外围器件少。以下结合附图和具体实施方式对本技术作进一步详细的说明图I是本技术一种新型磁卡读卡的电路结构的结构示意图;图2是本技术具体电路图。具体实施方式如图I或图2所示,本技术包括读磁头I、放大滤波电路2、延时电路3、比较整形电路4和处理器5,所述读磁头I的输出端连接放大滤波电路2的输入端,放大滤波电路2的输出端连接延时电路3的输入端,延时电路3的输出端连接比较整形电路4的输入端,比较整形电路4的输出的连接处理器5。如图2所示,所述放大滤波电路2由U1A、电阻Rl和R2、电容Cl组成。所述比较整形电路3由U1B、电阻R3和R4组成。本技术采用一个四门运算放大器,读取两个磁卡磁道的弱三角波信号,其中每个磁道只需要两个运算放大器。读磁头I读取每个磁道的弱三角波信号发送给放大滤波电路2,放大滤波电路2将接收的信号进行放大、滤波后发送给延迟电路3,延迟电路3将接 收的信号进行相位延迟并发送给比较整形电路4,比较整形电路4将接收的信号与未放大前的信号进行比较,从而实现整形,比较整形电路4再将整形好的信号送给处理器5进行降噪、解码。本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种新型磁卡读卡的电路结构,其特征在于其包括读磁头、放大滤波电路、延时电路、比较整形电路和处理器,所述读磁头的输出端连接放大滤波电路的输入端,放大滤波电路的输出端连接延时电路的输入端,延时电路的输出端连接比较整形电路的输入端,比较整形电路的输出端...

【专利技术属性】
技术研发人员:邱文忠林魁洪晓辉
申请(专利权)人:福建联迪商用设备有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利