宽输出范围的同步降压-升压型DC-DC转换电路制造技术

技术编号:7435478 阅读:355 留言:0更新日期:2012-06-15 12:06
本发明专利技术公开了一种宽输出范围的同步降压-升压型DC-DC转换电路,主要解决现有技术输出动态范围小的问题。该电路包括开关功率管M1、续流功率管M2、PMOS驱动电路、NMOS驱动电路、电平移位电路、储能电感L和输出滤波电容Cout;PMOS驱动电路和NMOS驱动电路分别与开关功率管M1和续流功率管M2的栅极相连,用于驱动M1和M2导通与截止;电平移位电路的输出连接到NMOS驱动电路的电源输入端,以使续流功率管M2的栅极电压可随降压-升压型DC-DC的输出Vout的不同而变化,当M2导通时,其栅极和源极电压之间的差值始终保持恒定。本发明专利技术有效地增大了转换器的输出动态范围且提高了转换器输出的电源抑制比,可用于采用DC-DC开关电源的设备中。

【技术实现步骤摘要】

本专利技术属于电子电路
,涉及模拟集成电路,特别是一种宽输出范围的同步降压-升压型DC-DC转换电路
技术介绍
在降压-升压型DC-DC的典型拓扑结构中,通常采用肖特基二极管作为续流功率管。但由于肖特基二极管的正向导通压降较大,在工作时所产生的损耗也较大,限制了转换器的效率的提高,于是同步整流技术应运而生。同步整流技术采用金属氧化物MOS管替代肖特基二极管,由于续流功率MOS管的导通压降远远小于肖特基二极管的正向导通压降,降低了续流功率管在工作时所产生的损耗,大大提高了转换器的效率。然而续流功率MOS管无法随电感两端电压的变化自动地导通与截止,故需要一个驱动电路控制续流功率MOS管导通与截止以实现整流功能。图1显示了传统负压输出的同步降压-升压型DC-DC转换器的拓扑结构图。如图ι所示,传统续流功率MOS管的驱动电路的低电平输入端B与降压-升压型DC-DC转换器的输出Vout相连接,高电平输入端A连接到零电平,故驱动电路的电源与地之间的压差就等于转换器输出与零电平之间的压差。然而通常驱动电路中的器件均采用低压工艺,为了防止驱动电路中的器件以及续流功率MOS管高压击穿,输出电压必须设计在一定的范围内,从而导致输出电压的变化范围即输出动态范围减小,限制了转换器的应用。
技术实现思路
本专利技术的目的在于针对现有同步降压-升压型DC-DC转换器的不足,提出了一种宽输出范围的同步降压-升压型DC-DC转换电路,以增大转换器的输出动态范围。为实现上述目的,包括开关功率管Ml、续流功率管M2、PM0S驱动电路、NMOS驱动电路、储能电感L和输出滤波电容Cout ;PMOS驱动电路的输出连接开关功率管Ml的栅极,该功率管Ml的源极接直流电源,储能电感L跨接于Ml的漏极与零电平之间;NMOS驱动电路的输出连接到M2的栅极,用于驱动续流功率管M2,该续流功率管M2的漏极与开关功率管Ml 的漏极相连,M2的源极为降压-升压型DC-DC转换电路的输出电压Vout ;输出电容Cout跨接于输出电压Vout与零电平之间;其特征在于NM0S驱动电路连接有电平移位电路,用于为NMOS驱动电路提供电源;所述电平移位电路,包括误差放大器EA、基准电流源I1和外围电阻;该基准电流源I1 一端接直流电源VIN,另一端通过电阻R3、R4连接到输出电压Vout ;基准电流源I1与 R3的公共端接到误差放大器EA的偏置端A,为误差放大器EA提供电压偏置;误差放大器EA 的正输入端VR与电阻R3和R4的公共端相连,输出端通过电阻R1、R2接到输出电压Vout ; 误差放大器EA的负输入端与电阻Rl和R2的公共端相连,构成负反馈环路。上述的DC-DC转换电路,其中误差放大器EA,包括差分输入级、箝位电路、补偿网络和源、漏极之间耐压值大于12V的高压PMOS管M3 ;该差分输入级设有两个输入端、一个偏置端、一个补偿端和一个输出端;两个输入端分别作为误差放大器EA的正输入端VR和负输入端VF ;高压PMOS管M3的栅极与差分输入级的输出端连接,源极与直流电源VIN相连; 箝位电路连接在高压PMOS管M3的源极与栅极之间,用于对M3的栅极进行箝位,M3的漏极通过补偿网络连接到差分输入级的补偿端,作为误差放大器的输出。上述的DC-DC转换电路,其中差分输入级,包括源、漏极之间耐压值大于12V的两个高压NMOS管M6、M7,两个任意极之间耐压值小于5V的低压PMOS管M4、M5和低压NMOS 管M8、M9及电流源I2 ;该低压NMOS管M8与M9的源极相连构成差分对并连接到电流源12, 栅极分别作为差分输入级的两个输入端;低压NMOS管M8的漏极与高压NMOS管M6的源极相连并作为补偿端连接到补偿网络;低压NMOS管M9的漏极与高压NMOS管M7的源极相连; 高压NMOS管M6与M7的栅极相连作为偏置端;低压PMOS管M4与M5的栅极相连组成有源电流镜结构,M4和M5的漏极分别与高压NMOS管M6和M7的漏极相连;低压PMOS管M4的漏极作为输出端连接到高压PMOS管M3的栅极。上述的DC-DC转换电路,其中箝位电路,包括三个低压PMOS管M10、M11和M12,这三个低压PMOS管串联连接在高压PMOS管M3的源极和栅极之间,它们的栅极分别与各自的漏极相连,构成二极管接法,对高压PMOS管M3的栅极电压进行箝位。上述的DC-DC转换电路,其中补偿网络,包括电阻R5和电容Cl,该电阻R5与电容 Cl串联跨接于高压PMOS管M3的漏极与高压NMOS管M6的源极之间,用于环路补偿。本专利技术与现有技术相比具有以下优点(1)本专利技术由于添加了一个电平移位电路为驱动电路供电,以使逻辑驱动电平可随降压-升压型DC-DC输出的不同而变化,在保护驱动模块中低压器件以及同步管的同时有效地增大了输出动态范围。(2)本专利技术由于在电平移位电路中设有误差放大器EA,且该误差放大器的反相端电压始终等于降压-升压型DC-DC的输出电压Vout与固定电压之和,以使续流功率管的栅极和源极电压差保持恒定,保证了转换器的效率以及输出电压均不受电源和输出变化的影响,进一步提高了转换器输出的电源抑制比PSRR。附图说明图1为传统的同步降压-升压型DC-DC转换器的拓扑结构图;图2为本专利技术DC-DC转换电路的拓扑结构图;图3为本专利技术中电平移位电路的方框图;图4为本专利技术电平移位电路中的误差放大器EA结构图;图5为本专利技术中电平移位电路的电路原理图。具体实施例方式以下结合附图及其实施例对本专利技术作进一步描述。参照图2,本专利技术的宽输出范围的同步降压-升压型DC-DC转换电路包括开关功率管Ml、续流功率管M2、PMOS驱动电路、NMOS驱动电路、电平移位电路、储能电感L和输出滤波电容Cout ;该PMOS驱动电路的高电平输入端A与直流电源VIN相连,低电平输入端B 接零电平,输出端C连接到开关功率管Ml的栅极,用于驱动开关功率管Ml ;该开关功率管Ml的源极连接到直流电源VIN,漏极通过储能电感L接到零电平;电平移位电路的高电平输入端A与直流电源VIN相连,低电平输入端B与NMOS驱动电路的低电平输入端B相连,并连接到续流功率管M2的源极;该NMOS驱动电路的高电平输入端A与电平移位电路的输出端C相连,输出端C连接到续流功率管M2的栅极,用于驱动续流功率管M2 ;该续流功率管 M2的漏极与开关功率管Ml的漏极相连,源极为降压-升压型DC-DC转换电路的输出电压 Vout ;输出电容Cout跨接于输出电压Vout与零电平之间。参照图3和图5,所述的电平移位电路,包括误差放大器EA、基准电流源I1和电阻 R1、R2、R3、R4,其中误差放大器EA如图4所示,它包括差分输入级、箝位电路、补偿网络和源、漏极之间耐压值大于12V的高压PMOS管M3。其中所述差分输入级,包括源、漏极之间耐压值大于12V的两个高压NMOS管M6、M7,两个任意极之间耐压值小于5V的低压PMOS管M4、M5和低压匪OS管M8、M9及电流源12,该低压PMOS管M4与M5的栅极相连组成电流镜结构,低压PMOS管M5的栅极与漏极相连,并通过高压NMOS管M7连接到低压NMOS管M9的漏极;该低压PMOS管M4的漏极通过高压匪OS 管M6连接本文档来自技高网...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:来新泉叶强张震邵丽丽张宇苗
申请(专利权)人:西安启芯微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术