E12和T12兼容接收和发送方法及装置制造方法及图纸

技术编号:4012444 阅读:276 留言:0更新日期:2012-04-11 18:40
本发明专利技术揭示了一种E12和T12兼容接收方法,包括:接收模块接收时钟信号;当时钟信号为E12时钟信号时,通过全波整流极性变换电路将E12时钟信号的三种电平转换成高电平和低电平两种模拟信号;多路差分转单端驱动器将高电平和低电平转换为PCM信号;PCM信号电路从PCM信号中恢复出频率为2MHz的数字时钟;T12时钟信号经过多路差分转单端驱动器转换成频率为2MHz的数字时钟。本发明专利技术还提供对应的发送方法及相应的装置。本发明专利技术采用数字集成芯片技术完成E12和T12兼容,缩短了E12和T12切换时间,克服了人工操作跳线带来的效率低、易出错的弊端。避免了使用继电器时受继电器开关次数的限制,提高了产品的可靠性。

【技术实现步骤摘要】

本专利技术涉及到信号传输
,特别涉及到一种E12和T12兼容接收和发送方 法及装置。
技术介绍
SDH和WDM系统中,外部时钟源常采用2M时钟,根据国际电信联盟(ITU-T)建议的 要求,2M的外时钟需要提供两种不同接口的信号2048kbit/s接口(E12)和2048kHz接口 (T12)。目前实现这两种接口兼容的方法是在每对2M传输线上采用手动跳线或者采用继电 器进行切换。以一对2M信号输入和输出为例,说明现有E12和T12兼容的方法。结合图1,采 用跳线实现E12和T12兼容的电路图。2M时钟接收方向,输入的2M差分信号INPUT+和 INPUT-分别用跳线进行选择当2M外时钟是2048kbit/s编码信号(E12)时,合上101、 102跳线,断开103、104跳线,2048kbit/s处理电路提取出数字电平时钟。当2M外时钟是 2048kHz信号(T12)时,合上103、104跳线,断开101、102跳线,2048kHz处理电路完成电平 转换恢复出数字电平时钟。2M时钟发送方向,输出的2M差分信号0UTPUT+和OUTPUT-分 别用跳线进行选择当2M外时钟是2048kbit/s编码信号(E12)时,合上105、106跳线,断 开107、108跳线,2048kbit/s处理电路完成数字电平时钟的编码和发送。当2M外时钟是 2048kHz信号(T12)时,合上107、108跳线,断开105、106跳线,2048kHz处理电路将数字电 平时钟信号转换成模拟差分信号。结合图2,为采用继电器实现E12和T12兼容的电路图,2M时钟接收方向,输入 的2M差分信号INPUT+和INPUT-分别用继电器进行选择当2M外时钟是2048kbit/s编 码信号(E12)时,软件控制109、110继电器打开,2048kbit/s处理电路提取出数字电平时 钟。当2M外时钟是2048kHz信号(T12)时,软件控制109、110继电器关上,2048kHz处理电 路完成电平转换恢复出数字电平时钟。2M时钟发送方向,输出的2M差分信号0UTPUT+和 OUTPUT-分别用继电器进行选择当2M外时钟是2048kbit/s编码信号(E12)时,控制111、 112继电器打开,2048kbit/s处理电路完成数字电平时钟的编码和发送。当2M外时钟是 2048kHz信号(T12)时,软件控制111、112继电器关上,2048kHz处理电路将数字电平时钟 转换成模拟差分信号。在具体实施过程中,本专利技术的专利技术人发现,采用跳线的方法完成E12和T12的切换 必须手动改变跳线的设置,使用不方便。采用继电器的方法,继电器开关次数有限,开关过 于频繁将会缩短继电器寿命,继电器放在防过压保护电路前,使产品的抗过压能力变弱,因 此影响了产品性能。
技术实现思路
本专利技术的主要目的为提供使用模拟电路和数字集成芯片完成E12时钟信号和T12 时钟信号的接收,控制数字集成芯片输出E12时钟信号或T12时钟信号的方法,从而实现E12和T12兼容的接收和发送方法及装置。本专利技术提出一种E12和T12兼容接收方法,包括接收模块接收时钟信号;当时钟信号为E12时钟信号时,通过全波整流极性变换电路将E12时钟信号的三 种电平转换成高电平和低电平两种模拟信号;多路差分转单端驱动器将高电平和低电平转换为PCM信号;PCM信号电路从PCM信号中恢复出频率为2MHz的数字时钟信号。进一步,接收模块接收时钟信号后还包括当时钟信号为T12时钟信号时,多路差分转单端驱动器将T12时钟信号转换为频 率为2MHz的数字时钟信号。进一步,当时钟信号为E12时钟信号时,通过全波整流极性变换电路将E12时钟信 号的三种电平转换成高电平和低电平两种模拟信号具体为当时钟信号为E12时钟信号时,全波整流极性变换电路将E12时钟信号的1电平 和-1电平转换为高电平,将E12时钟信号的0电平转换为低电平。进一步,多路差分转单端驱动器将高电平和低电平转换为PCM信号包括多路差分转单端驱动器的第一路差分接收正端接收高电平,第一路差分接收负端 接收低电平;多路差分转单端驱动器的第二路差分接收正端接收低电平,第二路差分接收负端 接收高电平;多路差分转单端驱动器将高电平转换为数字电平PCM+,将低电平转换为数字电平 PCM-。本专利技术还提出一种E12和T12兼容发送方法,包括判断需发送时钟信号模式;当时钟信号为E12时钟信号时,控制三态驱动器打开E12使能端关闭T12使能端; 三态驱动器通过输出幅度调节电路发送E12时钟信号;当时钟信号为T12时钟信号时,控制三态驱动器打开T12使能端关闭E12使能端;三态驱动器通过隔直电路发送T12时钟信号。进一步,判断需发送时钟信号模式具体为根据需发送时钟信号的输入接口判断是E12或T12的接口形式;当需发送时钟信号的输入接口是E12接口形式时,判断需发送时钟信号为E12时 钟信号;当需发送时钟信号的输入接口是T12接口形式时,判断需发送时钟信号为T12时钟信号。本专利技术还提出一种E12和T12兼容接收装置,包括接收模块,用于接收时钟信号;全波整流极性变换电路,用于当时钟信号为E12时钟信号时,变换电路将E12时钟 信号的三种电平转换成高电平和低电平两种模拟信号;多路差分转单端驱动器,用于将高电平和低电平转换为PCM信号;PCM信号电路,用于从PCM信号中恢复出频率为2MHz的数字时钟信号。进一步,多路差分转单端驱动器还用于当时钟信号为T12时钟信号时,将T12时钟 信号转换为频率为2MHz的数字时钟信号。进一步,全波整流极性变换电路具体用于当时钟信号为E12时钟信号时,将E12时 钟信号的1电平和-1电平转换为高电平,将E12时钟信号的0电平转换为低电平。进一步,多路差分转单端驱动器包括第一路差分接收正端,用于接收高电平;第一路差分接收负端,用于接收低电平;第二路差分接收正端,用于接收低电平;第二路差分接收负端,用于接收高电平;转换模块,用于将高电平转换为数字电平PCM+,将低电平转换为数字电平PCM-本专利技术还提出一种E12和T12兼容发送装置,包括判断模块、控制模块、三态驱动 器、输出幅度调节电路和隔直电路判断模块,用于判断需发送时钟信号模式;控制模块,用于当时钟信号为E12时钟信号时,控制三态驱动器打开E12使能端关 闭T12使能端;当时钟信号为T12时钟信号时,控制三态驱动器打开T12使能端关闭E12使 能端;三态驱动器,用于当E12使能端打开时,通过输出幅度调节电路发送E12时钟信 号;当T12使能端打开时,通过隔直电路发送T12时钟信号。进一步,判断模块具体用于根据需发送时钟信号的输入接口判断是E12或T12的接口形式;当需发送时钟信 号的输入接口判断是E12接口形式时,判断需发送时钟信号为E12时钟信号;当需发送时钟 信号的输入接口判断是T12接口形式时,判断需发送时钟信号为T12时钟信号。本专利技术采用数字集成芯片技术完成E12和T12兼容,缩短了 E12和T12切换时间, 克服了人工操作跳线带来的效率低、易出错的弊端。还避免了使用继电器时受继电器开关 次数限制,提高了产品的可靠性。附图说明图1为现有技术采用跳线实现E12和T12兼容接收的电路图;图本文档来自技高网
...

【技术保护点】
一种E12和T12兼容接收方法,其特征在于,包括:接收模块接收时钟信号;当所述时钟信号为E12时钟信号时,通过全波整流极性变换电路将所述E12时钟信号的三种电平转换成高电平和低电平两种模拟信号;多路差分转单端驱动器将所述高电平和低电平转换为PCM信号;PCM信号电路从所述PCM信号中恢复出频率为2MHz的数字时钟信号。

【技术特征摘要】

【专利技术属性】
技术研发人员:孟维志张金旗
申请(专利权)人:中兴通讯股份有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1