一种降低FPGA芯片功耗的电路和方法技术

技术编号:3410558 阅读:144 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种降低FPGA芯片功耗的电路和方法,其中,该电路包括:一事件观测器和一时钟切换电路;所述事件观测器用于监测是否有待处理的信息,以给出时钟切换的信号;所述时钟切换电路用于根据所述事件观测器给出的结果在不同速率的时钟之间进行时钟切换,并且在时钟切换的过程中,不产生小于所有输入时钟周期的时钟脉冲。本发明专利技术提供了一种简单的方法和电路,实现在不需要大量改动系统结构的情况下有效地降低系统的功耗;本发明专利技术还可以对同步设计的模块或系统进行改进,只需增加少量的电路,就可以模块或系统的工作时钟在高速和低速之间自动切换,从而在不影响原设计的情况下,最大程度地降低FPGA的功耗。

【技术实现步骤摘要】

本专利技术涉及FPGA技术,特别涉及FPGA功耗技术中一种降低FPGA芯片功耗的电路和方法。
技术介绍
近年来,随着FPGA(Field Programmable Gate Array,现场可编程逻辑阵列)工作频率、集成度、复杂度的不断提高,FPGA的功耗快速增加,功耗的提高带来了一系列的现实问题首先,功耗增加引起的FPGA运行温度上升会引起半导体电路的运行参数漂移,影响IC(Integrated Circuit,集成电路)的正常工作;其次,功耗增加引起的FPGA运行温度上升会缩短芯片寿命;而且对系统冷却的要求也相应提高,不仅增加了系统成本,而且限制了系统性能的进一步提高;需要在保证性能的前提下,尽可能地节省FPGA功耗。在CMOS(Complementary Metal Oxide Semiconductor,互补金属氧化物半导体)电路中,一般消耗功率与延迟时间的近似表达式由下式表示p=a*f*CL*Vs*VDD+a*ISC*Δtsc*VDD*f+Ileak*VDD(1)式(1)中,α为转换概率,CL为负载电容,Vs为信号幅度,VDD为电源电压,ISC为贯通电流的平均值,Δtsc为贯通电流流过的时间,f为时钟频率,Ileak为漏泄电流。式(1)中第1项为负载电容充放电所需的功率,Vs与VDD通常相等,故与电源电压的2次方成比例;第2项是门转换时流过的贯动电池产生的功率,因输入信号比输出信号变化快,故其值很小,在电路设计时按输入信号与输出信号的迁移时间大体相等考虑,其贯通电流产生的功率可限定为第1项的大约10%;第3项是恒定流过电源与密封罩的漏泄电流产生的功率,即静态功耗。对于FPGA来说,VDD、Vs、Ileak等都是由所选用的芯片决定的,只有α为转换概率和f为时钟频率在FPGA的设计的时候可以优化。低功耗设计方法有很多种,最为常用的三种设计方法门控时钟、操作数隔离及存储器分区访问。门控时钟和操作数隔离的策略十分有效,但都是在设计的初期就要充分设计和准备,从系统设计开始就要为实现低功耗需要付出相当的代价。使用门控时钟,需要设计的时候特别设计时钟的OE(输出使能)信号,由于有了OE信号,增加了特别的逻辑,对系统的时序的实现也可能带来负面的影响。使用操作数隔离的策略,需要对每个模块的输入进行分析,在模块不使用的时候保持输入信号的不变,从而降低系统的功耗。存储器分区访问技术仅仅对访问存储器有效。
技术实现思路
本专利技术所要解决的技术问题在于提供一种降低FPGA芯片功耗的电路和方法,用于在不需要大量改动系统结构的情况下有效地降低系统的功耗。为了实现上述目的,本专利技术提供了一种降低FPGA芯片功耗的电路,其特征在于,包括一事件观测器和一时钟切换电路;所述事件观测器用于监测是否有待处理的信息,以给出时钟切换的信号;所述时钟切换电路用于根据所述事件观测器给出的结果在不同速率的时钟之间进行时钟切换,并且在时钟切换的过程中,不产生小于所有输入时钟周期的时钟脉冲。所述的降低FPGA芯片功耗的电路,其中,所述时钟切换为二个或多个不同速率的时钟之间的切换。所述的降低FPGA芯片功耗的电路,其中,所述时钟切换电路在第一速率时钟、第二速率时钟为低电平时进行所述第一速率时钟、第二速率时钟之间的切换。所述的降低FPGA芯片功耗的电路,其中,所述时钟切换电路分别通过一第一速率时钟控制信号、一第二速率时钟控制信号控制所述第一速率时钟、所述第二速率时钟之间的切换。所述的降低FPGA芯片功耗的电路,其中,所述时钟切换电路在进行时钟切换的过程中,所述第一速率时钟控制信号、第二速率时钟控制信号是互锁的。所述的降低FPGA芯片功耗的电路,其中,在所述第二速率时钟切入之前,所述第二速率时钟已运行一个或多个时钟周期。为了实现上述目的,本专利技术还提供了一种降低FPGA芯片功耗的方法,其特征在于,包括一设置事件观测器的步骤,用于监测是否有待处理的信息,以给出时钟切换的信号;一设置时钟切换电路的步骤,用于根据所述事件观测器给出的结果在不同速率的时钟之间进行时钟切换,并且在时钟切换的过程中,不产生小于所有输入时钟周期的时钟脉冲。所述的降低FPGA芯片功耗的方法,其中,所述设置事件观测器的步骤中,所述事件观测器通过FIFO队列的空/满标志或加减计数器或堆栈的计数方式实现监测是否有待处理的信息。所述的降低FPGA芯片功耗的方法,其中,所述设置时钟切换电路的步骤中,所述时钟切换电路在第一速率时钟、第二速率时钟为低电平时进行所述第一速率时钟、第二速率时钟之间的切换。所述的降低FPGA芯片功耗的方法,其中,在所述第二速率时钟切入之前,所述第二速率时钟已运行一个或多个时钟周期。本专利技术提供了一种简单的方法和电路,实现在不需要大量改动系统结构的情况下有效地降低系统的功耗;本专利技术还可以对同步设计的模块或系统进行改进,只需增加少量的电路,就可以模块或系统的工作时钟在高速和低速之间自动切换,从而在不影响原设计的情况下,最大程度地降低FPGA的功耗。以下结合附图和具体实施例对本专利技术进行详细描述,但不作为对本专利技术的限定。附图说明图1为本专利技术的结构框图;图2为普通时钟切换的电路;图3为普通时钟切换的电路的时序;图4为本专利技术改进的时钟切换电路;图5a-5b分别为A_Select信号、B_Select信号的产生电路图;图6为本专利技术改进后的时钟切换时序。具体实施例方式请参阅图1所示,为本专利技术的结构框图。系统的功耗和系统的工作频率成正比,而在系统中有相当多的模块并不始终需要运行在最高的频率处,也就是说,在部分时间,模块需要全速运行,而在其余的时间,模块可以低速运行,甚至停止工作。本专利技术提供的降低功耗电路,可以根据系统的需要在不同速率的时钟之间切换,以达到降低功耗的目的。图1示出的结构框图给出该降低功耗电路,该电路主要由事件观测器10和时钟切换电路20构成;其中事件观测器10用来监测是否有待处理的信息,从而给出时钟切换的信号。最简单的做法可以用FIFO(First-In First-Out,先进先出)队列的空满标志实现,也可以通过加减计数器或堆栈的计数方式来实现。时钟切换电路20,是要根据事件观测器10给出的结果,自由地在二个或多个时钟之间切换,在时钟切换的过程中,不产生小于所有输入时钟周期的时钟脉冲,并且不能引入毛刺或时序错误。请参阅图2所示,为普通时钟切换的电路。通常的切换电路是个二选一的多路开关,在时钟的切换中会引入毛刺或时序的错误。请参阅图3所示,为普通时钟切换的电路的时序。仔细分析该图3,可以看到,在图3中的Clk_Out 330的第2个时钟的周期小于输入Clk_A 310的周期也小于Clk_B 320的周期,从而在时钟的切换中会引入时序的错误。请参阅图4所示,为本专利技术改进的时钟切换电路。为了克服上述图3中电路的缺陷,需要构造一种电路,避免上述缺陷的产生,该电路必须满足以下条件(1),时钟的切换在时钟为低电平的时候进行;(2),切换的过程中互锁保护,按时钟A切出,低电平保持和时钟B切入的步骤进行;(3),在时钟B切入前,至少要保证时钟B完整地运行一个时钟周期。因此,使用图4中的时钟切换电路,Clk_A 410和Clk_B 420分别由A_Select信号401和B_select信本文档来自技高网
...

【技术保护点】
一种降低FPGA芯片功耗的电路,其特征在于,包括:一事件观测器和一时钟切换电路;所述事件观测器用于监测是否有待处理的信息,以给出时钟切换的信号;所述时钟切换电路用于根据所述事件观测器给出的结果在不同速率的时钟之间进行时钟切换,并且在时钟切换的过程中,不产生小于所有输入时钟周期的时钟脉冲。

【技术特征摘要】

【专利技术属性】
技术研发人员:周昶
申请(专利权)人:中兴通讯股份有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利