SOI基片及其制造方法技术

技术编号:3222097 阅读:444 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供了一种硅器件层均匀的SOI基片及其制造方法,该SOI基片包括,硅支承晶片,在支承晶片上部形成的掺杂杂质的氧化膜,在所述掺杂杂质的氧化膜上部形成的、具有均匀厚度的硅器件层,在所述掺杂杂质的氧化膜上部形成的、防止掺杂杂质的氧化膜内的杂质扩散的扩散阻挡膜。(*该技术在2016年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及SOI基片及其制造方法,尤其是涉及具有厚度均匀的硅器件层的SOI基片及其制造方法。通常,在CMOS晶体管的制造工序中,为了在大面积上确保避免元件间的分离和CMOS晶体管的闭锁现象,需要形成元件分离。此时,增加分离面积就要减少芯片面积,从而成为阻碍高集成度的因素。为了解决这种问题,提出SOI(绝缘体上生长硅)技术。在硅支承晶片与器件用硅晶片之间设置预定厚度的埋置绝缘层,由此构成分层结构的SOI基片,来完成完全的元件分离,可以防止CMOS晶体管的闭锁现象,实现元件的高速运行。作为SOI基片的形成方法之一,是在硅基片内注入氧离子的SIMOX(由注入的氧形成分离)技术。但是,这种SIMOX技术存在如下缺点,即在注入氧离子的工序中,器件形成面容易发生错位,泄漏电流大,难以正确地调节器件形成层的厚度。以往曾提出BESOI(结合与背腐蚀SOI)技术,即至少一个晶片上形成有绝缘层的器件用硅晶片与硅支承晶片结合之后,对器件用硅晶片做背腐蚀,形成具有器件的硅层。如图2A所示,已有的BESOI技术中,准备由硅形成的器件用硅晶片20和硅支承晶片21。在器件用硅晶片20和硅支承晶片21的一表面上,通过氧化分别形成埋置绝缘层22A、22B。如图2B所示,器件用硅晶片20和支承晶片21,在埋置绝缘层22A与22B之间进行熔融结合。通过研磨及抛光除去大部分器件用硅晶片20后,进行高精细度的化学、机械研磨,形成硅器件层20A。因而,由支承晶片21、第1和第2埋置绝缘层构成的绝缘层和硅器件层20A形成SOI基片30。但是,通过前述的熔融而形成SOI基片30时,如图3A所示,埋置绝缘层22A、22B表面上会存在粒子。因此,如果不除去埋置绝缘膜22A、22B表面上的粒子,对器件用硅晶片20和支承晶片21进行结合,对结合后的器件用硅晶件20进行研磨、抛光及修整一系列工序,形成硅器件层22A,如图3B所示,硅器件层20A的厚度不均匀。亦即,埋置绝缘层22A、22B一般由氧化硅膜形成。这里,氧化硅膜的被覆特性优秀,存在粒子200的高度之差。因此,为使器件用硅晶片20形成表面平坦的器件层20A,一经化学的、机械的研磨,结果硅器件层20A的厚度有些部分不同。如上所述,由于硅器件层20A的厚度不均匀,所以在硅器件层形成器件就发生了困难。特别是,在厚度不均匀的器件层形成的器件存在以下问题,即难以有效地调节结合区域的深度,结合阻抗增大,产生击穿。因此,本专利技术的主要目的是提供一种SOI基片及其制造方法,无论埋置绝缘层表面是否存在粒子,均能使形成器件的硅器件层厚度均匀。为实现上述目的,根据本专利技术,SOI基片包括硅支承晶片;在支承晶片上部形成的掺有杂质的氧化膜;在所述掺有杂质的氧化膜上部形成的、厚度均匀的硅器件层;在所述掺有杂质的氧化膜上部形成的、防止掺有杂质的氧化膜内的杂质扩散的扩散阻挡膜。而且,根据本专利技术,SOI基片的制造方法,包括以下步骤制备支承晶片和器件用硅晶片;在所述器件用硅晶片上部形成扩散阻挡膜;在扩散阻挡膜上部形成掺杂第一杂质的氧化膜;在所述支承晶片上部形成掺杂第二杂质的氧化膜;在预定温度下使第一掺杂氧化膜与第二掺杂氧化膜表面接触,从而使所述支承晶片与器件用晶片接合;除去一定厚度的所述器件用硅晶片,形成具有均匀厚度和平坦表面的硅器件层。而且,根据本专利技术的其它实施例的SOI基片制造方法,包括以下步骤提供器件用硅晶片和支承晶片;在所述器件用硅晶片上部形成扩散防止膜;在所述扩展防止膜上部形成掺杂杂质的氧化膜;使所述掺杂杂质的氧化膜与支承基片接触,从而使所述器件用硅晶片与支承晶片接合;对所述器件用硅晶片腐蚀,形成具有均匀厚度和平坦表面的硅器件层。以下,参照附图详细描述本专利技术的优选实施例。附图说明图1A-1B是说明由本专利技术的BESOI技术形成SOI基片的剖面图;图2A-2B是说明由一般的BESOI技术形成SOI基片的方法的剖面图;图3A-3B是说明已有的支承晶片与器件用硅晶片的接合面存在粒子时,形成SOI基片的方法的剖面图。参看图1,制备器件用硅晶片1和硅支承晶片4。在器件用硅晶片1的上部形成扩散阻挡膜2,这里,扩散阻挡膜2是无杂质掺杂的氧化膜或氮化硅膜,或者是无杂质掺杂的氧化膜与氮化硅膜的层叠膜。在形成有扩散阻挡膜2的器件用硅晶片1上部,形成有预定厚度的掺杂第一杂质的氧化膜3A,在支承晶片4上部,形成有预定厚度的掺杂第二杂质的氧化膜3B。这里,掺杂第一杂质的氧化膜3A和掺杂第二杂质的氧化膜3B,作为SOI基片的埋置绝缘层,可利用有粘性,在一定温度下能流动而平坦化的膜,例如BSG(硅酸硼玻璃)、BPSG(磷酰硅酸硼玻璃)、PSG(磷酰硅酸盐玻璃)膜。此时,在扩散阻挡膜2与掺杂第一、第二杂质的氧化膜3A、3B的形成步骤中,在器件用硅晶片1和支承晶片4表面存在粒子100。图1B是SOI基片10的剖面图,使掺杂第一杂质的氧化膜3A与掺杂第二杂质的氧化膜3B接触,从而使器件用硅晶片1和支承晶片4接合。这时,在流动的温度范围内,对掺杂第一杂质的氧化膜3A和掺杂第二杂质的氧化膜3B实施接合步骤。例如,当掺杂第一杂质的氧化膜3A和掺杂第二杂质的氧化膜3B是BPSG膜时,在800~900℃的温度范围,对支承晶片4和器件用硅晶片1进行接合,当是PSG膜时,在900~1100℃的温度范围进行接合。在此接合步骤中,粒子100被埋在粘度特性强的掺杂第一杂质的氧化膜3A和掺杂第二杂质的氧化膜3B内。掺杂第一杂质的氧化膜3A与掺杂第二杂质的氧化膜3B接合的同时,进行流动,使掺杂第一杂质的氧化膜3A与器件用硅晶片1以及掺杂第二杂质的氧化膜3B与支承晶片4的接触面平坦。之后,通过研磨及抛光,除去预定厚度的器件用硅晶片1,随后,通过高精度的化学的、机械的研磨,形成厚度均匀的硅器件层1A,获得由硅支承晶片4、掺杂第一及第二杂质的氧化膜3A、3B组成的埋置绝缘层3、扩散防止膜2和硅器件层1A构成的SOI基片10。如上所述,通过预定的热处理接合晶片时,由扩散阻挡膜2可以防止来自掺杂第一及第二杂质的氧化膜3A、3B的杂质扩散,形成优良的硅器件层1A。上述实施例中,在器件晶片1和支承晶片4上,分别形成在埋置绝缘层中掺杂杂质的氧化膜3A、3B,但也可以仅在器件晶片1或支承晶片4上形成掺杂杂质的氧化膜。如上所述,对本专利技术的特定实施例做了说明,但是在不脱离本说明书记载的权利要求书的范围的条件下,显然本领域的技术人员可做出各种变型。如以上详述,在SOI基片中,通过把粘度特性优秀、预定温度下流动的掺杂杂质的氧化膜用于埋置绝缘膜,即使接合面上存在粒子时,也不会在埋置绝缘内发生扩散。因此,根据本专利技术,形成具有均匀厚度的硅器件层1A。在SOI基片上形成能阻挡来自掺杂杂质的氧化膜的杂质扩散的扩散阻挡膜,可以获得优质的硅器件层。本文档来自技高网...

【技术保护点】
一种SOI基片,其特征在于包括:硅支承晶片;在硅支承晶片上部形成的掺杂杂质的氧化膜;在所述掺杂杂质的氧化膜上部形成的、具有均匀厚度的硅器件层;在所述掺杂杂质的氧化膜上部形成的、防止掺杂杂质的氧化膜内杂质扩散的扩散阻挡膜。

【技术特征摘要】
KR 1995-12-30 69481/951.一种SOI基片,其特征在于包括硅支承晶片;在硅支承晶片上部形成的掺杂杂质的氧化膜;在所述掺杂杂质的氧化膜上部形成的、具有均匀厚度的硅器件层;在所述掺杂杂质的氧化膜上部形成的、防止掺杂杂质的氧化膜内杂质扩散的扩散阻挡膜。2.根据权利要求1的SOI基片,其特征在于所述杂质掺质的氧化膜起SOI基片的埋置绝缘层的作用。3.根据权利要求2的SOI基片,其特征在于所述掺杂杂质的氧化膜是BSG(硅酸硼玻璃)。4.根据权利要求2的SOI基片,其特征在于所述掺杂杂质的氧化膜是BPSG(磷酰硅酸硼玻璃)。5.根据权利要求2的SOI基片,其特征在于所述掺杂杂质的氧化膜是PSG(磷酰硅酸盐玻璃)膜。6.根据权利要求1的SOI基片,其特征在于所述扩散阻挡膜是不掺杂的氧化硅膜。7.根据权利要求1的SOI基片,其特征在于所述扩散阻挡膜是氧化硅膜。8.根据权利要求1的SOI基片,其特征在于所述扩散阻挡膜由所述不掺杂的氧化硅膜和氮化硅膜的叠层膜构成。9.一种SOI基片的制造方法,其特征在于包括以下步骤制备支承晶片和器件用硅晶片;在所述器件用硅晶片上部形成扩散阻挡膜;在扩散阻挡膜上部形成掺杂第一杂质的氧化膜;在所述支承晶片上部形成掺杂第二杂质的氧化膜;在预定的温度使第一掺杂的氧化膜与第二掺杂的氧化膜表面接触,从而使所述支承晶片与器件用硅晶片接合;将所述器件用硅晶片除去一定厚度,形成具有均匀厚度及平坦表面的硅器件层。10.根据权利要求...

【专利技术属性】
技术研发人员:金载甲
申请(专利权)人:现代电子产业株式会社
类型:发明
国别省市:KR[韩国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1