当前位置: 首页 > 专利查询>西门子公司专利>正文

光电二极管及其制造方法技术

技术编号:3221177 阅读:132 留言:0更新日期:2012-04-11 18:40
光电二极管, -其中,设置一个基片,它包括一个载体薄片(1)、一个在其上设置的绝缘层(2)和一个在其上设置的单晶硅层(3), -其中,在硅层(3)中至少设置一个沟槽(4),它从硅层(3)的主面(5)延伸至绝缘层(2),它由绝缘材料填充并且完全环绕有源区(6), -其中,在有源区(6)设置一个掺杂区(8),它由一个第一导电类型掺杂,它和沟槽(4)直接相邻,并且从硅层(3)的主面(5)延伸至绝缘层(2), -其中,在有源区(6)设置一个第二掺杂区(3),它由一个和第一导电类型相反的第二导电类型掺杂,并且它和第一掺杂区(8)形成一个pn-结, -其中,在硅层(3)的主面(5)上,为第一掺杂区和第二掺杂区(12)各设置一个接触(15、16)。(*该技术在2016年保护过期,可自由使用*)

【技术实现步骤摘要】
在不同的集成电路装置中,例如在光电耦合器和电子继电器中,光电二极管用作集成的能源和信号源。为此应用,光电二极管应该有高的开路电压、高的短路电流和最大功率输出。其中由光电二极管所提供的功率取决于在此光电二极管的内电阻。内电阻通过串联电阻形成,串联电阻是由光电二极管扩散区的薄层电阻、光电二极管金属化的接触电阻、金属化的线路电阻所组成。(见例如S.M.Sze“Physics ofSemiconductor Devices”,Wiley,NewYork,Kap.14.3.2)。光电二极管,它作为分立元件被制造时,为减小串联电阻和提高光电效率,设置有背面接触和用于光反射的特殊几何结构,例如V-沟槽结构(见例如S.M.Sze“Physics of Semiconductor Device”,Wiley,New York,Kap.14.3.4)。在基片上被集成制造的光电二极管,不可能设有背面接触或反射结构。在基片上被集成的光电二极管,在元件上侧附近有一个pn-结,通过它,在硅里借助光子产生的电子和空穴彼此相互被分开。p-和n-掺杂区,在此通过狭长的、高掺杂n-和p-掺杂带电学连接。高掺杂带有一个高的内电阻。通过一个金属化层,该层在高掺杂带在整个长度有接触,故而薄膜电阻被减小。同时光电二极管的光电敏面的一部分被覆盖,因此光电效率被减小。本专利技术以这个问题为基础,即光电二极管,它在一个集成电路中是可制造的,并且有减小的串联电阻。此外应该给出用于制造它的方法。这个问题依照专利技术通过根据权利要求1的光电二极管以及根据权利要求5的制造它的方法得以解决。专利技术的进一步改进由其余的权力要求给出。依据专利技术的电光二极管在基片里被集成,并且通过介电绝缘与基片隔离。为此,基片具有一个载体薄片,一个在其上设置的绝缘层和一个在其上设置的单晶硅层。例如一种称为SOI的基片适合做基片,它包括在硅片上的一个绝缘层和其上的单晶硅层。在单晶硅层里设有一个沟槽,它从硅层的主面延伸到绝缘层。该沟槽用绝缘材料填充。该沟槽例如用SiO2填充,或者用SiO2做衬并用多晶硅填充。沟槽在硅层完整地环绕一个有源区。该有源区向下经绝缘层和载体薄片绝缘。在有源区设置一个第一掺杂区,它直接和沟槽相邻。第一掺杂区从硅层的主面延伸至绝缘层。第一掺杂区由第一导电类型,例如p型,掺杂。第一掺杂区在和沟槽的交界面上,在进入深度例如3μm的情况下,有一个在1018cm-3和1020cm-3的范围里的掺杂物浓度。此外,在有源区设有一个第二掺杂区,它由一个第二,和第一导电类型相反,例如n型进行掺杂。第二掺杂区和第一掺杂区形成一个pn-结,它形成光电二极管。在硅层的主面上,第一掺杂区和第二掺杂区上分别设置接触区。考虑到一个尽可能低的连接电阻,优先在提高掺杂浓度的连接区设置这种接触区。由于,第一掺杂区从主面延伸到绝缘层,故而对于光电二极管有效的pn-结的面积相对于光电二极管主面所需要的面积增大了。此外,由入射光子产生的载流子到最近的一个pn-结最大所需的扩散自由程被减小。最后第一掺杂区为载流子提供一个低欧姆的路径。除了到掺杂区域的接触区外,在主面上没有由金属接触或者金属布线所形成的覆盖层。也就是说实际上有源区整个表面供光入射使用。首先沟槽用SiO2填充。由于SiO2比硅有较小的折射率,故而入射到沟槽内绝缘材料的光可以通过折射进入较高光密度的硅并且同样对载流子产生作贡献。硅/SiO2全反射的临界角为23°。因此这里很少产生由硅进入SiO2的折射。光电二极管进一步的改进通过下面实现,即在有源区设置至少一个附加的沟槽,它从主面延伸至绝缘层,并且用绝缘材料填充。此外在有源区设置一个第三掺杂区,它由第一导电类型,例如p,进行掺杂,并且和附加沟槽直接相邻。第三掺杂区从硅层的主面延伸至绝缘层。第三掺杂区导致pn-结的面积进一步的变大。除此之外,按照这种方式,最大所需扩散路径可以进一步减小。附加沟槽的数目几乎可以随意选择。一个上限仅仅通过工艺,亦即例如通过沟槽宽度、第三掺杂区的扩散深度、光刻或者类似的工艺给出。设计带有斜侧壁的沟槽是有利的,因为在这种情况下,此后来自SiO2沟槽的光折射进入硅的有源区得到进一步改善。第一掺杂区和第三掺杂区优先通过由一个在沟槽内存在的掺杂源向外扩散而产生。为此在腐蚀沟槽后,制造一个掺杂层,它至少覆盖沟槽的侧壁。例如掺杂玻璃或者掺杂多晶硅或者非晶硅适合做这种掺杂层。第一掺杂区和第三掺杂区通过在一个热处理工艺中由掺杂层向外扩散而产生。在使用一个掺杂硅层作为掺杂源时,在本专利技术所涉及的范围内,热处理工艺是如此进行的,即掺杂物向外扩散的同时,掺杂硅层进行氧化,在此过程中沟槽被SiO2填满。借助于围绕沟槽和绝缘层,本专利技术的光电二极管完全与基片介电隔离。基片由此可以包括大量毗邻的光电二极管,它在电学上彼此完全独立。如果这些光电二极管以串联电路设置,则串联电路所提供的电压相当于各个光电二极管各自的电压的总和。由此,本专利技术的光电二极管适于,在有多个光电二极管的串联电路中提供控制一个高电压-MOSFET所必需的电压。根据本专利技术的光电二极管不出现到基片的漏电流问题。此外,绝缘所需要的位置是最小的,绝缘通过由绝缘材料填充的沟槽而实现。接下来借助实施例和附图进一步阐述本专利技术。附图说明图1显示在有源区有两个附加沟槽的光电二极管的俯视图。图2显示在图1中用II-II标出的通过光电二极管的剖面。一个SOI-基片包括一个硅片1,在它的上面设有一个绝缘层2和一个单晶硅层3(见图2)。绝缘层2由例如SiO2组成,并且有一个例如1μm的厚度。单晶硅3有一个例如20μm的厚度,并且是例如有掺杂物浓度为6×1014cm-3的n-掺杂。在单晶硅层3设有一个沟槽4,它从单晶硅层的一个主面5延伸至绝缘层2(见图1和图2)。沟槽4完整地环绕着一个有源区6。沟槽4由绝缘材料例如SiO2填充。沟槽4有一个例如3μm的宽度。有源区6,它由沟槽4环绕,有一个规格例如200μm×200μm。在有源区6设有两个附加沟槽7,它们分别由主面5延伸至绝缘层2。附加沟槽7是条形的,并且和沟槽4没有接通。附加沟槽7同样由绝缘材料例如SiO2填充。在有源区6,设置一个第一掺杂区8与沟槽4相邻。第一掺杂区8为例如p+-掺杂,并且在到沟槽4的界面上有一个例如1019cm-2的掺杂物浓度。扩散深度为例如3μm。第一掺杂区8由主面5延伸至绝缘层2。第一掺杂区8在此和沟槽4直接相邻。第一掺杂区8环状地环绕着有源区6。此外两个第三掺杂区9设置在有源区域6,它们分别和附加沟槽7中的一个相邻设置。各个第三掺杂区9在此分别环状环绕附加沟槽7。第三掺杂区9从主面5延伸至绝缘层6。第三掺杂区9为例如p+-掺杂,并且在到各个附加沟槽7界面上,有一个范围从1018cm-3到1020cm-3的掺杂物浓度。此外在主面5上设有几个p-掺杂槽10,它们分别与沟槽4或者一个附加沟槽7相邻。p-掺杂槽10有一个范围在1016cm-3和1019cm-3之间的掺杂物浓度并且有一个例如2μm的深度。在主面5上,设置一个n+-掺杂的连接区11,它完全由一个第二掺杂区12所环绕,它由基质材料n-掺杂的单晶硅层3形成。n+-掺杂连接区11包括多个条形单元,它们分别在附加沟槽7之间或者在附加沟本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.光电二极管,-其中,设置一个基片,它包括一个载体薄片(1)、一个在其上设置的绝缘层(2)和一个在其上设置的单晶硅层(3),-其中,在硅层(3)中至少设置一个沟槽(4),它从硅层(3)的主面(5)延伸至绝缘层(2),它由绝缘材料填充并且完全环绕有源区(6),-其中,在有源区(6)设置一个掺杂区(8),它由一个第一导电类型掺杂,它和沟槽(4)直接相邻,并且从硅层(3)的主面(5)延伸至绝缘层(2),-其中,在有源区(6)设置一个第二掺杂区(3),它由一个和第一导电类型相反的第二导电类型掺杂,并且它和第一掺杂区(8)形成一个pn-结,-其中,在硅层(3)的主面(5)上,为第一掺杂区和第二掺杂区(12)各设置一个接触(15、16)。2.根据权利要求1的光电二极管,-其中,在有源区(6)设置至少一个由第一导电型掺杂的槽(10),它毗邻主面(5),并且它配备有一个接触(15)。3.根据权利要求1或2的光电二极管,-其中,在有源区(6)设置至少一个附加沟槽(7),它从主面(5)延伸至绝缘层(2)并且用绝缘材料填充,-其中,在有源区(6)设置一个第三掺杂区(9),它被第一导电型掺杂,它和附加沟槽(7)直接相邻,并且它从硅层(3)的主面(5)延伸至绝缘层(2)。4.根据权利要求1至3之一的光电二极管,-其中,一个或几个沟槽(4,7)有斜的侧壁,故而在主面(5)的沟槽横截面比在沟槽底部大。5.制造光电二极管的方法,-其中,在一个基片里,它包括一个载传薄片...

【专利技术属性】
技术研发人员:K·G·奥佩尔曼
申请(专利权)人:西门子公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利