获取设备运行时间的装置制造方法及图纸

技术编号:2954707 阅读:222 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种获取设备运行时间的装置,该设备包括有CPU;计数器,用于设备上电后在上电赋值控制信号的控制下被赋初值,开始计数输出,其宽度由输入时钟和计数时间长度确定;锁存器,在锁存控制信号的控制下锁存计数器的当前计数输出,以供CPU读取。本发明专利技术获取设备运行时间的装置,独立于CPU,只要设备不掉电,则该装置一直运行计时。可以获得设备的运行时间,同时提供了一个灵活可靠的计数器,软件可以用做定时器使用,也可以通过读取计数值,获取设备复位、故障、升级等重要事件发生的时间,方便设备的维护。

【技术实现步骤摘要】

本专利技术涉及设备内部时间基准,尤指获取设备运行时间的装置
技术介绍
由于业界各种CPU结构和性能不同,提供的内部定时器不同,单纯依赖CPU提供的定时器,经常出现定时器数量不够、计数宽度不够、计数精度不够等缺陷,不能满足设备要求。另外,随着电子技术的发展,对电子、通信等产品的可靠性要求也越来越高,经常需要将设备已运行时间、重要事件发生的时间等记录下来,而当设备复位、故障、升级等重要事件发生时,CPU内部的定时器无法正常使用或不能满足要求,所以不能将这些事件发生的时间记录下来。
技术实现思路
本专利技术解决的问题是提供一种获取设备运行时间的装置,可以随时获取设备或模块的运行时间。为解决上述问题,本专利技术提供了一种获取设备运行时间的装置,该设备包括有CPU,且该装置独立于CPU,包括计数器,用于设备上电后在上电赋值控制信号的控制下被赋初值,开始计数输出,其宽度由输入时钟和计数时间长度确定;锁存器,在锁存控制信号的控制下锁存计数器的当前计数输出,以供CPU读取。所述上电赋值控制信号为上电复位信号。所述锁存控制信号为CPU读信号。计数器由若干个16位子计数器合并,低一级的子计数器向高一位的子计数器产生进位信号。设备运行时间等于CPU读取的计数输出值除以输入时钟频率。与现有技术相比,本专利技术具有以下优点本专利技术获取设备运行时间的装置,独立于CPU,只要设备不掉电,则该装置一直运行计时。可以获得设备的运行时间,同时提供了一个灵活可靠的计数器,软件可以用做定时器使用,也可以通过读取计数值,获取设备复位、故障、升级等重要事件发生的时间,方便设备的维护。附图说明图1是本专利技术获取设备运行时间的装置框图。图2是本专利技术获取设备运行时间的装置实施例框图。具体实施例方式请参照图1所示,本专利技术获取设备运行时间的装置,该设备设置有CPU,该装置独立于CPU,包括计数器,用于设备上电后在上电赋值控制信号的控制下被赋初值,开始计数输出,其宽度由输入时钟和计数时间长度确定,例如,需要计数时间长度是10年,在输入时钟100MHz的情况下,计数器宽度需要55位,输入时钟频率越高,计数精度越高。;锁存器,在锁存控制信号的控制下锁存计数器的当前计数输出,以供CPU读取。所以只要设备不掉电,计数器就一直计数。所述设备运行时间等于CPU读取的计数输出值除以输入时钟频率,CPU读到的是64位的计数值,CPU再计算得到设备上电的时间。设备上电的时间=计数值/计数器时钟频率。请参照图2所示,所述上电赋值控制信号为上电复位信号。该上电复位信号可以由ADM706产生,ADM706是ADM公司生产的看门狗复位器件,在电子产品领域非常通用。计数器复位时赋初值,初值一般为零,也可以为其它值。所述锁存控制信号可以为CPU读信号,也就是说每次当CPU来读计数值时,通过锁存器将当前计数值保存下来供CPU读取,同时又不影响计数器的计数。计数器由若干个16位子计数器合并,低一级的子计数器向高一位的子计数器产生进位信号,当低16位的计数器计数到0xfffe时,低位计数器产生进位信号,高位计数器在低位计数器进位信号每次有效时加一计数;依次类推。本专利技术中计数器与一般计数器的不同是位数比较多,这样组合逻辑较大导致计数器速度上不去,所以一般可以将本专利技术中计数器分成多个位数较少的子计数器再组合起来。例如用4个16位的子计数器并起来,低一级的子计数器向上一级子计数器产成进位信号。本专利技术获取设备运行时间的装置可以通过逻辑器件(如FPGA、CPLD等)实现,也可以通过分离元件实现;可用来获得设备运行时间,也可用于一般的定时、计数等。采用本专利技术获取设备运行时间的装置可以获得设备的运行时间,同时提供了一个灵活可靠的计数器,软件可以用做定时器使用,也可以通过读取计数值,获取设备复位、故障、升级等重要事件发生的时间,方便设备的维护。权利要求1.一种获取设备运行时间的装置,该设备包括有CPU,其特征在于,该装置独立于CPU,包括计数器,用于设备上电后在上电赋值控制信号的控制下被赋初值,开始计数输出,其宽度由输入时钟和计数时间长度确定;锁存器,在锁存控制信号的控制下锁存计数器的当前计数输出,以供CPU读取。2.如权利要求1所述的获取设备运行时间的装置,其特征在于,所述上电赋值控制信号为上电复位信号。3.如权利要求1所述的获取设备运行时间的装置,其特征在于,所述锁存控制信号为CPU读信号。4.如权利要求1所述的获取设备运行时间的装置,其特征在于,计数器由若干个16位子计数器合并,低一级的子计数器向高一位的子计数器产生进位信号。5.如权利要求1-4任一项所述的获取设备运行时间的装置,其特征在于,设备运行时间等于CPU读取的计数输出值除以输入时钟频率。全文摘要本专利技术公开了一种获取设备运行时间的装置,该设备包括有CPU;计数器,用于设备上电后在上电赋值控制信号的控制下被赋初值,开始计数输出,其宽度由输入时钟和计数时间长度确定;锁存器,在锁存控制信号的控制下锁存计数器的当前计数输出,以供CPU读取。本专利技术获取设备运行时间的装置,独立于CPU,只要设备不掉电,则该装置一直运行计时。可以获得设备的运行时间,同时提供了一个灵活可靠的计数器,软件可以用做定时器使用,也可以通过读取计数值,获取设备复位、故障、升级等重要事件发生的时间,方便设备的维护。文档编号G07C3/00GK1779722SQ20041009044公开日2006年5月31日 申请日期2004年11月18日 优先权日2004年11月18日专利技术者秦旭, 赵俊峰, 李友谊, 秦志海, 雷春, 柳精伟 申请人:华为技术有限公司 本文档来自技高网...

【技术保护点】
一种获取设备运行时间的装置,该设备包括有CPU,其特征在于,该装置独立于CPU,包括:    计数器,用于设备上电后在上电赋值控制信号的控制下被赋初值,开始计数输出,其宽度由输入时钟和计数时间长度确定;    锁存器,在锁存控制信号的控制下锁存计数器的当前计数输出,以供CPU读取。

【技术特征摘要】

【专利技术属性】
技术研发人员:秦旭赵俊峰李友谊秦志海雷春柳精伟
申请(专利权)人:华为技术有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利