本发明专利技术公开了一种CPU的读写方法及其实现电路,包括以下步骤:利用读写使能信号产生包含读控制信号或写控制信号有效沿的被采样信号,被采样信号保持与控制信号完全同步;对被采样信号取反并延时,产生被采样延时信号;通过被采样信号、被采样延时信号产生足够脉宽,而且上沿有效的读信号或写信号;将上沿有效的读信号和写信号合并为一个同时包含读写信息的读写时钟信号并作为读写对象时钟输入信号;将被采样延时信号取反后作为读写对象CUP侧读写控制信号;所述CPU对读写对象进行读写操作。本发明专利技术方法及其实现电路,满足了没有提供CPU时钟,只有读写控制信号,并且读写对象CPU侧只有一个时钟端口情况下CPU对读写对象的读写操作。
【技术实现步骤摘要】
本专利技术涉及一种数字程控交换的方法,特别是涉及一种数字交换系统中CPU对复杂时序读写对象进行读写操作的方法及其实现电路。
技术介绍
在数字交换系统中,经常会遇到CPU需要对大量的存储器进行读写操作的情况,当CPU通过一般接口电路对读写对象进行操作时,读写对象必须满足CPU的时序要求。对于存储器如RAM等本身就有较复杂时序的读写对象来说,由于其自身的时序特点,很难同时满足CPU的时序要求。同时CPU对存储器读写操作中,如果没有提供CPU时钟信号给存储器时钟端口,则无法直接对读写对象进行既读又写的操作。因此,当CPU需要对有较复杂时序的读写对象进行读写操作时,一般的读写接口电路是无法胜任的。显然,在CPU与有较复杂时序的读写对象之间,需要找到一个使两者读写及控制信号能同步协调的方法及相应实现电路。
技术实现思路
本专利技术的目的是提供一种在CPU读写过程中不提供CPU时钟情况下,只利用CPU读写控制信号,CPU与复杂时序读写对象进行读写的方法及实现电路,以完成CPU对有较复杂时序要求的读写对象进行读写操作。本专利技术的技术方案实现如下一种CPU的读写方法,其中,包括以下步骤A、利用读写使能信号产生包含读控制信号或写控制信号有效沿的被采样信号,被采样信号保持与控制信号完全同步;B、对被采样信号取反并延时,产生被采样延时信号;C、通过被采样信号、被采样延时信号产生足够脉宽,而且上沿有效的读信号或写信号;D、将上沿有效的读信号和写信号合并为一个同时包含读写信息的读写时钟信号并作为读写对象时钟输入信号;E、将被采样延时信号取反后作为读写对象CUP侧读写控制信号; F、所述CPU对读写对象进行读写操作。所述的方法,其中,所述被采样信号满足以下条件其包含的CPU读写信息与CPU读写使能信号保持一致。所述的方法,其中,所述被采样延时信号满足以下条件被采样信号反相后延时时间保持一定时间,以满足数据在对读写对象操作过程中正常的建立保持时间。所述的方法,其中,所述读写对象CUP侧读写控制信号满足以下条件CPU写期间读写对象控制信号为低,CPU读期间读写对象控制信号为高。一种CPU的读写实现电路,其包括CPU、信号处理单元电路和读写对象,其中,所述信号处理单元电路包括写信号接口处理单元电路;写反相延迟单元电路;写时钟边沿检测单元电路;读信号接口处理单元电路;读反相延迟单元电路;读时钟边沿检测单元电路;以及,读写时钟生成单元电路;所述写信号接口处理单元电路用于接收来自CPU输出的与写有关控制信号,将控制信号相与后输出,送到写延迟单元电路和写时钟边沿检测单元电路;所述写反相延迟单元电路用于接收来自写信号接口处理单元电路信号,对此信号延时输出,送到写时钟边沿检测单元电路;在此单元电路中还将输入信号反相后,送到读写对象中读写控制信号端;所述写时钟边沿检测单元电路用于接收来自写信号接口处理及写反相延迟单元电路信号,将两信号相与后输出,送到读写时钟生成单元电路。所述的实现电路,其中,所述电路还包括所述读信号接口处理单元电路用于接收来自CPU输出的与读有关控制信号,将控制信号相与后输出,送到读延迟单元电路和读时钟边沿检测单元电路;所述读反相延迟单元电路用于接收来自读信号接口处理单元电路信号,对此信号延时输出,送到读时钟边沿检测单元电路;所述读时钟边沿检测单元电路用于接收来自读信号接口处理及读反相延迟单元电路信号,将两信号取反相与后输出,送到读写时钟生成单元电路。所述的实现电路,其中,所述电路还包括所述读写时钟生成单元电路用于接收来自写时钟边沿检测单元电路和读时钟边沿检测单元电路信号,将两信号相或后产生为单一的同时包含读写信息的信号,送到读写对象CPU侧时钟端口。所述的实现电路,其中,所述读写对象为具有复杂时序要求的存储器,为RAM。本专利技术所提供的一种CPU的读写方法及其实现电路,与现有技术相比,满足了没有提供CPU时钟,只有读写控制信号,并且读写对象CPU侧只有一个时钟端口情况下CPU对读写对象的读写操作;同时节省了读写对象端口资源。附图说明图1是本专利技术方法的流程图;图2是本专利技术实现电路的CPU与有复杂时序要求读写对象电路框图;图3是本专利技术方法和实现电路中CPU对读写对象为DPRAM的读写接口原理框图;图4为本专利技术方法和实现电路中读写操作时序波形示意图。具体实施例方式以下结合附图,将对本专利技术的各较佳实施例进行较为详细的说明。本专利技术所述CPU的读写方法及其实现电路,实现了CPU与有复杂时序读写对象进行的读写操作,其方法如图1所示的,包括以下步骤(1)利用读写使能信号产生包含读控制信号或写控制信号有效沿的被采样信号,被采样信号保持与控制信号完全同步;(2)对步骤(1)中的信号取反并延时,产生被采样延时信号;(3)通过步骤(1),(2)信号产生足够脉宽,而且上沿有效的读信号或写信号;(4)将上沿有效的读信号和写信号合并为一个同时包含读写信息的读写时钟信号并作为读写对象时钟的输入信号;(5)将步骤(2)中的信号取反后作为读写对象CUP侧读写控制信号;(6)CPU对读写对象进行读写操作。本专利技术方法中所述被采样信号满足条件其包含的CPU读写信息与CPU读写使能信号保持完全一致。所述被采样延时信号满足条件被采样信号反相后延时,为保证生成的读写时钟信号的有效性,被采样信号反相后延时时间须保持一定时间,满足数据在对读写对象操作过程中正常的建立保持时间。所述读写对象CUP侧读写控制信号满足条件CPU写期间读写对象控制信号为低,CPU读期间读写对象控制信号为高。本专利技术实现电路如图2和图3所示的,包括CPU、信号处理单元电路和读写对象,所述信号处理单元电路包括写信号接口处理单元电路;写反相延迟单元电路;写时钟边沿检测单元电路;读信号接口处理单元电路;读反相延迟单元电路;读时钟边沿检测单元电路;读写时钟生成单元电路。所述写信号接口处理单元电路用于接收来自CPU输出的与写有关控制信号,将控制信号相与后输出,送到写延迟单元电路和写时钟边沿检测单元电路;所述写反相延迟单元电路用于接收来自写信号接口处理单元电路信号,对此信号延时输出,送到写时钟边沿检测单元电路;在此单元电路中还将输入信号反相后,送到读写对象中读写控制信号端;所述写时钟边沿检测单元电路用于接收来自写信号接口处理及写反相延迟单元电路信号,将两信号相与后输出,送到读写时钟生成单元电路;所述读信号接口处理单元电路用于接收来自CPU输出的与读有关控制信号,将控制信号相与后输出,送到读延迟单元电路和读时钟边沿检测单元电路;所述读反相延迟单元电路用于接收来自读信号接口处理单元电路信号,对此信号延时输出,送到读时钟边沿检测单元电路;所述读时钟边沿检测单元电路用于接收来自读信号接口处理及读反相延迟单元电路信号,将两信号取反相与后输出,送到读写时钟生成单元电路;所述读写时钟生成单元电路用于接收来自写时钟边沿检测单元电路和读时钟边沿检测单元电路信号,将两信号相或后产生为单一的同时包含读写信息的信号,送到读写对象CPU侧时钟端口。本专利技术方法和实现电路中,读写对象为具有复杂时序要求的存储器等。在通常情况下CPU直接对读写对象操作时,若读写对象自身无特别的时序要求,只须按传统的接口简单处理,即可满足双方的时序要求,读写可立即完成本文档来自技高网...
【技术保护点】
一种CPU的读写方法,其特征在于,包括以下步骤:A、利用读写使能信号产生包含读控制信号或写控制信号有效沿的被采样信号,被采样信号保持与控制信号完全同步;B、对被采样信号取反并延时,产生被采样延时信号;C、通过被采样信 号、被采样延时信号产生足够脉宽,而且上沿有效的读信号或写信号;D、将上沿有效的读信号和写信号合并为一个同时包含读写信息的读写时钟信号并作为读写对象时钟输入信号;E、将被采样延时信号取反后作为读写对象CUP侧读写控制信号; F、所述CPU对读写对象进行读写操作。
【技术特征摘要】
1.一种CPU的读写方法,其特征在于,包括以下步骤A、利用读写使能信号产生包含读控制信号或写控制信号有效沿的被采样信号,被采样信号保持与控制信号完全同步;B、对被采样信号取反并延时,产生被采样延时信号;C、通过被采样信号、被采样延时信号产生足够脉宽,而且上沿有效的读信号或写信号;D、将上沿有效的读信号和写信号合并为一个同时包含读写信息的读写时钟信号并作为读写对象时钟输入信号;E、将被采样延时信号取反后作为读写对象CUP侧读写控制信号;F、所述CPU对读写对象进行读写操作。2.根据权利要求1所述的方法,其特征在于,所述被采样信号满足以下条件其包含的CPU读写信息与CPU读写使能信号保持一致。3.根据权利要求1所述的方法,其特征在于,所述被采样延时信号满足以下条件被采样信号反相后延时时间保持一定时间,以满足数据在对读写对象操作过程中正常的建立保持时间。4.根据权利要求1所述的方法,其特征在于,所述读写对象CUP侧读写控制信号满足以下条件CPU写期间读写对象控制信号为低,CPU读期间读写对象控制信号为高。5.一种CPU的读写实现电路,其包括CPU、信号处理单元电路和读写对象,其特征在于,所述信号处理单元电路包括写信号接口处理单元电路;写反相延迟单元电路;写时钟边沿检测单元电路;读信号接口处理单元电路;读反相延迟单元电路;读时钟边沿检测单元电路;以及,读写时钟生成单元电路;...
【专利技术属性】
技术研发人员:杨冲,
申请(专利权)人:中兴通讯股份有限公司,
类型:发明
国别省市:94[中国|深圳]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。