像素电路、驱动方法和显示设备技术

技术编号:22139011 阅读:56 留言:0更新日期:2019-09-18 12:17
本申请公开一种用于发光二极管显示面板的像素电路(100)。所述像素电路(100)包括重置子电路(11),其被配置成初始化一些节点的电压电平。此外,像素电路(100)包括数据输入和补偿子电路(13),其被配置成加载数据信号(Vdata)并调节所述节点的电压电平,以确定流过驱动子电路的驱动电流(Id)。所述像素电路还包括电压控制子电路(14),其用于控制开关子电路(15)以确定是否有驱动电流(Id)流过。此外,所述像素电路(100)包括发光控制子电路(16),其被配置成控制一个扫描中的部分时间跨度,以使驱动电流(Id)通到发光二极管(LED)以驱动发光。一个扫描是显示一帧图像的一个周期时间中的多个不同扫描之一。

Pixel Circuit, Driving Method and Display Device

【技术实现步骤摘要】
【国外来华专利技术】像素电路、驱动方法和显示设备
本专利技术涉及显示技术,更具体地,涉及像素电路、驱动方法和显示设备。
技术介绍
基于微发光二极管(μLED)的氮化镓材料具有低驱动电压和长工作寿命的优点。其已经逐渐用于消费品终端中的应用的显示面板。虽然大多数显示面板优选在玻璃基板上制作,但基于μLED的显示面板仍未具体地在其像素电路设计和驱动方法方面得以良好发展。期望提供基于玻璃基板的μLED显示面板的改善的像素电路和对应的驱动方法。
技术实现思路
在一个方面中,本公开提供一种用于发光二极管显示面板的像素电路。像素电路包括电压控制子电路,其被配置成在栅极控制信号的控制下,基于发光驱动信号设置第三节点的电压电平。此外,像素电路包括像素子电路,其分别耦接到第一电压电源和数据线以生成驱动电流,该驱动电流从第一电压电源沿着路径经由第一端流到第二端,通过所述第三节点处的电压电平开启从所述第一电压电源通向所述第一端的所述路径。此外,像素电路包括发光控制子电路,其被配置成设置在用于显示一帧图像的每个周期的多次扫描中的每次扫描中在发光控制信号的控制下使驱动电流从所述第二端通到发光二极管的时间跨度。可选地,像素子电路包括重置子电路,其耦接到第一电压电源和第二电压电源,以在重置信号的控制下,初始化第一节点、第二节点和第三节点处的电压电平。像素子电路还包括数据输入补偿子电路,其耦接到第一节点和第二节点,以在多次扫描中的每次扫描中提供的栅极控制信号的控制下,基于从数据线接收到的数据信号设置第二节点处的电压电平,并基于第二节点处的电压电平调节第一节点处的电压电平。此外,像素子电路包括开关子电路,其耦接到第一电压电源和第一端。开关子电路被配置成在第三节点处的电压电平的控制下导通或断开,以打开路径,以将第一电压电源耦接到第一端。此外,像素子电路包括驱动子电路,其耦接在第一端和第二端之间且被配置成在第一节点处的电压电平的控制下,确定从第一端到第二端的驱动电流。可选地,像素子电路还包括耦接在第一节点和第二节点之间的存储子电路。存储子电路包括存储电容器,其具有耦接到第一节点的第一电极和耦接到第二节点的第二电极。可选地,驱动子电路包括驱动晶体管,其具有为第一端的源电极,耦接到第一节点的栅电极和为第二端的漏电极。可选地,重置子电路包括第一晶体管,其具有耦接到第一节点的源电极,耦接到重置端以在多次扫描中的每次扫描的重置时间段中接收重置信号的栅电极和耦接到第二电压电源的漏电极。重置子电路还包括第五晶体管,其具有耦接到第一电压电源的源电极,耦接到重置端的栅电极和耦接到第二节点的漏电极。重置子电路还包括第十晶体管,其具有耦接到第三节点的源电极,耦接到重置端的栅电极和耦接到第二电压电源的漏电极。可选地,数据输入补偿子电路包括第二晶体管,其具有耦接到第一节点的源电极,耦接到第一扫描线以在多次扫描中的每次扫描的数据输入补偿时间段中接收栅极驱动信号的栅电极和耦接到第二端的漏电极。数据输入补偿子电路还包括第四晶体管,其具有耦接到第二节点的源电极,耦接到第一扫描线的栅电极和耦接到数据线的漏电极,数据线至少在数据输入补偿时间段中提供有数据信号。第二晶体管被配置成将第一节点处的电压电平设置为等于驱动子电路的漏电极处的电压电平。第四晶体管被配置成将第二节点处的电压电平变为在数据输入补偿时间段中接收到的数据信号的电压电平。可选地,电压控制子电路包括第九晶体管,其具有耦接到第二扫描线以在多次扫描中的每次扫描的发光电压设置时间段中接收栅极控制信号的栅电极,耦接到发光驱动端以接收发光驱动信号的源电极和耦接到第三节点的漏电极。第九晶体管被配置成在发光电压设置时间段期间将发光驱动信号的电压电平写入第三节点。可选地,开关子电路包括第八晶体管,其具有耦接到第一电压电源的源电极,耦接到第三节点的栅电极和耦接到第一端的漏电极。第八晶体管被配置成在发光电压设置时间段期间在第三节点处于从发光驱动信号传递的导通电压电平时将驱动个晶体管的源电极耦接到第一电压电源,或在第三节点处于从发光驱动信号传递的断开电压电平时将驱动个晶体管的源电极与第一电压电源断开。可选地,像素子电路还包括电容器,其耦接在第三节点和第一电压电源之间,电容器被配置成至少在多次扫描中的每次扫描的在发光电压设置时间段之后的发光时间段中稳定第三节点处的电压电平。可选地,发光控制子电路包括第七晶体管,其具有耦接到驱动子电路的第二端的源电极,耦接到第三扫描线以在多次扫描中的每次扫描的发光时间段中接收发光控制信号的栅电极和耦接到发光二极管的阳极的漏电极。第七晶体管被配置成在由所述发光控制子电路基于所述发光控制信号设置的所述时间跨度的发光时间段期间使所述驱动电流从所述驱动晶体管的漏电极流至所述发光二极管。可选地,发光控制子电路还包括第六晶体管,其具有耦接到第一电压电源的源电极,耦接到第三扫描线的栅电极和耦接到第二节点的漏电极。第六晶体管被配置成将第二节点处的电压电平改变到来自第一电压电源的固定电压,使得第一节点处的电压电平改变以用于在多次扫描中的每次扫描的发光时间段期间确定驱动电流。可选地,在显示一帧图像的一个周期中的多次扫描包括N次扫描,N为大于1的整数。N次扫描中的每次扫描顺序地包括重置时间段、数据输入补偿时间段、发光电压设置时间段和发光时间段。相应的N次扫描中的N个不同的发光时间段具有N个不同的时间跨度,其每个从二进乘法序列的一个时间单位到2N-1个时间单位顺序排列。N次扫描的所有发光时间段的N个不同的时间跨度的和不大于显示一帧图像的一个周期。可选地,像素子电路包括驱动晶体管,其具有耦接到第一端的源电极,耦接到第一节点的栅电极和耦接到第二端的漏电极和存储电容器,其具有耦接到第一节点的第一电极和耦接到第二节点的第二电极。像素子电路还包括第一晶体管,其具有耦接到第一节点的源电极,耦接到重置端以在用于显示一帧图像的一个周期中的多次扫描中的每次扫描的重置时间段中接收重置信号的栅电极和耦接到第二电压电源的漏电极。此外,像素子电路包括第二晶体管,其具有耦接到第一节点的源电极,耦接到第一扫描线以在用于显示一帧图像的一个周期中的多次扫描中的每次扫描的数据输入补偿时间段中接收栅极驱动信号的栅电极和耦接到第二端的漏电极。像素子电路还包括第四晶体管,其具有耦接到第二节点的源电极,耦接到第一扫描线的栅电极和耦接到数据线的漏电极,数据线至少在数据输入补偿时间段中提供有数据信号。像素子电路还包括第五晶体管,其具有耦接到设置有固定高压的第一电压电源的源电极,耦接到重置端的栅电极和耦接到第二节点的漏电极。此外,像素子电路包括第八晶体管,其具有耦接到第一电压电源的源电极,耦接到第三节点的栅电极和耦接到第一端的漏电极。此外,像素子电路包括第十晶体管,其具有耦接到第三节点的源电极,耦接到重置端的栅电极和耦接到设置有固定初始化电压的第二电压电源的漏电极。可选地,电压控制子电路包括第九晶体管,其具有耦接到第二扫描线以在用于显示一帧图像的一个周期中的多次扫描中的每次扫描的发光电压设置时间段中接收栅极控制信号的栅电极,耦接到发光驱动端以接收发光驱动信号的源电极和耦接到第三节点的漏电极。可选地,发光控制子电路包括第六晶体管,其具有耦接到第一电压电源的源电极,耦接到第三扫描线以在用于显示一帧图像本文档来自技高网...

【技术保护点】
1.一种用于发光二极管显示面板的像素电路,包括:电压控制子电路,其被配置成在栅极控制信号的控制下,基于发光驱动信号设置第三节点的电压电平;像素子电路,其分别耦接到第一电压电源和数据线以生成驱动电流,该驱动电流从所述第一电压电源沿着路径经由第一端流到第二端,通过所述第三节点处的电压电平开启从所述第一电压电源通向所述第一端的所述路径;和发光控制子电路,其被配置成设置在用于显示一帧图像的每个周期的多次扫描中的每次扫描中在发光控制信号的控制下使驱动电流从所述第二端通到发光二极管的时间跨度。

【技术特征摘要】
【国外来华专利技术】1.一种用于发光二极管显示面板的像素电路,包括:电压控制子电路,其被配置成在栅极控制信号的控制下,基于发光驱动信号设置第三节点的电压电平;像素子电路,其分别耦接到第一电压电源和数据线以生成驱动电流,该驱动电流从所述第一电压电源沿着路径经由第一端流到第二端,通过所述第三节点处的电压电平开启从所述第一电压电源通向所述第一端的所述路径;和发光控制子电路,其被配置成设置在用于显示一帧图像的每个周期的多次扫描中的每次扫描中在发光控制信号的控制下使驱动电流从所述第二端通到发光二极管的时间跨度。2.根据权利要求1所述的像素电路,其中,所述像素子电路包括:重置子电路,其耦接到所述第一电压电源和第二电压电源,以在重置信号的控制下,初始化第一节点、第二节点和第三节点处的电压电平;数据输入补偿子电路,其耦接到所述第一节点和所述第二节点,以在所述多次扫描中的每次扫描中提供的栅极控制信号的控制下,基于从所述数据线接收到的数据信号设置所述第二节点处的电压电平,并基于所述第二节点处的电压电平调节所述第一节点处的电压电平;开关子电路,其耦接到所述第一电压电源和第一端,且被配置成在所述第三节点处的电压电平的控制下导通或断开,以打开所述路径,以将所述第一电压电源耦接到所述第一端;和驱动子电路,其耦接在所述第一端和所述第二端之间且被配置成在所述第一节点处的电压电平的控制下,确定从所述第一端到所述第二端的驱动电流。3.根据权利要求2所述的像素电路,其中,所述像素子电路还包括耦接在所述第一节点和所述第二节点之间的存储子电路,所述存储子电路包括存储电容器,其具有耦接到所述第一节点的第一电极和耦接到所述第二节点的第二电极。4.根据权利要求2所述的像素电路,其中,所述驱动子电路包括驱动晶体管,其具有作为所述第一端的源电极、耦接到所述第一节点的栅电极和作为所述第二端的漏电极。5.根据权利要求2所述的像素电路,其中,所述重置子电路包括第一晶体管,其具有耦接到所述第一节点的源电极,耦接到重置端以在所述多次扫描中的每次扫描的重置时间段中接收所述重置信号的栅电极和耦接到所述第二电压电源的漏电极;第五晶体管,其具有耦接到所述第一电压电源的源电极,耦接到所述重置端的栅电极和耦接到所述第二节点的漏电极;和第十晶体管,其具有耦接到所述第三节点的源电极,耦接到所述重置端的栅电极和耦接到所述第二电压电源的漏电极。6.根据权利要求2所述的像素电路,其中,所述数据输入补偿子电路包括第二晶体管,其具有耦接到所述第一节点的源电极,耦接到第一扫描线以在所述多次扫描中的每次扫描的数据输入补偿时间段中接收所述栅极驱动信号的栅电极和耦接到所述第二端的漏电极;和第四晶体管,其具有耦接到所述第二节点的源电极,耦接到所述第一扫描线的栅电极和耦接到数据线的漏电极,所述数据线至少在所述数据输入补偿时间段中提供有所述数据信号;其中,所述第二晶体管被配置成将所述第一节点处的电压电平设置为等于所述驱动子电路的漏电极处的电压电平,以及所述第四晶体管被配置成将所述第二节点处的电压电平变为在所述数据输入补偿时间段中接收到的所述数据信号的电压电平。7.根据权利要求2所述的像素电路,其中,所述电压控制子电路包括第九晶体管,其具有耦接到第二扫描线以在所述多次扫描中的每次扫描的发光电压设置时间段中接收所述栅极控制信号的栅电极,耦接到发光驱动端以接收所述发光驱动信号的源电极和耦接到所述第三节点的漏电极,其中,所述第九晶体管被配置成在所述发光电压设置时间段期间将所述发光驱动信号的电压电平写入所述第三节点。8.根据权利要求7所述的像素电路,其中,所述开关子电路包括第八晶体管,其具有耦接到所述第一电压电源的源电极,耦接到所述第三节点的栅电极和耦接到所述第一端的漏电极,其中,所述第八晶体管被配置成在所述发光电压设置时间段期间在所述第三节点处于从所述发光驱动信号传递的导通电压电平时将所述驱动个晶体管的源电极耦接到所述第一电压电源,或在所述第三节点处于从所述发光驱动信号传递的断开电压电平时将所述驱动个晶体管的源电极与所述第一电压电源断开。9.根据权利要求8所述的像素电路,还包括电容器,其耦接在所述第三节点和所述第一电压电源之间,所述电容器被配置成至少在所述多次扫描中的每次扫描的在所述发光电压设置时间段之后的发光时间段中稳定所述第三节点处的电压电平。10.根据权利要求9所述的像素电路,其中,所述发光控制子电路包括第七晶体管,其具有耦接到所述驱动子电路的第二端的源电极,耦接到第三扫描线以在所述多次扫描中的每次扫描的所述发光时间段中接收所述发光控制信号的栅电极和耦接到所述发光二极管的阳极的漏电极,其中,所述第七晶体管被配置成在由所述发光控制子电路基于所述发光控制信号设置的所述时间跨度的发光时间段期间使所述驱动电流从所述驱动晶体管的漏电极流至所述发光二极管。11.根据权利要求10所述的像素电路,其中,所述发光控制子电路还包括第六晶体管,其具有耦接到所述第一电压电源的源电极,耦接到所述第三扫描线的栅电极和耦接到所述第二节点的漏电极,其中,所述第六晶体管被配置成将所述第二节点处的电压电平改变到来自所述第一电压电源的固定电压,使得所述第一节点处的电压电平改变以用于确定所述多次扫描中的每次扫描的所述发光时间段期间的所述驱动电流。12.根据权利要求1所述的像素电路,其中,在显示一帧图像的一个周期中的所述多次扫描包括N次扫描,N为大于1的整数;所述N次扫描中的每次扫描顺序地包括重置时间段、数据输入补偿时间段、发光电压设置时间段和发光时间段;所述N次扫描中的N个不同的发光时间段分别具有N个不同的时间跨度,其每个时间跨度从二进乘法序列的一个时间单位到2N-1个时间单位顺序排列;其中,所述N次扫描的所有发光时间段的N个不同的时间跨度的和不大于显示一帧图像的一个周期。13.根据权利要求1所述的像素电路,其中,所述像素子电路包括:驱动晶体管,其具有耦接到第一端的源电极,耦接到第一节点的栅电极和耦接到第二端的漏电极;存储电容器,其具有耦接到所述第一节点的第一电极和耦接到第二节点的第二电极;第一晶体管,其具有耦接到所述第一节点的源电极,耦接到重置端以在用于显示一帧图像的一个周期中的所述多次扫描中的每次扫描的重置时间段中接收重置信号的栅电极和耦接到第二电压电源的漏电极;第二晶体管,其具有耦接到所述第一节点的源电极,耦接到第一扫描线以在用于显示一帧图像的一个周期中的所述多次扫描中的每次扫描的数据输入补偿时间段中接收栅极驱动信号的栅电极和耦接到所述第二端的漏电极;第四晶体管,其具有耦接到所述第二节点的源电极,耦接到第一扫描线的栅电极和耦接到数据线的漏电极,所述数据线至少在所述数据输入补偿时间段中提供有数据信号;第五晶体管,其具有耦接到设置有固定高压的第一电压电源的源电极,耦接到所述重置端的栅电极和耦接到所述第二节点的漏电极;第八晶体管,其具有耦接到所述第一电压电源的源电极,耦接到所述第三节点的栅电极和耦接到所述第一端的漏电极;和第十晶体管,其具有耦接到所述第三节点的源电极,耦接到所述重置端的栅电极和耦接到设置有固定初始化电压的所述第二电压电源的漏电极;其中,所述电压控制子电路包括第九晶体管,其具有耦接到第二扫描线以在用于显示一帧图像的一个周期中的所述多次扫描中的每次扫描的发光电压设置时间段中接收栅极控制信号的栅电极,耦接到发光驱动端以接收发光驱动信号的源电极和耦接到所述第三节点的漏电极,其中,所述发光控制子电路包括第六晶体管,其具有耦接到所述第一电压电源的源电极,耦接到第三扫描线以在用于显示一帧图像的一个周期中的所述多次扫描中的每次扫描的发光时间段中接收发光控制信号的栅电极和耦接到所述第二节点的漏电极;和第七晶体管,其具有耦接到所述驱动晶体管的漏电极的源电极,耦接到所述第三扫描线的栅电极和耦接到所述发光二极管的阳极的漏电极;其中,所述晶体管是P型晶体管。14.根据权利要求1所述的像素电路,其中,所述像素子电路包括:驱动晶体管,其具有耦接到第一端的漏电极,耦接到所述第一节点的栅电极和...

【专利技术属性】
技术研发人员:玄明花岳晗陈小川丛宁
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1