一种像素电路及其驱动方法和显示面板技术

技术编号:21895543 阅读:11 留言:0更新日期:2019-08-17 15:57
本发明专利技术实施例公开了一种像素电路及其驱动方法和显示面板,像素电路中放电模块与存储模块电连接;比较模块包括第一输入端、第二输入端和输出端,第一输入端与存储模块和放电模块的公共端电连接,第二输入端用于输入参考电压,比较模块的输出端与驱动模块的控制端电连接;驱动模块用于根据比较模块输出端输出的电压驱动发光模块发光。通过在发光阶段,放电模块对存储模块进行放电,比较模块对第一输入端输入的电压和第二输入端输入的参考电压进行比较而向驱动模块的控制端输出使驱动模块导通或关断的固定电压,使得驱动模块在导通时具有恒定的驱动电流。当发光模块为无机发光二极管时,可以充分利用无机发光二极管大电流时高发光效率的特性。

A Pixel Circuit and Its Driving Method and Display Panel

【技术实现步骤摘要】
一种像素电路及其驱动方法和显示面板
本专利技术实施例涉及显示
,尤其涉及一种像素电路及其驱动方法和显示面板。
技术介绍
随着显示技术的发展,无机发光二极管显示面板,例如microLightEmittingDiode(microLED)显示面板因其亮度高,发光效率好,功耗低的优点而得到越来越广泛的应用。无机发光二极管显示面板包括驱动无机发光二极管发光的像素电路,现有技术中的通常通过向像素电路中驱动晶体管的栅极写入不同的数据电压来控制驱动晶体管的驱动无机发光二极管的电流,进而控制不同的显示灰阶。无机发光二极管工作在大电流时发光效率较高,采用现有像素电路的驱动方式来驱动无机发光二极管不能充分利用无机发光二极管大电流时的高效率特性。
技术实现思路
本专利技术提供一种像素电路及其驱动方法和显示面板,以实现充分利用无机发光二极管大电流时的高效率特性。第一方面,本专利技术实施例提供了一种像素电路,包括数据电压写入模块、存储模块、放电模块、比较模块、驱动模块和发光模块;数据电压写入模块与存储模块电连接,数据电压写入模块用于将数据电压传输至存储模块,存储模块用于存储数据电压;放电模块与存储模块电连接,放电模块用于对存储模块进行放电;比较模块包括第一输入端、第二输入端和输出端,第一输入端与存储模块和放电模块的公共端电连接,第二输入端用于输入参考电压,比较模块的输出端与驱动模块的控制端电连接;驱动模块与发光模块电连接,驱动模块用于根据比较模块输出端输出的电压驱动发光模块发光。第二方面,本专利技术实施例还提供了一种显示面板,包括多个像素电路、多条扫描线、多条数据线、多条第一电压信号线、多条第二电压信号线、多条第三电压信号线和多条放电控制信号线和多条参考电压线;像素电路包括数据电压写入模块、存储模块、放电模块、比较模块、驱动模块和发光模块;数据电压写入模块、放电模块和驱动模块分别包括第一端、第二端和控制端;存储模块和发光模块分别包括第一端和第二端,比较模块包括第一输入端、第二输入端和输出端;数据电压写入模块的控制端与一扫描线电连接,数据电压写入模块的第一端与一数据线电连接,数据电压写入模块的第二端与存储模块的第一端电连接;存储模块的第一端与放电模块的第一端电连接,存储模块的第二端与一第一电压信号线电连接,放电模块的控制端与一放电控制信号线电连接,放电模块的第二端与一第二电压信号线电连接;比较模块的第一输入端与存储模块的第一端电连接,比较模块的第二输入端与一参考电压线电连接,比较模块的输出端与驱动模块的控制端电连接;驱动模块的第一端与第三电压信号线电连接,驱动模块的第二端与发光模块的第一端电连接,发光模块的第二端与第二电压信号线电连接。第三方面,本专利技术实施例还提供了一种像素电路的驱动方法,像素电路包括数据电压写入模块、存储模块、放电模块、比较模块、驱动模块和发光模块;数据电压写入模块与存储模块电连接,数据电压写入模块用于将数据电压传输至存储模块,存储模块用于存储数据电压;放电模块与存储模块电连接,放电模块用于对存储模块进行放电;比较模块包括第一输入端、第二输入端和输出端,第一输入端与存储模块和放电模块的公共端电连接,第二输入端用于输入参考电压,比较模块的输出端与驱动模块的控制端电连接;像素电路的驱动方法包括:数据写入阶段,控制数据电压写入模块导通,数据电压通过数据电压写入模块写入到存储模块;发光阶段,控制数据电压写入模块关断,放电模块对存储模块进行放电,比较模块向驱动模块的控制端输出第一电压或第二电压,驱动模块根据第一电压输出驱动电流驱动发光器件发光,并根据第二电压关闭输出。本专利技术实施例提供了像素电路及其驱动方法和显示面板,像素电路包括数据电压写入模块、存储模块、放电模块、比较模块、驱动模块和发光模块;其中,放电模块与存储模块电连接,比较模块包括第一输入端、第二输入端和输出端,第一输入端与存储模块和放电模块的公共端电连接,第二输入端用于输入参考电压,比较模块的输出端与驱动模块的控制端电连接。通过在发光阶段,放电模块对存储模块进行放电,比较模块对第一输入端输入的电压和第二输入端输入的参考电压进行比较而向驱动模块的控制端输出使驱动模块导通或关断的固定电压,使得驱动模块在导通时具有恒定的驱动电流。因不同显示灰阶对应的数据电压不同,进而可以使得不同灰阶下,驱动模块的导通时长不同,通过控制驱动模块的导通时长,即控制发光模块的发光时长来控制发光模块的显示灰阶。通过控制比较模块的输出的固定驱动电压使得驱动模块具有较大的驱动电流,当发光模块为无机发光二极管时,进而可以充分利用无机发光二极管大电流时高发光效率的特性,可以使得在包括低灰阶范围的任意灰阶内,无机发光二极管的发光效率都较高。附图说明图1是本专利技术实施例提供的一种像素电路的结构示意图;图2是本专利技术实施例提供的一种比较器的示意图;图3是本专利技术实施例提供的存储模块与放电模块的公共端N0节点电压随时间变化关系图;图4是本专利技术实施例提供的比较模块输出端输出电压随时间变化关系图;图5是本专利技术实施例提供的另一种像素电路的结构示意图;图6是本专利技术实施例提供的一种像素电路的工作时序图;图7是本专利技术实施例提供的另一种像素电路的结构示意图;图8是本专利技术实施例提供的另一种像素电路的结构示意图;图9是本专利技术实施例提供的一种像素电路的工作时序图;图10是本专利技术实施例提供的另一种像素电路的结构示意图;图11是本专利技术实施例提供的另一种像素电路的结构示意图;图12是本专利技术实施例提供的另一种像素电路的结构示意图;图13是本专利技术实施例提供的一种像素电路的驱动方法的流程图;图14是本专利技术实施例提供的一种显示面板的结构示意图;图15是本专利技术实施例提供的一种像素电路与各信号线连接的示意图;图16是本专利技术实施例提供的另一种像素电路与各信号线连接的示意图;图17是本专利技术实施例提供的另一种显示面板的结构示意图;图18示意性地示出了显示面板中一个像素电路的结构;图19是本专利技术实施例提供的另一种显示面板的结构示意图;图20是本专利技术实施例提供的另一种显示面板的结构示意图;图21是本专利技术实施例提供的另一种显示面板的结构示意图。具体实施方式下面结合附图和实施例对本专利技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本专利技术,而非对本专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本专利技术相关的部分而非全部结构。如
技术介绍
中所述,现有技术中通常通过向像素电路中驱动晶体管的栅极写入不同的数据电压来控制驱动晶体管驱动无机发光二极管的电流,进而控制不同的显示灰阶,这种驱动方式不能充分利用无机发光二极管大电流时的高效率特性。经专利技术人研究发现,出现上述问题的原因在于,采用现有像素电路驱动无机发光二极管发光时,无机发光二极管的显示灰阶由驱动电流的大小决定,不同灰阶对应的驱动电流大小不同,驱动电流的大小可通过控制写入驱动晶体管的栅极的数据电压大小来控制。例如在低灰阶范围内,向驱动晶体管栅极写入的数据电压较小,相应的,驱动晶体管的驱动电流较小,使得在低灰阶范围内,流过无机发光二极管的电流较小,无机发光二极管的发光效率较低,则无法充分利用无机发光二极管在大电流时的高效率特性。并且,无机发光二极管的发光亮度由驱动电流和发光效率决定,在低灰本文档来自技高网
...

【技术保护点】
1.一种像素电路,其特征在于,包括数据电压写入模块、存储模块、放电模块、比较模块、驱动模块和发光模块;所述数据电压写入模块与所述存储模块电连接,所述数据电压写入模块用于将数据电压传输至所述存储模块,所述存储模块用于存储所述数据电压;所述放电模块与所述存储模块电连接,所述放电模块用于对所述存储模块进行放电;所述比较模块包括第一输入端、第二输入端和输出端,所述第一输入端与所述存储模块和所述放电模块的公共端电连接,所述第二输入端用于输入参考电压,所述比较模块的输出端与所述驱动模块的控制端电连接;所述驱动模块与所述发光模块电连接,所述驱动模块用于根据所述比较模块输出端输出的电压驱动所述发光模块发光。

【技术特征摘要】
1.一种像素电路,其特征在于,包括数据电压写入模块、存储模块、放电模块、比较模块、驱动模块和发光模块;所述数据电压写入模块与所述存储模块电连接,所述数据电压写入模块用于将数据电压传输至所述存储模块,所述存储模块用于存储所述数据电压;所述放电模块与所述存储模块电连接,所述放电模块用于对所述存储模块进行放电;所述比较模块包括第一输入端、第二输入端和输出端,所述第一输入端与所述存储模块和所述放电模块的公共端电连接,所述第二输入端用于输入参考电压,所述比较模块的输出端与所述驱动模块的控制端电连接;所述驱动模块与所述发光模块电连接,所述驱动模块用于根据所述比较模块输出端输出的电压驱动所述发光模块发光。2.根据权利要求1所述的像素电路,其特征在于,所述比较模块的输出端输出的电压包括第一电压和第二电压,当所述比较模块的输出端输出所述第一电压时,所述驱动模块导通,当所述比较模块的输出端输出所述第二电压时,所述驱动模块关断。3.根据权利要求1所述的像素电路,其特征在于,所述数据电压写入模块包括第一晶体管、所述存储模块包括第一电容,所述驱动模块包括第二晶体管;其中,所述第一晶体管的栅极与所述像素电路的第一扫描信号输入端电连接,所述第一晶体管的第一极与所述像素电路的数据电压输入端电连接,所述第一晶体管的第二极与所述第一电容的第一端电连接;所述第一电容的第一端还与所述放电模块的第一端电连接,所述第一电容的第二端与所述像素电路的第一电压信号输入端电连接,所述放电模块的第二端与所述像素电路的第二电压信号输入端电连接,所述放电模块的控制端与所述像素电路的放电控制信号输入端电连接;所述比较模块的第一输入端与所述第一电容的第一端电连接,所述比较模块的输出端与所述第二晶体管的栅极电连接,所述第二晶体管的第一极与所述像素电路的第三电压信号输入端电连接,所述第二晶体管的第二极与所述发光模块的一端电连接,所述发光模块的另一端与所述像素电路的第二电压信号输入端电连接。4.根据权利要求3所述的像素电路,其特征在于,所述第一电压信号输入端和所述第三电压信号输入端电连接。5.根据权利要求1所述的像素电路,其特征在于,所述放电模块包括依次串联的第三晶体管、第一电阻和第二电容,所述第三晶体管的栅极作为所述放电模块的控制端与所述像素电路的放电控制信号输入端电连接,所述第三晶体管的第一极作为所述放电模块的第一端与所述存储模块的第一端电连接,所述第三晶体管的第二极与所述第一电阻的第一端电连接,所述第一电阻的第二端与所述第二电容的第一端电连接,所述第二电容的第二端作为所述放电模块的第二端与所述像素电路的第二电压信号输入端电连接。6.根据权利要求5所述的像素电路,其特征在于,还包括初始化模块,所述初始化模块与所述第一电阻的第一端电连接,用于对所述第一电阻第一端的电位进行初始化。7.根据权利要求6所述的像素电路,其特征在于,所述初始化模块包括第四晶体管,所述第四晶体管的栅极与所述像素电路的第一扫描信号输入端电连接,所述第四晶体管的第一极与所述像素电路的初始化电压输入端电连接,所述第四晶体管的第二极与所述第三晶体管的第二极电连接。8.根据权利要求5所述的像素电路,其特征在于,还包括第五晶体管,所述第五晶体管的栅极与所述像素电路的放电控制信号输入端电连接,所述第五晶体管的第一极与所述存储模块的第一端电连接,所述第五晶体管的第二极与所述比较模块的第一输入端电连接。9.根据权利要求1所述的像素电路,其特征在于,所述比较模块包括第六晶体管、第七晶体管、第八晶体管、第九晶体管、第十晶体管、第十一晶体管和第十二晶体管;其中,所述第六晶体管和所述第七晶体管沟道类型相同,所述第八晶体管和所述第九晶体管的沟道类型相同,并且,所述第六晶体管与所述第八晶体管沟道类型不同;所述第六晶体管的栅极与所述第七晶体管的栅极电连接,所述第六晶体管的第一极与所述像素电路的第五电压信号输入端电连接,所述第六晶体管的第二极与所述第八晶体管的第一极电连接;所述第六晶体管的栅极还与所述第六晶体管的第二极电连接;所述第八晶体管的栅极作为所述比较模块的第二输入端,所述第八晶体管的第二极与所述第九晶体管的第二极电连接;所述第七晶体管的第一极与所述像素电路的第五电压信号输入端电连接,所述第七晶体管的第二极与所述第九晶体管的第一极电连接,所述第九晶体管的栅极作为所述比较模块的第一输入端;所述第十晶体管的栅极与所述像素电路的第六电压信号输入端电连接,所述第十晶体管的第一极与所述第八晶体管的第二极和第九晶体管的第二极的公共端电连接,所述第十晶体管的第二极与所述像素电路的第七电压信号输入端电连接;所述第十一晶体管的栅极与所述第七晶体管的第二极和所述第九晶体管的第一极的公共端电连接,所述第十一晶体管的第一极与所述像素电路的第五电压信号输入端电连接,所述第十一晶体管的第二极与所述第十二晶体管的第一极电连接;所述第十二晶体管的栅极与所述像素电路的第六电压信号输入端电连接,所述第十二晶体管的第二极与所述像素电路的第七电压信号输入端电连接;所述第十一晶体管的第二极与所述第十二晶体管的第一极的公共端作为所述比较模块的输出端。10.根据权利要求1所述的像素电路,其特征在于,所述发光模块为无机发光二极管。11.一种显示面板,其特征在于,包括多个像素电路、多条扫描线、多条数据线、多条第一电压信号线、多条第二电压信号线、多条第三电压信号线和多条放电控制信号线和多条参考电压线;所述像素电路包括数据电压写入模块、存储模块、放电模块、比较模块、驱动模块和发光模块;所述数据电压写入模块、所述放电模块和所述驱动模块分别包括第一端、第...

【专利技术属性】
技术研发人员:何泽尚
申请(专利权)人:上海天马微电子有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1