【技术实现步骤摘要】
一种集成于微机保护测控装置中的同步冗余存储电路
本技术涉及一种集成于继电保护装置中的冗余存储电路,属于微机保护测控装置领域。
技术介绍
智能化电网的不断推进使得微机保护测控装的应用数量呈现指数增长。而微机保护测控装置肩负着数据采集、保护跳闸和控制合闸等关系电网能否正常运行、以及能否可靠调度的保证。而实现电网准确数据采集、保护可靠判断、控制正确动作的依据,都与大量预先设置的系统参数和定值参数息息相关。这些重要数据都存储于单一的EEPROW。由于芯片的单一,芯片的可靠性成为产品核心参数。在微机保护测控行业,大多数采用I2C总线和EEPROW芯片连接,通过编程实现读写存储芯片的数据(掉电不丢失),也可通过SPI等总线和EEPROW芯片连接。其中EEPROW芯片有低速和高速之分,但是在实际使用过程中还是出现芯片损坏,存储区损坏等现象,造成严重的拒动和误动,使得输配电的重要节点出现停运现象。行业内为了增加可靠性提供了冗余装置措施或冗余存储。冗余存储采用采用了独立总线和独立的EEPROW芯片连接,这种方案对CPU的资源要求高(需要提供两路总线或4个GPIO口),电路布线复杂,CPU要重复读写占用内核运算资源。
技术实现思路
本技术的目的是:提供一种简单可靠,不增加CPU资源的集成于微机保护测控装置中的同步冗余存储电路。为了达到上述目的,本技术的技术方案是提供了一种集成于微机保护测控装置中的同步冗余存储电路,包括CPU及N个相同的存储器件,N≥1,其特征在于,CPU具有至少N个数据引脚及至少一个时钟引脚,所有存储芯片的时钟引脚连接CPU的同一个时钟引脚,N个存储器件的数据收 ...
【技术保护点】
1.一种集成于微机保护测控装置中的同步冗余存储电路,包括CPU及N个相同的存储器件,N≥1,其特征在于,CPU具有至少N个数据引脚及至少一个时钟引脚,所有存储芯片的时钟引脚连接CPU的同一个时钟引脚,N个存储器件的数据收发引脚分别与CPU的不同的数据引脚相连。
【技术特征摘要】
1.一种集成于微机保护测控装置中的同步冗余存储电路,包括CPU及N个相同的存储器件,N≥1,其特征在于,CPU具有至少N个数据引脚及至少一个时钟引脚,所有存储芯片的时钟引脚连接CPU的同一个时钟引脚,N个存储器件...
【专利技术属性】
技术研发人员:洪广焦,胡寒立,郑可可,涂祖军,
申请(专利权)人:上海正泰自动化软件系统有限公司,
类型:新型
国别省市:上海,31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。