The present application discloses a bandgap reference voltage source and an electronic device, in which the bandgap reference voltage source is composed of a starter module and a bandgap core module. When the bandgap reference voltage source is compensated in a loop, if the secondary pole of the bandgap reference voltage source equals zero, the second capacitance value required to achieve the stability condition is much smaller than that of the bandgap reference voltage source in the existing technology. As a result, the main pole of the bandgap reference voltage source provided in the embodiment of this application is much larger than that of the bandgap reference voltage source in the prior art. Therefore, the bandgap reference voltage source provided in the embodiment of this application can effectively improve the loop bandwidth, realize the reduction of the difficulty of the bandgap reference voltage source loop compensation, the enhancement of the unit gain bandwidth and the reduction of the required compensation. The purpose of capacitance.
【技术实现步骤摘要】
一种带隙基准电压源及电子设备
本申请涉及集成电路
,更具体地说,涉及一种带隙基准电压源及电子设备。
技术介绍
基准电压源作为集成电路中不可缺少的基本模块,广泛用于放大器、模数转换器、数模转换器、射频、传感器和电源管理芯片中。基准电压源包括基于齐纳二极管反向击穿特性的电压基准、基于PN结正向导通特性的电压基准和带隙基准等多种实现方式,其中带隙基准具有高精度、低温漂和高电源抑制比等优点,得到了广泛应用。现有技术中的带隙基准电压源可以通过调整电路的参数来得到零温度系数的带隙基准电压源。但这种带隙基准电压源的输出为高阻抗节点,使得电路的次极点较小,因此,如果想要补偿该次极点,就需要比较大的补偿电容。由此可见,这种传统的带隙基准电压源结构的次极点位置在较低频处,环路补偿比较困难,单位增益带宽(Gain–BandWidth,GBW)较低,所需补偿电容面积较大。
技术实现思路
为解决上述技术问题,本申请提供了一种带隙基准电压源及电子设备,以实现降低带隙基准电压源环路补偿难度、提升单位增益带宽且降低所需的补偿电容的目的。为实现上述技术目的,本申请实施例提供了如下技术方案:一种带隙基准电压源,包括:启动模块和带隙核心模块;其中,所述启动模块包括第一晶体管、第二晶体管、第三晶体管和第一电阻;所述第一晶体管的控制极用于接收所述带隙基准电压源的输出电压作为偏置电压,所述第一晶体管的输出极与所述第二晶体管的输出极、第二晶体管的控制极、第三晶体管的控制极以及第一电阻的一端连接;所述第一晶体管的输入极与所述第二晶体管的输出极以及第四按晶体管的输出极连接,作为所述启动模块的接地端;所述第一 ...
【技术保护点】
1.一种带隙基准电压源,其特征在于,包括:启动模块和带隙核心模块;其中,所述启动模块包括第一晶体管、第二晶体管、第三晶体管和第一电阻;所述第一晶体管的控制极用于接收所述带隙基准电压源的输出电压作为偏置电压,所述第一晶体管的输出极与所述第二晶体管的输出极、第二晶体管的控制极、第三晶体管的控制极以及第一电阻的一端连接;所述第一晶体管的输入极与所述第二晶体管的输出极以及第四按晶体管的输出极连接,作为所述启动模块的接地端;所述第一电阻远离所述第一晶体管的一端作为所述启动模块的输入端,所述第三晶体管的输出极作为所述启动模块的输出端;所述带隙核心模块包括第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、运算放大器、分压单元、第二电阻、第一电容和第二电容;所述第四晶体管的输入极与所述第五晶体管的输入极、以及所述启动模块的输入端连接,用于接收工作电压;所述第四晶体管的控制极与所述第五晶体管的控制极、第五晶体管的输出极、第六晶体管的输出极以及所述启动模块的输出端连接;所述第六晶体管的控制极与所述第二电阻的一端以及所述运算放大器的偏置输入端连接,所述第六晶体管的输入极与所述分压单元的输入端以及第 ...
【技术特征摘要】
1.一种带隙基准电压源,其特征在于,包括:启动模块和带隙核心模块;其中,所述启动模块包括第一晶体管、第二晶体管、第三晶体管和第一电阻;所述第一晶体管的控制极用于接收所述带隙基准电压源的输出电压作为偏置电压,所述第一晶体管的输出极与所述第二晶体管的输出极、第二晶体管的控制极、第三晶体管的控制极以及第一电阻的一端连接;所述第一晶体管的输入极与所述第二晶体管的输出极以及第四按晶体管的输出极连接,作为所述启动模块的接地端;所述第一电阻远离所述第一晶体管的一端作为所述启动模块的输入端,所述第三晶体管的输出极作为所述启动模块的输出端;所述带隙核心模块包括第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、运算放大器、分压单元、第二电阻、第一电容和第二电容;所述第四晶体管的输入极与所述第五晶体管的输入极、以及所述启动模块的输入端连接,用于接收工作电压;所述第四晶体管的控制极与所述第五晶体管的控制极、第五晶体管的输出极、第六晶体管的输出极以及所述启动模块的输出端连接;所述第六晶体管的控制极与所述第二电阻的一端以及所述运算放大器的偏置输入端连接,所述第六晶体管的输入极与所述分压单元的输入端以及第一电容的一端连接,作为所述带隙基准电压源的输出端,所述第二电容远离所述第六晶体管的一端接地;所述第二电阻远离所述运算放大器的一端与所述第二电容连接,所述第二电容远离所述第二电阻一端与所述第七晶体管的控制极、第七晶体管的输出极、第八晶体管的控制极和第八晶体管的输出极均连接;所述运算放大器的第一输入端与所述分压单元的第一输出端以及所述第七晶体管的输入极均连接,所述运算放大器的第二输入端与所述分压单元的第二输出端连接;所述分压单元的第三输出端与所述第八晶体管的输入极连接。2.根据权利要求1所述的带隙基准电压源,其特征在于,所述第一晶体管、第二晶体管、第...
【专利技术属性】
技术研发人员:董渊,王云松,程剑涛,
申请(专利权)人:上海艾为电子技术股份有限公司,
类型:新型
国别省市:上海,31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。