一种阵列基板、显示面板、显示装置制造方法及图纸

技术编号:21345735 阅读:44 留言:0更新日期:2019-06-13 23:17
本发明专利技术提供一种阵列基板、显示面板、显示装置,属于显示技术领域,其可解决现有的8K的AMOLED工艺难度较大以及像素排布空间有限的问题。本发明专利技术的阵列基板中每相邻两个像素单元为一个像素组,一个像素组中包括六个子像素,六个子像素用三条数据线,即该像素组中每两个子像素共用其中一条数据线,相当于数据线减半,节省了排布空间。该阵列基板适用于各种显示装置,尤其适用于8K的AMOLED。

【技术实现步骤摘要】
一种阵列基板、显示面板、显示装置
本专利技术属于显示
,具体涉及一种阵列基板、显示面板、显示装置。
技术介绍
AMOLED屏幕是指以AMOLED材料为主的屏幕,AMOLED(ActiveMatrix/OrganicLightEmittingDiode)是有源矩阵有机发光二极体面板。相比传统的液晶面板,AMOLED具有反应速度较快、对比度更高、视角较广等特点。专利技术人发现现有技术中至少存在如下问题:目前显示领域AMOLED高分辨率8K产品相对稀少,尤其8KAMOLED显示装置没有投产面世,主要原因工艺难度较大以及像素排布空间有限以及制作成本过高。
技术实现思路
本专利技术针对现有的8K的AMOLED工艺难度较大以及像素排布空间有限的问题,提供一种阵列基板、显示面板、显示装置。解决本专利技术技术问题所采用的技术方案是:一种阵列基板,包括多个阵列排布的像素单元,一行所述像素单元中的每相邻两个像素单元为一个像素组,该像素组中的两个像素单元分别为第一像素单元,第二像素单元;每个所述像素单元均包括三个子像素,分别为第一子像素、第二子像素、第三子像素;每个所述子像素均包括含有开关晶体管、驱动晶体管、感应晶体管、存储电容及发光器件的像素电路;所述每一行所述像素单元中的各个所述子像素由四行扫描线控制,所述四行扫描线分别记作第一扫描线、第二扫描线、第三扫描线、第四扫描线;所述第一像素单元的第一子像素和第二子像素的开关晶体管的控制极,以及第二像素单元的第二子像素的开关晶体管的控制极均连接第一扫描线;所述第一像素单元的第一子像素和第二子像素的感应晶体管的控制极,以及第二像素单元的第二子像素的感应晶体管的控制极均连接第二扫描线;所述第一像素单元的第三子像素的开关晶体管的控制极,以及第二像素单元的第一子像素和第三子像素的开关晶体管的控制极均连接第三扫描线;所述第一像素单元的第三子像素的感应晶体管的控制极,以及第二像素单元的第一子像素和第三子像素的感应晶体管的控制极均连接第四扫描线;其中,一个像素组中包括三条数据线,该像素组中每两个子像素共用其中一条数据线,并且连接该数据线的其中一个子像素与第一扫描线、第二扫描线连接,另一个子像素与第三扫描线、第四扫描线连接。可选的是,所述四行扫描线分别设于该行像素单元所在行的两侧,其中第一扫描线和第二扫描线位于该行像素单元的同侧,第三扫描线和第四扫描线位于该行像素单元的同侧。可选的是,所述一个像素组中的三条数据线分别为第一数据线,第二数据线,第三数据线;该像素组中的每个像素单元中包括两列,所述第一子像素位于一列,所述第二子像素、第三子像素位于同一列;其中,第一数据线设于第一像素单元的第一子像素所在列与第二子像素、第三子像素所在列之间;第二数据线设于该像素组中的两个像素单元之间;第三数据线设于第二像素单元的第一子像素所在列与第二子像素、第三子像素所在列之间。可选的是,所述第一像素单元的第一子像素和第三子像素的开关晶体管的第一极连接第一数据线;所述第一像素单元的第二子像素和第二像素单元的第一子像素的开关晶体管的第一极连接第二数据线;所述第二像素单元的第二子像素和第三子像素的开关晶体管的第一极连接第三数据线。可选的是,所述第一像素单元背离第二像素单元的一侧设有第一电源线,所述第一像素单元的三个子像素的驱动晶体管的第一极连接至第一电源线;所述第二像素单元背离第一像素单元的一侧设有第二电源线,所述第二像素单元的三个子像素的驱动晶体管的第一极连接至第二电源线。可选的是,所述第一像素单元与所述第二像素单元之间设有第一感应线,所述第一像素单元的三个子像素的感应晶体管的第一级连接至所述第一感应线;所述第二像素单元背离第一像素单元的一侧设有第二感应线,所述第二像素单元的三个子像素的感应晶体管的第一级连接至所述第二感应线。可选的是,每个所述像素单元中开关晶体管的第二极连接驱动晶体管的控制极,以及存储电容的第一极;每个所述像素单元中驱动晶体管的第二极连接发光器件的第一极,存储电容的第二极以及感应晶体管的第二极;每个所述像素单元中所述发光器件的第二极连接第二电源端。可选的是,每个所述像素单元中的第一子像素、第二子像素、第三子像素分别为:蓝色子像素、绿色子像素、红色子像素。可选的是,所述发光器件包括有机电致发光器件。本专利技术还提供一种显示面板,包括上述的阵列基板。本专利技术还提供一种显示装置,包括上述的显示面板。本专利技术还提供一种上述阵列基板的驱动方法,该方法包括:向连接同一数据线且不同扫描线的两子像素同时提供数据信号;向连接不同数据线相同扫描线的两子像素同时提供数据信号;向连接不同数据线且不同扫描线的子像素分时段提供数据信号。附图说明图1为本专利技术的实施例1的阵列基板的像素结构示意图;图2为本专利技术的实施例1的阵列基板的电路结构示意图;图3为本专利技术的实施例2的阵列基板的数据线排布示意图;图4为本专利技术的实施例2的阵列基板的电源线排布示意图;图5为本专利技术的实施例2的阵列基板的感应线排布示意图;图6为本专利技术的实施例2的阵列基板的电路结构示意图;图7为本专利技术的实施例2的子像素的一种电路结构示意图;图8为本专利技术的实施例2的子像素的另一种电路结构示意图;图9为本专利技术的实施例2的阵列基板的子像素的设计示意图;图10为本专利技术的实施例2的图9中纯色显示驱动时序图;图11为本专利技术的实施例2的图9中混色显示驱动时序图;图12为本专利技术的实施例2的阵列基板中感应晶体管时序图;其中,附图标记为:10、像素单元;11、第一子像素;12、第二子像素;13、第三子像素;3、数据线;31、第一数据线;32、第二数据线;33、第三数据线;41、第一电源线;42、第二电源线;51、第一感应线;52、第二感应线。具体实施方式为使本领域技术人员更好地理解本专利技术的技术方案,下面结合附图和具体实施方式对本专利技术作进一步详细描述。本专利技术实施例中的所采用的晶体管可以为薄膜晶体管或场效应管或其他特性的相同器件,由于采用的晶体管的源极和漏极在一定条件下是可以互换的,所以其源极、漏极从连接关系的描述上是没有区别的。在本专利技术实施例中,为区分晶体管的源极和漏极,将其中一极称为第一极,另一极称为第二极,栅极称为控制极。在本专利技术实施例中发光器件可以是有机电致发光器件,其中发光器件的第一极和第二极中的一者为阳极,另一者为阴极,在本实施例中是以发光器件的第一极为阳极,第二极为阴极为例进行说明的。除非另外定义,本专利技术实施例公开使用的技术术语或者科学术语应当为本专利技术所属领域内具有一般技能的人士所理解的通常意义。本专利技术实施例中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语一直出该词前面的元件或误检涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述的对象的绝对位置改变后,则该相对位置关系也可能相应地改变。对本实施例的阵列基板中的每个像素单元的结构进行说明。每个像素单元均包括三个子像素,分别为第一子像素、第二子像素、第三子像素;每本文档来自技高网...

【技术保护点】
1.一种阵列基板,其特征在于,包括多个阵列排布的像素单元,一行所述像素单元中的每相邻两个像素单元为一个像素组,该像素组中的两个像素单元分别为第一像素单元,第二像素单元;每个所述像素单元均包括三个不同颜色的子像素,分别为第一子像素、第二子像素、第三子像素;每个所述子像素均包括含有开关晶体管、驱动晶体管、感应晶体管、存储电容及发光器件的像素电路;每一行所述像素单元中的各个所述子像素由四行扫描线控制,所述四行扫描线分别记作第一扫描线、第二扫描线、第三扫描线、第四扫描线;所述第一像素单元的第一子像素和第二子像素的开关晶体管的控制极,以及第二像素单元的第二子像素的开关晶体管的控制极均连接第一扫描线;所述第一像素单元的第一子像素和第二子像素的感应晶体管的控制极,以及第二像素单元的第二子像素的感应晶体管的控制极均连接第二扫描线;所述第一像素单元的第三子像素的开关晶体管的控制极,以及第二像素单元的第一子像素和第三子像素的开关晶体管的控制极均连接第三扫描线;所述第一像素单元的第三子像素的感应晶体管的控制极,以及第二像素单元的第一子像素和第三子像素的感应晶体管的控制极均连接第四扫描线;其中,一个像素组中包括三条数据线,该像素组中每两个子像素共用其中一条数据线,并且连接该数据线的其中一个子像素与第一扫描线、第二扫描线连接,另一个子像素与第三扫描线、第四扫描线连接。...

【技术特征摘要】
1.一种阵列基板,其特征在于,包括多个阵列排布的像素单元,一行所述像素单元中的每相邻两个像素单元为一个像素组,该像素组中的两个像素单元分别为第一像素单元,第二像素单元;每个所述像素单元均包括三个不同颜色的子像素,分别为第一子像素、第二子像素、第三子像素;每个所述子像素均包括含有开关晶体管、驱动晶体管、感应晶体管、存储电容及发光器件的像素电路;每一行所述像素单元中的各个所述子像素由四行扫描线控制,所述四行扫描线分别记作第一扫描线、第二扫描线、第三扫描线、第四扫描线;所述第一像素单元的第一子像素和第二子像素的开关晶体管的控制极,以及第二像素单元的第二子像素的开关晶体管的控制极均连接第一扫描线;所述第一像素单元的第一子像素和第二子像素的感应晶体管的控制极,以及第二像素单元的第二子像素的感应晶体管的控制极均连接第二扫描线;所述第一像素单元的第三子像素的开关晶体管的控制极,以及第二像素单元的第一子像素和第三子像素的开关晶体管的控制极均连接第三扫描线;所述第一像素单元的第三子像素的感应晶体管的控制极,以及第二像素单元的第一子像素和第三子像素的感应晶体管的控制极均连接第四扫描线;其中,一个像素组中包括三条数据线,该像素组中每两个子像素共用其中一条数据线,并且连接该数据线的其中一个子像素与第一扫描线、第二扫描线连接,另一个子像素与第三扫描线、第四扫描线连接。2.根据权利要求1所述的阵列基板,其特征在于,所述四行扫描线分别设于该行像素单元所在行的两侧,其中第一扫描线和第二扫描线位于该行像素单元的同侧,第三扫描线和第四扫描线位于该行像素单元的同侧。3.根据权利要求1所述的阵列基板,其特征在于,所述一个像素组中的三条数据线分别为第一数据线,第二数据线,第三数据线;该像素组中的每个像素单元中包括两列,所述第一子像素位于一列,所述第二子像素、第三子像素位于同一列;其中,第一数据线设于第一像素单元的第一子像素所在列与第二子像素、第三子像素所在列之间;第二数据线设于该像素组中的两个像素单元之间;第三数据线设于第二像素单元的第一子像素所在列与第二子像素、第三子像素...

【专利技术属性】
技术研发人员:李蒙
申请(专利权)人:合肥鑫晟光电科技有限公司京东方科技集团股份有限公司
类型:发明
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1