具有控制钳位超时行为的电路的用于静电放电(ESD)保护的电源钳位制造技术

技术编号:21276211 阅读:26 留言:0更新日期:2019-06-06 09:31
本公开涉及具有控制钳位超时行为的电路的用于静电放电(ESD)保护的电源钳位。例如,在使用由ESD事件驱动晶体管器件形成的电源钳位电路中提供了静电放电(ESD)保护。响应于独立于电压的电流发生器电路的操作而生成偏置电流。偏置电流被发起以确保晶体管器件在ESD事件消散之后被去激活。

【技术实现步骤摘要】
具有控制钳位超时行为的电路的用于静电放电(ESD)保护的电源钳位
本专利技术涉及一种用于保护集成电路免受过电压并且特别是防止静电放电的装置。
技术介绍
图1示出了用于集成电路中的静电放电(ESD)保护的常规电源钳位电路10的电路图。电源钳位电路10由耦合在集成电路的第一电源线14和集成电路的第二电源线16之间的晶体管开关电路12形成。第一电源线14被耦合到集成电路的正电源焊盘22,第二电源线16被耦合到集成电路的负电源焊盘或接地电源焊盘24。待保护的功能电路28也耦合在第一电源线14和第二电源线16之间。晶体管开关电路12具有耦合到第一电源线14的第一导电端子32和耦合到第二电源线16的第二导电端子34。晶体管开关电路12的控制端子36接收由触发电路40产生的触发信号,触发电路40分别感测第一或第二电源线14和16中的瞬态电压差,并响应于感测到的差而启动以断言(assert)触发信号。在一个实施例中,晶体管开关电路12包括n沟道MOSFET器件,其中第一导电端子32是漏极端子,第二导电端子34是源极端子并且控制端子36是栅极端子。触发电路40包括ESD检测电路42和触发信号调节电路44。在本领域中也称为转换速率检测电路的ESD检测电路42由包括电阻器50的电阻-电容(RC)电路形成,该电阻器50与第一和第二电源线14和16之间的电容器52串联连接。电阻器50的第一端子连接到第二电源线16,并且电阻器50的第二端子连接到节点56。电容器52的第二极板(plate)连接到节点56,电容器52的第二极板连接到第一电源线14。触发信号调节电路44在本领域中也被称为预驱动器电路,包括分别串联连接的第一和第二反相器电路60和62。反相器电路60和62由第一和第二电源线14和16供电,反相器电路60的输入连接到节点56,反相器电路60的输出连接到反相器电路62的输入,反相器电路60的输出连接到晶体管开关电路12的控制端子36。ESD检测电路42被设计成响应于检测到在第一或第二电源线14和16处的转换速率变化而在节点56处断言触发信号,该转换速率变化比一些临界值更快(例如,典型的ESD事件,该值在本领域中被称为目标ESD检测限值)。否则,触发信号不会被断言。响应于触发信号的断言,晶体管开关电路12被致动(这被称为“开启”)。例如,在微秒量级的短时间段之后(这被称为“超时”),随后使晶体管开关电路12去激活是重要的。本领域中需要电源钳位电路包括用于控制钳位超时的电路。在这方面,超时需要被延迟到足以确保ESD事件被解除,但延迟不能过度。同时,必须确定超时,以确保晶体管开关电路12完全关断。举例来说,电源钳位的以下操作参数是期望的:a)触发速度:小于200-300ps的开启时间;b)ESD上升时间检测限值:60ns目标,其中小于60ns的上升时间(转换速率)指示ESD事件,并且晶体管开关电路应当完全导通,并且其中大于60ns的上升时间是正常工作的部分,并且晶体管开关电路应保持断开,并且其中焊盘处的正常输入/输出振铃(ringing)和正常加电不应触发导通;c)保持时间:晶体管开关电路一旦在导通时被触发,就应在ESD事件期间保持完全导通,并且在一定的保持时间之后晶体管开关电路应该被完全关断以防止钳位泄漏。
技术实现思路
在一个实施例中,一种静电放电(ESD)保护电路包括:第一电源线;第二电源线;开关电路,具有连接到第一电源线的第一传导端子、连接到第二电源线的第二传导端子和栅极控制端子;触发电路,用于响应于在第一电源线和第二电源线中的一个或多个电源线处检测到ESD事件而在开关电路的栅极端子处断言触发信号;以及独立于电压的电流发生器电路,由第一电源线和第二电源线供电,以产生控制触发信号的解除断言的偏置电流。在一个实施例中,一种静电放电(ESD)保护电路包括:第一电源线;第二电源线;开关电路,具有连接到第一电源线的第一传导端子、连接到第二电源线的第二传导端子和栅极控制端子;反相器电路,具有连接到开关电路的栅极控制端子的输出;第一晶体管,具有连接在反相器电路的输入和第二电源线之间的源极-漏极路径以及被耦合以接收ESD检测信号的控制栅极;第二晶体管,具有连接在反相器电路的输入与第一电源线之间的源极-漏极路径以及被耦合以接收偏置电流控制信号的控制栅极;ESD检测电路,被配置为响应于检测到ESD事件而断言ESD检测信号;以及独立于电压的电流发生器电路,由第一电源线和第二电源线供电,并且被配置为产生偏置电流控制信号。附图说明本公开包括附图,以提供对本专利技术的进一步理解,并且被结合在本说明书中并且构成本说明书的一部分,示出了本专利技术的实施例并且与说明书一起用于解释本专利技术的原理。在附图中:图1示出了用于静电放电(ESD)保护的传统电源钳位电路的电路图;图2是电源钳位电路的框图;以及图3是图2的电源钳位电路的电路图。具体实施方式现在参考图2,其示出了电源钳位电路100的框图。电路100包括转换速率检测器电路102,该转换速率检测器电路在本实施方式中用作ESD检测电路,用于检测发生在集成电路焊盘处或之间的ESD事件。转换速率检测器电路102响应于集成电路焊盘处的电压改变超过特定转换速率(例如,由于发生ESD事件而导致电压改变),产生ESD检测信号104。电路100还包括预驱动器电路106,其具有接收ESD检测信号104的第一输入和接收偏置电流控制信号108的第二输入。预驱动器电路106用于调节ESD检测信号104并输出驱动(触发)信号110。转换速率检测器电路102和预驱动器电路106一起形成控制钳位电路112的致动(actuation)和消动(deactuation)的触发电路118。钳位电路112响应于驱动信号110以在集成电路的焊盘之间钳位而致动,并且响应于驱动信号110的解除断言而消动。偏置电流控制信号108由独立于电源的电流源电路116生成,并且源于确保钳位电路112在ESD事件消散之后被消动。图3示出了图2的电源钳位电路100的电路图。钳位电路112包括耦合在集成电路的第一电源线124和集成电路的第二电源线126之间的晶体管开关电路122。第一电源线124耦合到用于集成电路的正电源焊盘132,并且第二电源线126耦合到集成电路的负或接地电源焊盘134。待保护的功能电路138也耦合在第一电源线124和第二电源线126之间。晶体管开关电路122具有耦合到第一电源线124的第一传导端子142和耦合到第二电源线126的第二传导端子144。晶体管开关电路122的控制端子146接收驱动信号110。在一个实施例中,晶体管开关电路122包括n沟道MOSFET器件,其中第一导电端子142是漏极端子,第二导电端子144是源极端子,而控制端子146是栅极端子。电阻器150具有连接到控制端子146的第一端子和连接到第二电源线126的第二端子。预驱动器电路106包括从第一和第二电源线124和126供电的反相器电路160。反相器电路160的输出连接到晶体管开关电路122的控制端子146,并产生驱动信号110。n沟道MOSFET器件162具有连接到反相器电路160的输入166的漏极端子和连接到第二电源线126的源极端子(即,n沟道MOSFET器件162的源极-漏极本文档来自技高网
...

【技术保护点】
1.一种静电放电(ESD)保护电路,包括:第一电源线;第二电源线;开关电路,具有连接到所述第一电源线的第一传导端子、连接到所述第二电源线的第二传导端子和栅极控制端子;触发电路,用于响应于在所述第一电源线和所述第二电源线中的一个或多个电源线处检测到ESD事件而在所述开关电路的所述栅极端子处断言触发信号;以及独立于电压的电流发生器电路,由所述第一电源线和所述第二电源线供电,用以产生控制所述触发信号的解除断言的偏置电流。

【技术特征摘要】
2017.11.28 US 15/823,8631.一种静电放电(ESD)保护电路,包括:第一电源线;第二电源线;开关电路,具有连接到所述第一电源线的第一传导端子、连接到所述第二电源线的第二传导端子和栅极控制端子;触发电路,用于响应于在所述第一电源线和所述第二电源线中的一个或多个电源线处检测到ESD事件而在所述开关电路的所述栅极端子处断言触发信号;以及独立于电压的电流发生器电路,由所述第一电源线和所述第二电源线供电,用以产生控制所述触发信号的解除断言的偏置电流。2.根据权利要求1所述的电路,还包括功能电路,所述功能电路被电耦合至所述第一电源线和所述第二电源线,用于为所述功能电路供电。3.根据权利要求1所述的电路,其中所述开关电路是MOSFET器件,并且所述开关电路的第一传导端子是连接到所述第一电源线的漏极端子,并且所述第二传导端子是连接到所述第一电源线的源极端子。4.根据权利要求1所述的电路,其中所述触发电路包含电阻电容ESD检测电路,所述电阻电容ESD检测电路被配置为响应于所述ESD事件而断言ESD检测信号。5.根据权利要求4所述的电路,其中所述触发电路还包括与所述电阻电容ESD检测电路的电容器并联耦合的二极管。6.根据权利要求4所述的电路,其中所述触发器电路进一步包括与所述电阻电容ESD检测电路的电阻器并联耦合的MOSFET电容器。7.根据权利要求1所述的电路,其中所述触发电路包括:ESD检测电路,被配置为响应于所述ESD事件而断言ESD检测信号;反相器电路,具有输入,并具有产生所述触发信号的输出;第一晶体管,具有连接在所述反相器电路的输入与所述第二电源线之间的源极-漏极路径以及被耦合以接收所述ESD检测信号的控制栅极;以及第二晶体管,具有连接在所述反相器电路的输入和所述第一电源线之间的源极-漏极路径以及被耦合到所述独立于电压的电流发生器电路的输出的控制栅极。8.根据权利要求7所述的电路,其中所述偏置电流从所述第二晶体管的源极-漏极路径输出。9.根据权利要求7所述的电路,其中所述ESD检测电路包括与所述第一电源线和产生所述ESD检测信号的输出之间的电容器并联耦合的二极管以及与所述第二电源线和产生所述ESD检测信号的输出之间的电阻器并联耦合的MOSFET电容器。10.根据权利要求1所述的电路,还包括电阻器,所述电阻器具有连接到所述开关电路的所述栅极控制端子的第一端子和连接到所述第二电源线的第二端子。11.根据权利要求1所述的电路,其中所述独立于电压的电流发生器电路与绝对温度(PTAT)电流发生器电路成比例。12.根据权利要求1所述的电路,其中所述触发电路包括:ESD检测电路,被配置为响应于所述E...

【专利技术属性】
技术研发人员:V·巴特瑞R·斯坦安达姆
申请(专利权)人:意法半导体国际有限公司
类型:发明
国别省市:荷兰,NL

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1