分栅闪存的制造方法技术

技术编号:21063437 阅读:42 留言:0更新日期:2019-05-08 08:48
本发明专利技术公开了一种分栅闪存的制造方法,包括:在半导体衬底中形成场氧并隔离出多个有源区,各有源区包括多条呈条形结构且互相平行的有源区行,源区对应的各行有源区行在列方向上连通成一整条并形成有源区列;形成选择栅,各选择栅呈条形列结构且互相平行;形成浮栅,浮栅形成在对应的选择栅的第一侧的有源区行上;形成擦除栅,各擦除栅覆盖在选择栅第一侧的顶部表面并延伸到浮栅的顶部;将各浮栅的和有源区列垂直的两侧面用介质层覆盖;形成光刻胶图形将有源区列、擦除栅的靠近第一侧的部分区域和第一侧外的各浮栅也打开;进行源注入。本发明专利技术能在源注入中对浮栅进行保护,防止源注入对沟道穿通产生影响,从而提高器件的性能。

【技术实现步骤摘要】
分栅闪存的制造方法
本专利技术涉及一种半导体集成电路的制造方法,特别是涉及一种分栅(split-gate)闪存(Flash)的制造方法。
技术介绍
随着时代的发展,Flash作为一种低价格、易于编程、擦除的非易失性内存,已被越来越广泛的应用。最近,基于分离栅极即分栅或称为分裂栅技术的超级(Super)Flash受到人们的广泛关注,相对于常规Flash,分栅Flash结构更加复杂,具有多层多晶硅(Ploy)的特殊结构,如硅存储技术公司(SST)的ESF3型号的Flash。相比于传统Flash,这种新颖的的分栅Flash由于采用较厚的隧道电介质层,具有卓越的可靠性,以及无过擦除等优点。目前典型的SSTESF3在汽车电子、微程序控制器、以及物联网等领域展现出瞩目的应用前景。为了实现更加优越的性能,在SSTESF3的基础上,一种新型的SuperFlash如SilvoFlash被构想处来,作为一种新型的分栅Flash,相对于ESF3,它在结构上做了更多的优化。首先SilvoFlash的整体是一个哨型结构,拥有四种不同功能的栅极,分别为:选择栅(SG)、浮栅(FG)、擦除栅(EP),控制栅(CG),并且在栅极上做了更多的优化,像擦除栅和控制栅的位置进行了替换。SilvoFlash基本性能的实现往往需要不同栅极之间的协调合作,而这很容易产生沟道间的穿通现象,极大的影响了器件的基本性能。
技术实现思路
本专利技术所要解决的技术问题是提供一种分栅闪存的制造方法,能在源注入中对浮栅进行保护,防止源注入对沟道穿通产生影响,从而提高器件的性能。为解决上述技术问题,本专利技术提供的分栅闪存的制造方法包括如下步骤:步骤一、在半导体衬底中形成场氧,由所述场氧隔离出多个有源区,各所述有源区包括多条呈条形结构且互相平行的有源区行,各所述场氧也呈条形行结构;所述分栅闪存包括源区,所述源区的区域中的各行所述有源区行在列方向上连通成一整条并形成有源区列,同一行上的各所述场氧在所述有源区列处断开。步骤二、依次形成第一栅介质层和第一导电材料层,采用光刻加刻蚀工艺对所述第一导电材料层进行图形化形成多个选择栅;各所述选择栅呈条形列结构且互相平行,各所述选择栅覆盖同一列上的各所述有源区行和各所述场氧,所述第一栅介质层隔离在对应的所述选择栅和所述有源区行之间。步骤三、依次形成第二栅介质层和第二导电材料层,采用光刻加刻蚀工艺对所述第二导电材料层进行图形化形成多个浮栅;各所述浮栅形成在对应的所述选择栅的第一侧的所述有源区行上,所述选择栅的第一侧的所述场氧、所述选择栅的顶部表面、所述选择栅的第二侧外部以及所述有源区列上的所述第二导电材料层被去除。所述第二栅介质层隔离在对应的所述浮栅和底部的所述有源区行之间以及所述浮栅和所述选择栅之间。步骤四、依次形成第三栅介质层和第三导电材料层,采用光刻加刻蚀工艺对所述第三导电材料层进行图形化形成多个擦除栅。各所述擦除栅呈条形列结构且互相平行,各所述擦除栅覆盖在对应列的所述选择栅的靠近第一侧的顶部表面并延伸到对应的所述浮栅的顶部,各所述选择栅的靠近第二侧的顶部表面露出。所述第三栅介质层隔离在对应的所述擦除栅和所述选择栅之间以及所述擦除栅和所述浮栅之间。步骤五、将各所述浮栅的位于对应的所述有源区行一侧的两侧面用第一介质层覆盖,各所述浮栅的位于对应的所述有源区列一侧的侧面打开。步骤六、采用光刻工艺形成光刻胶图形,所述光刻胶图形将所述选择栅的全部区域以及所述擦除栅的靠近第二侧的部分区域以及所述选择栅的第二侧外的区域覆盖,所述擦除栅的靠近第一侧的部分区域以及所述擦除栅的第一侧外的各所述浮栅以及所述有源区列打开。步骤七、以所述光刻胶图形为掩模进行源注入在所述有源区列中形成源区,通过步骤五中形成的所述第一介质层对各所述浮栅的两个侧面的覆盖,能减少所述源注入对所述浮栅的掺杂产生影响并从而能防止所述浮栅底部的沟道产生穿通。进一步改进是,所述半导体衬底为硅衬底。进一步改进是,所述场氧为浅沟槽场,采用浅沟槽隔离工艺形成。进一步改进是,所述第一导电材料层、所述第二导电材料层和所述第三导电材料层的材料都为多晶硅。进一步改进是,所述第一栅介质层包括氧化硅。进一步改进是,所述第二栅介质层的材料包括氧化硅。进一步改进是,所述第二栅介质层的材料包括氧化硅。进一步改进是,步骤五中所述第一介质层的材料为氮化硅。进一步改进是,所述第一介质层通过在形成所述擦除栅之后通过全面沉积再加刻蚀工艺形成在所述浮栅的对应的侧面。进一步改进是,所述第一介质层对应的刻蚀工艺为湿法刻蚀。进一步改进是,在步骤二至步骤四中,采用了氮化硅作为对应的刻蚀工艺的掩模或停止层,在步骤四完成之后具有氮化硅残留,步骤五中对残留的氮化硅进行刻蚀在所述浮栅的对应的侧面形成所述第一介质层。进一步改进是,所述第一介质层对应的刻蚀工艺为湿法刻蚀。进一步改进是,还包括步骤:去除所述光刻胶图形,形成有所述源区的所述有源区列的顶部依次形成第四栅介质层和第四导电材料层,对所述第四导电材料层进行刻蚀形成控制栅,所述控制栅呈条形列结构,所述控制栅覆盖对应列上的各所述浮栅并延伸到相邻的所述擦除栅的顶部;进一步改进是,还包括步骤:在所述选择栅的第二侧外的各所述有源区行中形成漏区。进一步改进是,还包括步骤:形成层间膜,接触孔,正面金属层,对所述正面金属层进行图形化形成对应的电极线。所述电极线包括位线,同一行上的各所述漏区都通过对应的接触孔连接到对应行的所述位数。所述电极线包括源线,呈列结构的各所述源区通过对应的接触孔连接到对应的所述源线。所述电极线包括字线,各所述选择栅通过对应的接触孔连接到对应的所述字线。本专利技术在选择栅、浮栅和擦除栅形成之后,在进行源注入之前在浮栅的和源区所在有源区列垂直的方向上的两个侧面形成由第一介质层覆盖形成的保护层,从而能在源注入中对浮栅进行保护,能有效减少或避免源注入的杂质进入到浮栅中,并从而能避免源注入的杂质对沟道产生影响,能改善沟道的穿通性能,从而提高器件的性能。附图说明下面结合附图和具体实施方式对本专利技术作进一步详细的说明:图1是现有分栅闪存的单元结构的示意图;图2A是现有分栅闪存的制造方法的源注入中器件的立体图;图2B是现有分栅闪存的制造方法的源注入中器件的俯视图;图2C是现有分栅闪存的制造方法的源注入对浮栅影响的示意图;图3是本专利技术实施例分栅闪存的制造方法的流程图;图4A是本专利技术实施例分栅闪存的制造方法的源注入中器件的立体图;图4B是本专利技术实施例分栅闪存的制造方法的源注入中器件的俯视图;图4C是本专利技术实施例分栅闪存的制造方法的源注入对浮栅影响的示意图。具体实施方式现有分栅闪存的制造方法:由于本专利技术实施例方法是在对现有方法所存在的技术问题做进一步的分析得到的,故在详细介绍现有方法之前先介绍一下现有方法,如图1所示,是现有方法形成的分栅闪存的单元结构的示意图;如图2A所示,是现有分栅闪存的制造方法的源注入中器件的立体图;如图2B所示,是现有分栅闪存的制造方法的源注入中器件的俯视图,现有方法形成的分栅闪存的单元结构请参考图1所示,现有分栅闪存的制造方法包括如下步骤:步骤一、如图1所示,在半导体衬底1中形成场氧101,由所述场氧101隔离出多个有源区102,各所述有源区102包括多条呈条形结构且互相平本文档来自技高网...

【技术保护点】
1.一种分栅闪存的制造方法,其特征在于,包括如下步骤:步骤一、在半导体衬底中形成场氧,由所述场氧隔离出多个有源区,各所述有源区包括多条呈条形结构且互相平行的有源区行,各所述场氧也呈条形行结构;所述分栅闪存包括源区,所述源区的区域中的各行所述有源区行在列方向上连通成一整条并形成有源区列,同一行上的各所述场氧在所述有源区列处断开;步骤二、依次形成第一栅介质层和第一导电材料层,采用光刻加刻蚀工艺对所述第一导电材料层进行图形化形成多个选择栅;各所述选择栅呈条形列结构且互相平行,各所述选择栅覆盖同一列上的各所述有源区行和各所述场氧,所述第一栅介质层隔离在对应的所述选择栅和所述有源区行之间;步骤三、依次形成第二栅介质层和第二导电材料层,采用光刻加刻蚀工艺对所述第二导电材料层进行图形化形成多个浮栅;各所述浮栅形成在对应的所述选择栅的第一侧的所述有源区行上,所述选择栅的第一侧的所述场氧、所述选择栅的顶部表面、所述选择栅的第二侧外部以及所述有源区列上的所述第二导电材料层被去除;所述第二栅介质层隔离在对应的所述浮栅和底部的所述有源区行之间以及所述浮栅和所述选择栅之间;步骤四、依次形成第三栅介质层和第三导电材料层,采用光刻加刻蚀工艺对所述第三导电材料层进行图形化形成多个擦除栅;各所述擦除栅呈条形列结构且互相平行,各所述擦除栅覆盖在对应列的所述选择栅的靠近第一侧的顶部表面并延伸到对应的所述浮栅的顶部,各所述选择栅的靠近第二侧的顶部表面露出;所述第三栅介质层隔离在对应的所述擦除栅和所述选择栅之间以及所述擦除栅和所述浮栅之间;步骤五、将各所述浮栅的位于对应的所述有源区行一侧的两侧面用第一介质层覆盖,各所述浮栅的位于对应的所述有源区列一侧的侧面打开;步骤六、采用光刻工艺形成光刻胶图形,所述光刻胶图形将所述选择栅的全部区域以及所述擦除栅的靠近第二侧的部分区域以及所述选择栅的第二侧外的区域覆盖,所述擦除栅的靠近第一侧的部分区域以及所述擦除栅的第一侧外的各所述浮栅以及所述有源区列打开;步骤七、以所述光刻胶图形为掩模进行源注入在所述有源区列中形成源区,通过步骤五中形成的所述第一介质层对各所述浮栅的两个侧面的覆盖,能减少所述源注入对所述浮栅的掺杂产生影响并从而能防止所述浮栅底部的沟道产生穿通。...

【技术特征摘要】
1.一种分栅闪存的制造方法,其特征在于,包括如下步骤:步骤一、在半导体衬底中形成场氧,由所述场氧隔离出多个有源区,各所述有源区包括多条呈条形结构且互相平行的有源区行,各所述场氧也呈条形行结构;所述分栅闪存包括源区,所述源区的区域中的各行所述有源区行在列方向上连通成一整条并形成有源区列,同一行上的各所述场氧在所述有源区列处断开;步骤二、依次形成第一栅介质层和第一导电材料层,采用光刻加刻蚀工艺对所述第一导电材料层进行图形化形成多个选择栅;各所述选择栅呈条形列结构且互相平行,各所述选择栅覆盖同一列上的各所述有源区行和各所述场氧,所述第一栅介质层隔离在对应的所述选择栅和所述有源区行之间;步骤三、依次形成第二栅介质层和第二导电材料层,采用光刻加刻蚀工艺对所述第二导电材料层进行图形化形成多个浮栅;各所述浮栅形成在对应的所述选择栅的第一侧的所述有源区行上,所述选择栅的第一侧的所述场氧、所述选择栅的顶部表面、所述选择栅的第二侧外部以及所述有源区列上的所述第二导电材料层被去除;所述第二栅介质层隔离在对应的所述浮栅和底部的所述有源区行之间以及所述浮栅和所述选择栅之间;步骤四、依次形成第三栅介质层和第三导电材料层,采用光刻加刻蚀工艺对所述第三导电材料层进行图形化形成多个擦除栅;各所述擦除栅呈条形列结构且互相平行,各所述擦除栅覆盖在对应列的所述选择栅的靠近第一侧的顶部表面并延伸到对应的所述浮栅的顶部,各所述选择栅的靠近第二侧的顶部表面露出;所述第三栅介质层隔离在对应的所述擦除栅和所述选择栅之间以及所述擦除栅和所述浮栅之间;步骤五、将各所述浮栅的位于对应的所述有源区行一侧的两侧面用第一介质层覆盖,各所述浮栅的位于对应的所述有源区列一侧的侧面打开;步骤六、采用光刻工艺形成光刻胶图形,所述光刻胶图形将所述选择栅的全部区域以及所述擦除栅的靠近第二侧的部分区域以及所述选择栅的第二侧外的区域覆盖,所述擦除栅的靠近第一侧的部分区域以及所述擦除栅的第一侧外的各所述浮栅以及所述有源区列打开;步骤七、以所述光刻胶图形为掩模进行源注入在所述有源区列中形成源区,通过步骤五中形成的所述第一介质层对各所述浮栅的两个侧面的覆盖,能减少所述源注入对所述浮栅的掺杂产生影响并从而能防止所述浮栅底部的沟道产生穿通。2.如权利要求1所述的分栅闪存的制造方法,其特征在于:所述半...

【专利技术属性】
技术研发人员:王小川张磊胡涛王奇伟陈昊瑜
申请(专利权)人:上海华力微电子有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1