像素阵列基板制造技术

技术编号:20679302 阅读:32 留言:0更新日期:2019-03-27 18:22
本发明专利技术公开了一种像素阵列基板,包括基底、多条扫描线及多条数据线、多个像素结构、共用电极、第一绝缘层、触控信号线、栅极驱动电路及辅助电极。基底具有显示区及显示区外的周边区。多个像素结构设置于显示区,且分别与多条扫描线及多条数据线电性连接。每一像素结构包括主动元件及电性连接至主动元件的像素电极。触控信号线与共用电极电性连接。栅极驱动电路设置于周边区,且与至少一条扫描线电性连接。辅助电极设置于周边区,且与至少部分的栅极驱动电路重叠。辅助电极与邻近于栅极驱动电路的共用电极电性连接,以形成边缘触控感测垫。

【技术实现步骤摘要】
像素阵列基板
本专利技术是有关于一种基板,且特别是有关于一种像素阵列基板。
技术介绍
显示器的应用日益广泛,举凡家用的视听娱乐、公共场合的信息显示看板、电竞用的显示器及可携式电子产品都可见其踪迹。近几年来,显示器在车用领域或穿戴式电子产品的应用也逐渐拓展开来,例如:车用后视镜、车用仪表板、多功能电子表/手环等。这类电子装置所搭载的显示器大多为异形(Freeform)显示器,其外观可能为椭圆形、圆形或其他非矩形,且大多具有触控功能。内嵌式触控(In-celltouch)技术具有易薄型化的优势,因此在近几年逐渐成为触控显示器的主流。为了满足异形显示的需求,触控显示器在邻近显示区的异形边缘的触控感测垫具有顺应异形显示边缘的非直线边缘。然而,具有非直线边缘的触控感测垫与远离显示区的异形边缘的触控感测垫的等效电容存在差异,进而影响触控显示器在显示区边缘的触控性能。因此,如何在满足异形显示需求下,同时提升显示区的异形边缘的触控效能,是相关厂商所亟欲解决的问题之一。
技术实现思路
本专利技术提供一种像素阵列基板,采用此像素阵列基板的触控显示器的触控性能佳。本专利技术的一种像素阵列基板包括基底、多条扫描线及多条数据线、多个像素结构、共用电极、第一绝缘层、触控信号线、栅极驱动电路及辅助电极。基底具有显示区以及显示区外的周边区。多条扫描线及多条数据线设置于基底上。多个像素结构设置于显示区,且分别与多条扫描线及多条数据线电性连接。每一像素结构包括主动元件以及电性连接至主动元件的像素电极。共用电极重叠于多个像素结构的多个像素电极。第一绝缘层设置于多个像素电极与共用电极之间。触控信号线与共用电极电性连接。栅极驱动电路设置于基底的周边区,且与至少一条扫描线电性连接,其中共用电极邻近于栅极驱动电路。辅助电极设置于基底的周边区,且与至少部分的栅极驱动电路重叠。辅助电极与共用电极电性连接,以形成边缘触控感测垫。在本专利技术的一实施例中,上述的像素阵列基板更包括第一屏蔽电极,电性隔离于辅助电极及栅极驱动电路,且设置于辅助电极与至少部分的栅极驱动电路之间。在本专利技术的一实施例中,上述的像素阵列基板的第一屏蔽电极具有电容抑制信号,触控信号线具有触控驱动信号,电容抑制信号与触控驱动信号于时序上同步,且电容抑制信号与触控驱动信号的电压波形实质上相同。在本专利技术的一实施例中,上述的像素阵列基板的第一绝缘层覆盖共用电极,多个像素电极设置于第一绝缘层上,第一屏蔽电极与共用电极形成于同一第一透明导电层,而辅助电极与多个像素电极形成于同一第二透明导电层。在本专利技术的一实施例中,上述的像素阵列基板的第一绝缘层覆盖多个像素电极,共用电极设置于第一绝缘层上,第一屏蔽电极与多个像素电极形成于同一第一透明导电层,而辅助电极与共用电极形成于同一第二透明导电层。在本专利技术的一实施例中,上述的像素阵列基板更包括第二屏蔽电极,设置于第一屏蔽电极与栅极驱动电路之间,其中第二屏蔽电极接地。在本专利技术的一实施例中,上述的像素阵列基板的第一绝缘层覆盖共用电极,每一像素结构的像素电极设置于第一绝缘层上且具有与共用电极重叠的多个狭缝。在本专利技术的一实施例中,上述的像素阵列基板更包括第二绝缘层,覆盖多个像素结构的多个主动元件、多条扫描线、多条数据线以及触控信号线,且触控信号线与多条数据线形成于同一膜层。在本专利技术的一实施例中,上述的像素阵列基板更包括第二绝缘层及第三绝缘层。第二绝缘层覆盖多个像素结构的多个主动元件、多条扫描线以及多条数据线,其中触控信号线设置于第二绝缘层上。第三绝缘层覆盖触控信号线,其中共用电极设置于第三绝缘层上。在本专利技术的一实施例中,上述的像素阵列基板的第一绝缘层覆盖多个像素电极,共用电极设置于第一绝缘层上且具有与多个像素电极重叠的多个狭缝。在本专利技术的一实施例中,上述的像素阵列基板更包括第二绝缘层,覆盖多个像素结构的多个主动元件、多条扫描线、多条数据线以及触控信号线,且触控信号线与多条数据线形成于同一膜层。在本专利技术的一实施例中,上述的像素阵列基板更包括第二绝缘层以及第三绝缘层。第二绝缘层覆盖多个像素结构的多个主动元件、多条扫描线以及多条数据线,其中多个像素电极设置于第二绝缘层上。第三绝缘层设置于第一绝缘层上且覆盖触控信号线,其中共用电极设置于第三绝缘层上。在本专利技术的一实施例中,上述的像素阵列基板的显示区为非矩形。在本专利技术的一实施例中,上述的像素阵列基板的共用电极具有非直线边缘。基于上述,在本专利技术的实施例的像素阵列基板中,邻近显示区边缘的共用电极与设置在周边区的辅助电极电性连接,以形成边缘触控感测垫。利用设置在周边区的辅助电极,边缘触控感测垫的感测面积能增加,进而缩小边缘触控感测垫的感测面积与内部触控感测垫的感测面积的差异。为让本专利技术的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。附图说明图1为本专利技术的第一实施例的像素阵列基板以及配置于像素阵列基板上的周边遮光图案的上视示意图。图2为图1的像素阵列基板的区域I的放大示意图。图3为本专利技术的第一实施例的像素阵列基板的剖面示意图。图4为图2的像素阵列基板的触控信号线及第一屏蔽电极于各时序的输入信号的示意图。图5为图1的区域I的第二实施例的像素阵列基板的放大示意图。图6为本专利技术的第二实施例的像素阵列基板的剖面示意图。图7为本专利技术的第三实施例的像素阵列基板的剖面示意图。图8为本专利技术的第四实施例的像素阵列基板的剖面示意图。图9为本专利技术的第五实施例的像素阵列基板的剖面示意图。其中,附图标记:10、10A~10D:像素阵列基板20:周边遮光图案20a:边缘100:基底150:绝缘层250:绝缘子层250a~250b、280a~280b、450a~450c、650a~650c:接触窗280:平坦子层300:第二绝缘层400:第一透明导电层410、410-1、410-2、560:共用电极410a:非直线边缘410b:直线边缘420:第一屏蔽电极450:第一绝缘层500:第二透明导电层510:辅助电极520、430:像素电极520a、560a:狭缝530:第一转接图案600:第二屏蔽电极650:第三绝缘层AA:显示区AAa:非直线边界AAa-1、AAa-2:阶梯状边缘CH、CH2:半导体图案D、D2:漏极DL:数据线DS1:触控驱动信号DS2:电容抑制信号ESP:边缘触控感测垫G、G2:栅极GC:栅极驱动电路I:区域PA:周边区PX:像素结构S、S2:源极SL:扫描线T:主动元件Td:显示时段Tt:触控时段T2:静电防护元件TL:触控信号线Vcom:共用电位X、Y、Z:方向A-A’、B-B’、C-C’、D-D’:剖线具体实施方式现将详细地参考本专利技术的示范性实施例,示范性实施例的实例说明于所附图式中。只要有可能,相同元件符号在图式和描述中用来表示相同或相似部分。图1为本专利技术的第一实施例的像素阵列基板10以及配置于像素阵列基板10上的周边遮光图案20的上视示意图。图2为图1的像素阵列基板10的区域I的放大示意图。图3为本专利技术的第一实施例的像素阵列基板10的剖面示意图。特别是,图3的像素阵列基板10的剖面对应于图2的剖线A-A’及剖线B-B’。需说明的是,为清楚示出起见,图1绘示周边遮光图案20以及图2的像素阵列基板10的基底100、共用电本文档来自技高网...

【技术保护点】
1.一种像素阵列基板,其特征在于,包括:一基底,具有一显示区以及该显示区外的一周边区;多条扫描线及多条数据线,设置于该基底上;多个像素结构,设置于该显示区,且分别与该些扫描线及该些数据线电性连接,其中每一像素结构包括一主动元件以及电性连接至该主动元件的一像素电极;一共用电极,重叠于该些像素结构中的复数个像素电极;一第一绝缘层,设置于该些像素电极与该共用电极之间;一触控信号线,与该共用电极电性连接;一栅极驱动电路,设置于该基底的该周边区,且与至少一条扫描线电性连接,其中该共用电极邻近于该栅极驱动电路;一辅助电极,设置于该基底的该周边区,且与至少部分的该栅极驱动电路重叠,其中该辅助电极与该共用电极电性连接,以形成一边缘触控感测垫。

【技术特征摘要】
2018.09.20 TW 1071332651.一种像素阵列基板,其特征在于,包括:一基底,具有一显示区以及该显示区外的一周边区;多条扫描线及多条数据线,设置于该基底上;多个像素结构,设置于该显示区,且分别与该些扫描线及该些数据线电性连接,其中每一像素结构包括一主动元件以及电性连接至该主动元件的一像素电极;一共用电极,重叠于该些像素结构中的复数个像素电极;一第一绝缘层,设置于该些像素电极与该共用电极之间;一触控信号线,与该共用电极电性连接;一栅极驱动电路,设置于该基底的该周边区,且与至少一条扫描线电性连接,其中该共用电极邻近于该栅极驱动电路;一辅助电极,设置于该基底的该周边区,且与至少部分的该栅极驱动电路重叠,其中该辅助电极与该共用电极电性连接,以形成一边缘触控感测垫。2.如权利要求1所述的像素阵列基板,其特征在于,更包括:一第一屏蔽电极,电性隔离于该辅助电极及该栅极驱动电路,且设置于该辅助电极与该至少部分的该栅极驱动电路之间。3.如权利要求2所述的像素阵列基板,其特征在于,该第一屏蔽电极具有一电容抑制信号,该触控信号线具有一触控驱动信号,该电容抑制信号与该触控驱动信号于时序上同步,且该电容抑制信号与该触控驱动信号的电压波形实质上相同。4.如权利要求2所述的像素阵列基板,其特征在于,该第一绝缘层覆盖该共用电极,该些像素电极设置于该第一绝缘层上,该第一屏蔽电极与该共用电极形成于同一第一透明导电层,而该辅助电极与该些像素电极形成于同一第二透明导电层。5.如权利要求2所述的像素阵列基板,其特征在于,该第一绝缘层覆盖该些像素电极,该共用电极设置于该第一绝缘层上,该第一屏蔽电极与该些像素电极形成于同一第一透明导电层,而该辅...

【专利技术属性】
技术研发人员:陈志成刘贵文杨伟权
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1