短脉冲产生电路制造技术

技术编号:20653128 阅读:28 留言:0更新日期:2019-03-23 05:50
本实用新型专利技术涉及一种短脉冲产生电路,包含:脉冲产生电路、控制作动电路以及控制延迟电路。脉冲产生电路电性耦接在开关,开关耦接至电源,当电源导通时,电源使脉冲产生电路产生长时间脉冲。控制作动电路电性耦接在电源及脉冲产生电路,当电源导通时,控制作动电路使脉冲产生电路输出的电压准位为固定值。控制延迟电路电性耦接在脉冲产生电路,当开关导通时,电源使控制延迟电路改变脉冲产生电路的电压准位,以产生短脉冲输出。

【技术实现步骤摘要】
短脉冲产生电路
本技术是有关于一种短脉冲产生电路,且特别是有关于一种应用于开关或按键的短脉冲产生电路。
技术介绍
在操作电子装置时,随着速度及环境的需求,缩短反应时间及提供稳定的讯号是各种电子产品所追求的。然而,传统上利用按键控制脉冲讯号或电压时,往往因按键特性,造成讯号抖动、弹跳误动作及反应迟顿等问题。因此,如何提供一种使按键或开关的按压触发稳定且低成本的短脉冲产生电路,已成为本领域急待改进的问题之一。
技术实现思路
本技术解决的问题是如何提供一种使按键或开关的按压触发稳定且低成本的短脉冲产生电路。为了解决上述问题,本技术的目的在于提供一种短脉冲产生电路,包含:脉冲产生电路、控制作动电路以及控制延迟电路。脉冲产生电路电性耦接在开关,开关耦接至电源,当电源导通时,电源使脉冲产生电路产生长时间脉冲。控制作动电路电性耦接在电源及脉冲产生电路,当电源导通时,控制作动电路使脉冲产生电路输出的电压准位为固定值。控制延迟电路电性耦接在脉冲产生电路,当开关导通时,电源使控制延迟电路改变脉冲产生电路的电压准位,以产生短脉冲输出。可选地,其中所述脉冲产生电路包含D型正反器,所述D型正反器包含数据输入端、数据输出端、频率控制端、清除数据端及默认控制端。可选地,其中所述数据清除端电性耦接位在所述控制作动电路中的第一电阻及第一电容,当所述电源导通后,所述第一电阻及所述第一电容进行充电,使得所述脉冲产生电路每次输出的所述电压准位为所述固定值。可选地,其中所述数据清除端电性耦接位在所述控制延迟电路中的第二电阻及第二电容,当所述开关导通时,所述电源使所述控制延迟电路调整所述第二电阻及所述第二电容的充电时间及所述第一电阻及所述第一电容的放电时间,以产生所述短脉冲输出。可选地,其中所述控制延迟电路通过晶体管以调整所述第二电阻及所述第二电容的充电时间及所述第一电阻及所述第一电容的放电时间。可选地,其中所述第二电阻及所述第二电容的充电时间决定所述短脉冲输出的时间长短。可选地,其中所述长时间脉冲的时间大于150毫秒。可选地,其中所述短脉冲输出的时间小于40毫秒。可选地,其中当所述开关导通时,所述电源提供至所述控制延迟电路。可选地,其中当所述开关为按键。如上,技术所示的短脉冲产生电路,通过简易且便宜的电路,以提供可控制的稳定无噪声及快速反应的功能,并达到产生短脉冲讯号的功效。为让本技术的上述内容能更明显易懂,下文特举优选实施例并结合附图详细说明。附图说明第1A图为一种短脉冲产生电路的示意图;第1B图为一种短脉冲产生电路的时序图;第2A图为一种短脉冲产生电路的示意图;以及第2B图为一种短脉冲产生电路的时序图。【符号说明】100、200:短脉冲产生电路101:控制作动电路102:控制延迟电路103:脉冲产生电路VDD1、VDD2:电源10:晶体管IC1:控制作动模块IC2:控制延迟模块PRE:预设控制端D:数据输入端Q:数据输出端IC3:D型正反器CLK:频率控制端CLR:清除资料端12、14:NOT逻辑闸SW:开关OUT:短脉冲输出t0:开机点t1:按压点t2:放开点I1:开机期间到准备完成期间I2:按压开关期间a、a’、b、b’:时点R1:第一电阻R2:第二电阻C1:第一电容C2:第二电容具体实施方式以下由特定的具体实施例说明本技术的实施方式,本领域技术人员可由本说明书所揭示的内容轻易地了解本技术的其他优点及功效。虽然本技术的描述将结合较佳实施例一起介绍,但这并不代表此技术的特征仅限于该实施方式。恰恰相反,结合实施方式作技术介绍的目的是为了覆盖基于本技术的权利要求而有可能延伸出的其它选择或改造。为了提供对本技术的深度了解,以下描述中将包含许多具体的细节。本技术也可以不使用这些细节实施。此外,为了避免混乱或模糊本技术的重点,有些具体细节将在描述中被省略。需要说明的是,在不冲突的情况下,本技术中的实施例及实施例中的特征可以相互组合。下文系举实施例配合所附图式作详细说明,但所提供的实施例并非用以限制本技术所涵盖的范围,而结构操作的描述非用以限制其执行的顺序,任何由组件重新组合的结构,所产生具有均等功效的装置,皆为本技术所涵盖的范围。此外,图式仅以说明为目的,并未依照原尺寸作图。为使便于理解,下述说明中相同组件将以相同的符号标示来说明。关于本文中所使用的『第一』、『第二』、…等,并非特别指称次序或顺位的意思,亦非用以限定本技术,其仅仅是为了区别以相同技术用语描述的组件或操作而已。请参照第1A~1B图,第1A图为一种短脉冲产生电路100的示意图。第1B图为一种短脉冲产生电路的时序图。在第1A图中,短脉冲产生电路100包含脉冲产生电路103、控制作动电路101及控制延迟电路102。脉冲产生电路103电性耦接在开关SW,开关SW耦接至电源VDD1,当电源VDD1导通时,电源VDD1使脉冲产生电路B1产生长时间脉冲。控制作动电路101电性耦接在电源VDD1及脉冲产生电路103,当电源VDD1导通时,控制作动电路B2使脉冲产生电路103输出的电压准位为固定值。控制延迟电路102电性耦接在脉冲产生电路103,当开关SW导通时,电源VDD1使控制延迟电路102改变脉冲产生电路103的电压准位,以产生短脉冲输出OUT。在实施例中,如第1A图所示,脉冲产生电路103包含D型正反器IC3及两个NOT逻辑闸12、14,D型正反器IC3包含数据输入端D、数据输出端Q、频率控制端CLK、清除数据端CLR及默认控制端PRE,此外,控制作动电路101包含控制作动模块IC1,控制延迟电路102包含控制延迟模块IC2。在实施例中,如第1B图所示,短脉冲产生电路的操作期间可以分为开机期间到准备完成期间I1(指开机点t0至按压点t1之间的时间)及按压开关期间I2(指按压点t1至放开点t2之间的时间)。接着,请参阅第1A~1B图,在开机点t0时,电源VDD1被拉高,此处所述的开机可以是指开启任何机器的电源。在此例中,在开机后的27毫秒(ms)的时点a,控制作动模块IC1由低准位转高准位,使得D型正反器IC3的清除数据端CLR被拉起,在按压点t1时,代表开关SW(例如为按键)被按压,则在按压点t1后的27毫秒的时点b,控制延迟模块IC2由低准位转高准位,使得D型正反器IC3的清除数据端CLR被拉下;另方面,在按压点t1时,D型正反器IC3的频率控制端CLK被拉起,直到放开点t2才被拉下;由此,D型正反器IC3的数据输出端Q可以得到固定无任何噪声的短脉冲输出OUT。然而,本领域具通常知识者应能理解上述的27毫秒仅为示例,亦可被设置为20、25、30或其他秒数。由此可知,电源VDD1通电后,利用控制作动模块IC1可调整延迟的特性,使得D型正反器IC3每次输出电压准位为固定值。当按压开关SW时(ON),产生长时间脉冲,此长时间脉冲可大于150毫秒,此被拉高的脉冲边缘触发D型正反器IC3作动,同时提供控制延迟模块IC2的操作电源VDD1。当控制延迟模块IC2通电后,同样利用控制延迟模块IC2可调整延迟输出的特性以控制D型正反器IC3,使得D型正反器IC3的输出电压准位改变达到短脉冲的输出结果。此外,当按键回弹(OF本文档来自技高网...

【技术保护点】
1.一种短脉冲产生电路,其特征在于,包含:脉冲产生电路,电性耦接在开关,所述开关耦接至电源,当所述电源导通时,所述电源使所述脉冲产生电路产生长时间脉冲;控制作动电路,电性耦接在所述电源及所述脉冲产生电路,当所述电源导通时,所述控制作动电路使所述脉冲产生电路输出的电压准位为固定值;以及控制延迟电路,电性耦接在所述脉冲产生电路,当所述开关导通时,所述电源使所述控制延迟电路改变所述脉冲产生电路的所述电压准位,以产生短脉冲输出。

【技术特征摘要】
2018.04.24 TW 1071139241.一种短脉冲产生电路,其特征在于,包含:脉冲产生电路,电性耦接在开关,所述开关耦接至电源,当所述电源导通时,所述电源使所述脉冲产生电路产生长时间脉冲;控制作动电路,电性耦接在所述电源及所述脉冲产生电路,当所述电源导通时,所述控制作动电路使所述脉冲产生电路输出的电压准位为固定值;以及控制延迟电路,电性耦接在所述脉冲产生电路,当所述开关导通时,所述电源使所述控制延迟电路改变所述脉冲产生电路的所述电压准位,以产生短脉冲输出。2.如权利要求1所述的短脉冲产生电路,其特征在于,其中所述脉冲产生电路包含D型正反器,所述D型正反器包含数据输入端、数据输出端、频率控制端、清除数据端及默认控制端。3.如权利要求2所述的短脉冲产生电路,其特征在于,其中所述数据清除端电性耦接位在所述控制作动电路中的第一电阻及第一电容,当所述电源导通后,所述第一电阻及所述第一电容进行充电,使得所述脉冲产生电路每次输出的所述电压准位为所述固定...

【专利技术属性】
技术研发人员:王又朗陈信禄潘俊宏
申请(专利权)人:虹光精密工业股份有限公司
类型:新型
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1