放大器与其重置方法技术

技术编号:20592569 阅读:31 留言:0更新日期:2019-03-16 08:48
放大器包含输出级电路以及补偿电路。输出级电路包含第一输入端、第二输入端、第一输出端以及第二输出端。补偿电路包含第一电容、第二电容、第三电容与第四电容。第一电容耦接于第一输入端与该第二输出端之间,并用以操作为第一米勒电容。第二电容耦接于第二输入端与第一输出端之间,并用以操作为第二米勒电容。第三电容与第四电容用以根据至少一时脉信号交替地操作为第一米勒电容与第二米勒电容。

Amplifier and its reset method

The amplifier includes output stage circuit and compensation circuit. The output stage circuit includes the first input terminal, the second input terminal, the first output terminal and the second output terminal. The compensation circuit consists of a first capacitor, a second capacitor, a third capacitor and a fourth capacitor. The first capacitor is coupled between the first input terminal and the second output terminal, and is used to operate as the first Miller capacitor. The second capacitor is coupled between the second input terminal and the first output terminal and operated as the second Miller capacitor. The third capacitor and the fourth capacitor are used to alternately operate as the first Miller capacitor and the second Miller capacitor according to at least one pulse signal.

【技术实现步骤摘要】
放大器与其重置方法
本专利技术涉及一种放大器,且特别涉及应用于模拟至数字转换器的放大器及其重置方法。
技术介绍
放大器常应用于各种电子装置中,例如,放大器可以应用于模拟至数字转换器的取样保持电路等等。由于放大器常需要设置耦接至输出端的米勒电容来设定频宽以及稳定度。然而,此米勒电容可能会残留放大器于前次操作所残留的电荷,进而造成输出信号不精准或使得输出信号具有非线性的特性。为避免上述问题,在每次进行放大前,放大器会被重置。然而,随着电路的操作速度越来越快,现有的重置机制已不足以完全消除放大器中的残留电荷。
技术实现思路
为了解决上述问题,本专利技术的一态样是于提供一种放大器。放大器包含输出级电路以及补偿电路。输出级电路,包含第一输入端、第二输入端、第一输出端以及第二输出端。补偿电路包含第一电容、第二电容、第三电容与第四电容。第一电容耦接于第一输入端与该第二输出端之间,并用以操作为第一米勒电容。第二电容耦接于第二输入端与第一输出端之间,并用以操作为第二米勒电容。第三电容与第四电容用以根据至少一时脉信号交替地操作为第一米勒电容与第二米勒电容。本专利技术的一态样是于提供一种放大器。放大器包含输出级电路以及补偿电路。输出级电路包含多个输入端以及多个输出端。补偿电路耦接于该些输入端以及该些输出端之间,并用以根据第一时脉信号以及第二时脉信号操作为第一米勒电容以及第二米勒电容。其中补偿电路包含第一电容、第二电容、第三电容以及第四电容。在第一时脉信号的致能期间,第一电容与第二电容操作为第一米勒电容,且第三电容与第四电容操作为第二米勒电容,在第二时脉信号的致能期间,第一电容与第三电容操作为第一米勒电容,且第四电容与第二电容操作为第二米勒电容。本专利技术的一态样是于提供一种重置方法,其包含下列操作:通过第一电容与第二电容根据第一时脉信号操作为对应于放大器的第一输出端的第一米勒电容;通过第三电容与第四电容根据该第一时脉信号操作为对应于放大器的第二输出端的第二米勒电容;通过第一电容与第四电容根据第二时脉信号操作为对应于第一输出端的第一米勒电容;以及通过第三电容与第二电容根据第二时脉信号操作为对应于第二输出端的第二米勒电容。综上所述,本专利技术所提供的放大器与其重置方法可交替的切换米勒电容与放大器的输出端之间的耦接关系,藉此消除前次操作所残留的电荷量。附图说明本专利技术的附图说明如下:图1为根据本专利技术一些实施例所绘示的一种放大器的示意图;图2为根据本专利技术一些实施例所绘示的一种切换式电容电路的示意图;图3A为根据本专利技术一些实施例所绘示的如图3A中放大器的电路示意图;图3B为根据本专利技术一些实施例绘示图1或图2中补偿电路的电路示意图;图3C为根据本专利技术一些实施例绘示图2以及图3B中多个时脉信号的波形示意图;图3D为根据本专利技术一些实施例所绘示当图3C中一时脉信号为高电平时图3A中放大器的操作示意图;图3E为根据本专利技术一些实施例所绘示当图3C中另一时脉信号为高电平时图3A中放大器的操作示意图;以及图4为根据本专利技术一些实施例所绘示的一种重置方法的流程图。附图标记说明:100:放大器110:输入级电路120:输出级电路130:补偿电路I11、I12:输入端O11、O12:输出端VI1、VI2:输入信号VO11、VO12:输出信号I21、I22:输入端O21、O22:输出端VO21、VO22:输出信号Pd1、Nd1:节点Φ1r、Φ2r:时脉信号Φ1、Φ2:时脉信号200:切换式电容电路SW1~SW6:取样开关CH1、CH2:取样电容M1~M9:晶体管VDD:电压GND:地131、132:电容性电路VB1、VB2、Vcmfb:偏压S1~S8:开关CN1、CN2、CP1、CP2:电容+ΔV、-ΔV:信号振幅T1、T2:致能期间S410~S440:操作400:重置方法具体实施方式参照图1,图1为根据本专利技术一些实施例所绘示的一种放大器100的示意图。放大器100包含输入级电路110、输出级电路120以及补偿电路130。输入级电路110包含多个输入端I11与I12以及多个输出端O11与O12。多个输入端I11与I12分别接收多个输入信号VI1以及VI2。于一些实施例中,此些输入信号VI1以及VI2可为差动输入信号。输入级电路110用以提供第一级增益来放大此些输入信号VI1以及VI2,以自多个输出端O11与O12分别输出多个输出信号VO11以及VO12。输出级电路120包含多个输入端I21与I22以及多个输出端O21与O22。输入端I21与输入级电路110的输出端O11耦接至节点Nd1,以接收输出信号VO11。输入端I22与输入级电路110的输出端O12耦接至节点Pd1,以接收输出信号VO12。输出级电路120用以提供第二级增益来放大多个输出信号VO11以及VO12,以自多个输出端O21与O22分别输出多个输出信号VO21以及VO22。补偿电路130耦接于多个输入端I21与I22以及多个输出端O21与O22之间。补偿电路130用以补偿放大器100的频率响应,以设定放大器100的稳定度以及频宽。例如,于一些实施例中,补偿电路130包含多个米勒电容(例如为图3B的电容CN1、CN2、CP1与CP2),其中此些米勒电容耦接于输出端O22、O21与输入端I21、I22之间。于一些实施例中,单一米勒电容可由多个并联的电容实现。于一些实施例中,补偿电路130更用以根据时脉信号Φ1r以及时脉信号Φ2r使此些电容于一定期间内相互耦接。通过此设置方式,可使此些电容作为米勒电容于每次操作后所残存的电荷再循环(chargerecycling)。如此一来,在每次操作中,输出端O21以及输出端O22的电压电平可以被重置至一预设电平(例如为共模电压),以提高输出信号VO21以及VO22的线性度与/或精确度。关于此处之内容将于后述段落参照图3A~图3E说明。参照图2,图2为根据本专利技术一些实施例所绘示的一种切换式电容电路200的示意图。为易于理解,图2与图1的类似元件将指定为相同参考标号。于一些实施例中,切换式电容电路200可应用于模拟至数字转换器。例如,切换式电容电路200可操作为取样保持电路或为相乘式数字模拟转换器(MultiplyingDAC)。上述应用仅为示例,本专利技术并不以此为限。如图2所示,切换式电容电路200包含图1的放大器100、多个取样开关SW1~SW6、多个取样电容CH1以及CH2。多个取样开关SW1~SW4根据时脉信号Φ1导通,且多个取样开关SW5~SW6根据时脉信号Φ2导通,以设置切换式电容电路200的操作模式。例如,如后图3C所示,于一些实施例中,多个时脉信号Φ1与Φ2设置为非重叠的时脉信号。换言之,时脉信号Φ1的致能期间T1不与时脉信号Φ2的致能期间T2重叠。于一些实施例中,致能期间为时脉信号导通开关的期间。为了示例,于本文中,致能期间为时脉信号处于高电平的期间,但本专利技术并不以此为限。在致能期间T1时,多个取样开关SW1~SW4导通且多个取样开关SW5~SW6不导通。于此条件下,切换式电容电路200设置为取样模式。于取样模式中,多个输入信号VI1以及输入信号VI2分别被取样至多个取样电容CH1以及CH2。例如,输入信号VI1以及输入信号VI2为差动输入,多个取样电容CH1以及本文档来自技高网...

【技术保护点】
1.一种放大器,包含:一输出级电路,包含一第一输入端、一第二输入端、一第一输出端以及一第二输出端;以及一补偿电路,包含:一第一电容,耦接于该第一输入端与该第二输出端之间,并用以操作为一第一米勒电容;一第二电容,耦接于该第二输入端与该第一输出端之间,并用以操作为一第二米勒电容;一第三电容;以及一第四电容,其中该第三电容与该第四电容用以根据至少一时脉信号交替地操作为该第一米勒电容与该第二米勒电容。

【技术特征摘要】
1.一种放大器,包含:一输出级电路,包含一第一输入端、一第二输入端、一第一输出端以及一第二输出端;以及一补偿电路,包含:一第一电容,耦接于该第一输入端与该第二输出端之间,并用以操作为一第一米勒电容;一第二电容,耦接于该第二输入端与该第一输出端之间,并用以操作为一第二米勒电容;一第三电容;以及一第四电容,其中该第三电容与该第四电容用以根据至少一时脉信号交替地操作为该第一米勒电容与该第二米勒电容。2.如权利要求1所述的放大器,其中该补偿电路还包含:一第一组开关,用以根据该至少一时脉信号中的一第一时脉信号导通以耦接该第三电容于该第一输入端与该第二输出端之间,以协同该第一电容操作为该第一米勒电容;以及一第二组开关,用以根据该第一时脉信号导通以耦接该第四电容于该第二输入端与该第一输出端之间,以协同该第二电容操作为该第二米勒电容。3.如权利要求2所述的放大器,其中该第一组开关包含一第一开关与一第二开关,该第二组开关包含一第三开关与一第四开关,该第一开关耦接于该第三电容与该第二输出端之间并根据该第一时脉信号导通,该第二开关耦接于该第三电容与该第一输入端之间并根据该第一时脉信号导通,该第三开关耦接于该第四电容与该第二输入端之间并根据该第一时脉信号导通,且该第四开关耦接于该第四电容与该第一输出端之间并根据该第一时脉信号导通。4.如权利要求2所述的放大器,其中该补偿电路还包含:一第三组开关,用以根据该至少一时脉信号中的一第二时脉信号导通以耦接该第三电容于该第二输入端与该第一输出端之间,以协同该第三电容操作为该第二米勒电容;以及一第四组开关,用以根据该第二时脉信号导通以耦接该第四电容于该第一输入端与该第二输出端之间,以协同该第一电容操作为该第一米勒电容。5.如权利要求4所述的放大器,其中该第三组开关包含一第一开关与一第二开关,该第四组开关包含一第三开关与一第四开关,该第一开关耦接于该第三电容与该第一输出端之间并根据该第二时脉信号导通,该第二开关耦接于该第三电容与该第二输入端之间并根据该第二时脉信号导通,该第三开关耦接于该第四电容与该第一输入端之间并根据该第二时脉信号导通,且该第四开关耦接...

【专利技术属性】
技术研发人员:吴健铭雷良焕黄诗雄陈志龙
申请(专利权)人:瑞昱半导体股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1