栅极驱动器电路制造技术

技术编号:20366482 阅读:18 留言:0更新日期:2019-02-16 18:10
本发明专利技术提供一种栅极驱动器电路包括多级单级移位寄存器电路。各级移位寄存器电路包括一双向扫描控制单元、一扫描信号输出单元、一稳压单元以及一电压抬升单元。双向扫描控制单元用以接收一第一扫描控制信号及一第二扫描控制信号。扫描信号输出单元耦接至双向扫描控制单元,用以输出一扫描信号。稳压单元耦接至双向扫描控制单元及扫描信号输出单元,且依据一第一时钟脉冲信号及一第二时钟脉冲信号稳定扫描信号。电压抬升单元耦接至双向扫描控制单元及扫描信号输出单元,且依据一前二级移位寄存器电路的一第一参考电压及一前一级移位寄存器电路的一第二参考电压调整扫描信号。

【技术实现步骤摘要】
栅极驱动器电路
本专利技术是有关于一种栅极驱动器电路,特别是关于一种用于显示装置的栅极驱动器电路。
技术介绍
现有技术中,显示面板通常包括多条栅极线与多条数据线。此些栅极线与此些数据线以交错的方式设置。在每个栅极线与数据线相交的位置设有一个或多个像素。藉由以扫描信号控制耦接至栅极线上的晶体管的开关来选择是否要让数据线上的信号写入像素中,而达到显示的目的。随着人们对显示装置解析度的要求越来越高,显示装置中的栅极线与数据线数量势必随之增加,而使得栅极线与栅极线之间的扫描时间缩短。扫描时间缩短将使得栅极驱动器电路输出到栅极线的扫描信号的上升时间(risingtime)与下降(followingtime)显得更加重要。倘若上升时间/下降时间过长,会使得耦接至栅极线的晶体管来不及开启/关闭,使得像素无法被写入正确的数据,进而影响到显示装置的画面品质。因此,如何缩短栅极驱动器电路输出的扫描信号的上升时间与下降时间,已然成为业界努力的目标之一。
技术实现思路
本专利技术的目的是提出一种栅级驱动电路,能够缩短所输出的扫描信号的上升时间与下降时间。本专利技术实施例提供一种栅极驱动器电路,包括多级单级移位寄存器电路。各级移位寄存器电路包括一双向扫描控制单元、一扫描信号输出单元、一稳压单元以及一电压抬升单元。双向扫描控制单元用以接收一第一扫描控制信号及一第二扫描控制信号。扫描信号输出单元耦接至双向扫描控制单元,用以输出一扫描信号。稳压单元耦接至双向扫描控制单元及扫描信号输出单元。稳压单元依据一第一时钟脉冲信号及一第二时钟脉冲信号稳定扫描信号。电压抬升单元耦接至双向扫描控制单元及扫描信号输出单元,电压抬升单元依据一前二级移位寄存器电路的一第一参考电压及一前一级移位寄存器电路的一第二参考电压调整扫描信号。依据本专利技术的实施例,栅极驱动器电路能够输出具有较短的上升时间与下降时间的扫描信号,使得在栅极线上的晶体管能够在扫描时间内正确地开启或关闭,进而让显示装置中的像素能够被正确地写入或不写入,达到提升显示装置的画面品质的效果。以下结合附图和具体实施例对本专利技术进行详细描述,但不作为对本专利技术的限定。附图说明图1示出依据本专利技术一实施例的一种栅极驱动器电路的方块图;图2示出依据本专利技术一实施例的栅极驱动器电路中的其中一级移位寄存器电路的方块图;图3示出依据本专利技术一实施例的栅极驱动器电路中的其中一级移位寄存器电路的操作时序图;图4示出依据本专利技术另一实施例的栅极驱动器电路中的其中一级移位寄存器电路的方块图;以及图5示出依据本专利技术另一实施例的栅极驱动器电路中的其中一级移位寄存器电路的操作时序图。其中,附图标记:1:栅极驱动器电路101~10K:移位寄存器电路102:双向扫描控制单元104:扫描信号输出单元106:稳压单元108:电压抬升单元U2D:第一扫描控制信号D2U:第二扫描控制信号G[1]~G[K]:扫描信号Vr1:第一参考电压Vr2:第二参考电压CK:第一时钟脉冲信号XCK:第二时钟脉冲信号M1:第一晶体管M2:第二晶体管Msc1:第一扫描控制晶体管Msc2:第二扫描控制晶体管Md1:驱动晶体管Mst1:第一稳压晶体管Mst2:第二稳压晶体管Mst3:第四稳压晶体管Mst4:第四稳压晶体管C1:第一电容Cd:驱动电容Cst:稳压电容具体实施方式下面结合附图对本专利技术的结构原理和工作原理作具体的描述:请参照图1,图1示出依据本专利技术一实施例的栅极驱动器电路的方块图。栅极驱动器电路1包括多个单级移位寄存器电路10_1~10_K,其中K为移位寄存器电路的数量,K为一正整数。栅极驱动器电路1可设置于一显示装置(未示出)中。显示装置可包括多条栅极线(未示出)与多条数据线(未示出),此些栅极线与此些数据线相互交错设置。栅极驱动器电路1可耦接至此些栅极线。进一步来说,栅极驱动器电路1的移位寄存器电路10_1~10_K分别耦接至其中一条栅极线,以提供扫描信号G[1]~G[K]给栅极线的晶体管(未示出)。各级移位寄存器电路10_1~10_K包括一双向扫描控制单元102、一扫描信号输出单元104、一稳压单元106以及一电压抬升单元108。需要理解的是,由于各级移位寄存器电路10_1~10_K具有类似的电路结构,故下文仅以移位寄存器电路10_N作为代表性的示例进行说明。双向扫描控制单元102用以接收一第一扫描控制信号U2D及一第二扫描控制信号D2U。例如,当第一扫描控制信号U2D为高电平,第二扫描控制信号D2U为低电平时,显示装置执行一第一方向的扫描;反之,当第一扫描控制信号U2D为低电平,第二扫描控制信号D2U为高电平时,显示装置执行一第二方向的扫描。一般来说,第一方向与第二方向是相反的,例如,第一方向为由上至下,第二方向为由下至上。扫描信号输出单元104耦接至双向扫描控制单元102,用以输出扫描信号G[N]。扫描信号G[N]可输出至耦接至栅极线的晶体管,使得晶体管可受控于扫描信号G[N]开启或关闭。稳压单元106耦接至双向扫描控制单元102及扫描信号输出单元104,且依据一第一时钟脉冲信号及一第二时钟脉冲信号稳定扫描信号G[N]。第一时钟脉冲信号与第二时钟脉冲信号不相同。在本实施例中,第一时钟脉冲信号与第二时钟脉冲信号实质上反向。例如当第一时钟脉冲信号为高电平时,第二时钟脉冲信号为低电平;反之,当第一时钟脉冲信号为低电平时,第二时钟脉冲信号为高电平。然而,考虑到实际电路的需求,第一时钟脉冲信号与第二时钟脉冲信号并不受限于上述限制。电压抬升单元108耦接至双向扫描控制单元102及扫描信号输出单元104,且依据一前二级移位寄存器电路10_N-2的一第一参考电压Vr1及一前一级移位寄存器电路10_N-1的一第二参考电压Vr2调整扫描信号G[N]。关于移位寄存器电路10_1~10_K的详细结构,将在下文进一步说明。请参照图2,图2示出依据本专利技术一实施例的栅极驱动器电路中的其中一级移位寄存器电路的方块图。由于各级移位寄存器电路10_1~10_K具有类似的电路结构,本实施例以移位寄存器电路10_N为代表性的示例进行说明。双向扫描控制单元102包括一第一扫描控制晶体管Mscl以及一第二扫描晶体管Msc2。第一扫描控制晶体管Msc1耦接至扫描信号输出单元104、电压抬升单元108及稳压单元106。第一扫描控制晶体管可用以接收第一扫描控制信号U2D,并依据第一扫描控制信号U2D及前二级移位寄存器电路10_N-2输出的扫描信号G[N+2]开启或关闭。第二扫描控制晶体管Msc2耦接至扫描信号输出单元104、电压抬升单元108、稳压单元106及第一扫描控制晶体管Msc1。第二扫描控制晶体管Mst2可用以接收第二扫描控制信号D2U,并依据第二扫描控制信号D2U及一后二移位寄存器电路10_N+2输出的扫描信号G[N+2]开启或关闭。扫描信号输出单元104包括一驱动晶体管Md1以及一驱动电容Cd。驱动晶体管Md1的一栅极耦接至电压抬升单元108。驱动晶体管Md1除栅极以外的一端接收第一时钟脉冲信号CK。驱动晶体管Md1除栅极以外的另一端用以输出扫描信号G[N]。驱动电容Cd的一端耦接至驱动晶体管Md1的栅极及电压抬升单元108。驱动电容Cd的另一端耦接至驱动晶体管Md1且用以输出扫描信号G[N本文档来自技高网...

【技术保护点】
1.一种栅极驱动器电路,其特征在于,包括:复数级单级移位寄存器电路,各级该移位寄存器电路包括:一双向扫描控制单元,用以接收一第一扫描控制信号及一第二扫描控制信号;一扫描信号输出单元,耦接至该双向扫描控制单元,该扫描信号输出单元用以输出一扫描信号;一稳压单元,耦接至该双向扫描控制单元及该扫描信号输出单元,该稳压单元依据一第一时钟脉冲信号及一第二时钟脉冲信号稳定该扫描信号;以及一电压抬升单元,耦接至该双向扫描控制单元及该扫描信号输出单元,该电压抬升单元依据一前二级移位寄存器电路的一第一参考电压及一前一级移位寄存器电路的一第二参考电压调整该扫描信号。

【技术特征摘要】
2018.05.28 TW 1071181391.一种栅极驱动器电路,其特征在于,包括:复数级单级移位寄存器电路,各级该移位寄存器电路包括:一双向扫描控制单元,用以接收一第一扫描控制信号及一第二扫描控制信号;一扫描信号输出单元,耦接至该双向扫描控制单元,该扫描信号输出单元用以输出一扫描信号;一稳压单元,耦接至该双向扫描控制单元及该扫描信号输出单元,该稳压单元依据一第一时钟脉冲信号及一第二时钟脉冲信号稳定该扫描信号;以及一电压抬升单元,耦接至该双向扫描控制单元及该扫描信号输出单元,该电压抬升单元依据一前二级移位寄存器电路的一第一参考电压及一前一级移位寄存器电路的一第二参考电压调整该扫描信号。2.如权利要求1所述的栅极驱动器电路,其特征在于,其中各该电压抬升单元包括:一第一晶体管,依据该第一参考电压及该第二参考电压开启或关闭;一第二晶体管,耦接至该第一晶体管,该第二晶体管依据一后二级移位寄存器电路输出的该扫描信号开启或关闭;以及一第一电容,耦接至该第一晶体管、该第二晶体管、该双向扫描控制单元及该扫描信号输出单元。3.如权利要求2所述的栅极驱动器电路,其特征在于,其中各级该移位寄存器电路的该扫描信号输出单元包括:一驱动晶体管,该驱动晶体管的一栅极耦接至该电压抬升单元;以及一驱动电容,该驱动电容的一端耦接至该驱动晶体管的该栅极及该电压抬升单元,该驱动电容的另一端耦接至该驱动晶体管且用以输出该扫描信号,其中该第一参考电压为该前二级移位寄存器电路输出的该扫描信号,该第二参考电压为该前一级移位寄存器电路输出的该扫描信号。4.如权利要求3所述的栅极驱动器电路,其特征在于,其中各该驱动晶体管的该栅极的电压波形包括一第一阶段、一第二阶段及一第三阶段,于该第一阶段,各该驱动晶体管的该栅极的电压波形由一初始电平抬升至一第一步阶电平,于该第二阶段,各该驱动晶体管的该栅极的电压波形由该第一步阶电平抬升至一第二步阶电平,于该第三阶段,各该驱动晶体管的该栅极的电压波形由该第二步阶电平抬升至一第三步阶电平。5.如权利要求3所述的栅极驱动器电路,其特征在于,其中于该第一阶段,该第一参考电压为高电平,该第二参考电压为低电平;于该第二阶段,该第一参考电压由高电平转为低电平,该第二参考电压为高电平;于该第三阶段,该第一参考电压为低电平,该第二参考电压由高电平转为低电平,且该第一时钟脉冲信号为高电平。6.如权利要求2所述的栅极驱动器电路,其特征在于...

【专利技术属性】
技术研发人员:邓名扬林志隆蔡孟杰
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1