一种基于CPLD实现的打印机电路制造技术

技术编号:20185597 阅读:106 留言:0更新日期:2019-01-23 04:18
本实用新型专利技术公开一种基于CPLD实现的打印机电路,包括处理器、传感器板、走纸电机驱动芯片、字车电机驱动芯片、纠偏电机驱动芯片、并口插座、基于CPLD实现的传感器检测电路、基于CPLD实现的电机驱动电路以及基于CPLD实现的并口驱动电路。处理器经基于CPLD实现的传感器检测电路与传感器板相连,处理器经基于CPLD实现的电机驱动电路与走纸电机驱动芯片、字车电机驱动芯片和纠偏电机驱动芯片相连,处理器经基于CPLD实现的并口驱动电路与并口插座相连。本实用新型专利技术简化了打印机电路,减少了物料的使用数量,并且优化了PCB板的布线布局。

【技术实现步骤摘要】
一种基于CPLD实现的打印机电路
本技术属于打印机
,特别涉及了一种基于CPLD实现的打印机电路。
技术介绍
在打印机的设计中,由于逻辑的需要,在并行接口电路、传感器逻辑电路以及电机控制逻辑电路中使用大量的逻辑器件。生产加工打印机主板时,在实现相同功能电路的情况下,若能减少元器件的使用量,不仅能够降低成本,便于生产管理,提高生产效率,并且可以合理地优化PCB板的布线布局,有利于打印机的电磁兼容性。
技术实现思路
为了解决上述
技术介绍
提出的技术问题,本技术旨在提供一种基于CPLD实现的打印机电路,采用CPLD简化打印机电路中的传感器检测电路、电机驱动电路和并口驱动电路,减少元器件的使用量,优化布线布局。为了实现上述技术目的,本技术的技术方案为:一种基于CPLD实现的打印机电路,包括处理器、传感器板、走纸电机驱动芯片、字车电机驱动芯片、纠偏电机驱动芯片以及并口插座;还包括基于CPLD实现的传感器检测电路、基于CPLD实现的电机驱动电路以及基于CPLD实现的并口驱动电路,处理器经基于CPLD实现的传感器检测电路与传感器板相连,处理器经基于CPLD实现的电机驱动电路与走纸电机驱动芯片、字车电机驱动芯片和纠偏电机驱动芯片相连,处理器经基于CPLD实现的并口驱动电路与并口插座相连。所述基于CPLD实现的传感器检测电路包括第一~第六输入端口、第一~第二输出端口、第一~第六输入级缓冲器、第一~第二输出级缓冲器、第一~第三与门以及第一~第三或门;第一组纸张纠偏信号经第一输入端口接入第一输入级缓冲器的输入端,第二组纸张纠偏信号经第二输入端口接入第二级缓冲器的输入端,第一输入级缓冲器的输出端和第二输入级缓冲器的输出端分别连接第一与门的两个输入端,第三组纸张纠偏信号经第三输入端口接入第三输入级缓冲器的输入端,第四组纸张纠偏信号经第四输入端口接入第四输入级缓冲器的输入端,第三输入级缓冲器的输出端和第四输入级缓冲器的输出端分别连接第二与门的两个输入端,第二输入级缓冲器的输出端和第三输入级缓冲器的输出端分别连接第三与门的两个输入端,第一与门的输出端和第三与门的输出端分别连接第一或门的两个输入端,第一或门的输出端和第二与门的输出端分别连接第二或门的两个输入端,第二或门的输出端连接第一输出级缓冲器的输入端,第一输出级缓冲器的输出端经第一输出端口输出纸张纠偏成功信号;第一组纸张有效传感器信号经第五输入端口接入第五输入级缓冲器的输入端,第二组纸张有效传感器信号经第六输入端口接入第六输入级缓冲器的输入端,第五输入级缓冲器的输出端和第六输入级缓冲器的输出端分别连接第三或门的两个输入端,第三或门的输出端连接第二输出级缓冲器的输入端,第二输出级缓冲器的输出端经第二输出端口输出确认有纸信号。进一步地,所述基于CPLD实现的电机驱动电路包括第七~第十八输入端口、第七~第十八输入级缓冲器、第一~第六或非门、第三~第八输出级缓冲器以及第三~第八输出端口;纠偏电机A相的两个驱动信号分别经第七、第八输入端口接入第七、第八输入级缓冲器的输入端,第七、第八输入级缓冲器的输入端分别连接第一或非门的两个输入端,第一或非门的输出端连接第三输出级缓冲器的输入端,第三输出级缓冲器的输出端经第三输出端口输出纠偏电机A相电流控制信号,纠偏电机B相的两个驱动信号分别经第九、第十输入端口接入第九、第十输入级缓冲器的输入端,第九、第十输入级缓冲器的输入端分别连接第二或非门的两个输入端,第二或非门的输出端连接第四输出级缓冲器的输入端,第四输出级缓冲器的输出端经第四输出端口输出纠偏电机B相电流控制信号;走纸电机A相的两个驱动信号分别经第十一、第十二输入端口接入第十一、第十二输入级缓冲器的输入端,第十一、第十二输入级缓冲器的输入端分别连接第三或非门的两个输入端,第三或非门的输出端连接第五输出级缓冲器的输入端,第五输出级缓冲器的输出端经第五输出端口输出走纸电机A相电流控制信号,走纸电机B相的两个驱动信号分别经第十三、第十四输入端口接入第十三、第十四输入级缓冲器的输入端,第十三、第十四输入级缓冲器的输入端分别连接第四或非门的两个输入端,第四或非门的输出端连接第六输出级缓冲器的输入端,第六输出级缓冲器的输出端经第六输出端口输出走纸电机B相电流控制信号;字车电机A相的两个驱动信号分别经第十五、第十六输入端口接入第十五、第十六输入级缓冲器的输入端,第十五、第十六输入级缓冲器的输入端分别连接第五或非门的两个输入端,第五或非门的输出端连接第七输出级缓冲器的输入端,第七输出级缓冲器的输出端经第七输出端口输出字车电机A相电流控制信号,字车电机B相的两个驱动信号分别经第十七、第十八输入端口接入第十七、第十八输入级缓冲器的输入端,第十七、第十八输入级缓冲器的输入端分别连接第六或非门的两个输入端,第六或非门的输出端连接第八输出级缓冲器的输入端,第八输出级缓冲器的输出端经第八输出端口输出字车电机B相电流控制信号。进一步地,所述基于CPLD实现的并口驱动电路包括18条支路;其中第1~第13条支路的结构相同,其依次包含输入端口、输入级缓冲器、反相器、输出级缓冲器和输出端口,第1~第13条支路的输入端口分别输入8位并口数据输入信号、主机选择输入信号、自动进纸输入信号、外部中断输入信号、并口初始化输入信号、并口数据有效输入信号;其中第14~第18条支路的结构相同,其依次包含输入端口、输入级缓冲器、中间级缓冲器、输出级缓冲器和输出端口,第14~第18条支路的输入端口分别输入并口数据接收应答输入信号、并口总线状态忙输入信号、错误状态输入信号、联机状态输入信号和纸张有效输入信号。采用上述技术方案带来的有益效果:本技术通过CPLD实现打印机电路中的传感器检测电路、电机驱动电路和并口驱动电路,不仅简化了打印机电路,减少了物料的使用数量,便于生产管理,提高生产效率,并且可以优化PCB板的布线布局,有利于整机的EMC。附图说明图1是本技术打印机电路中需要通过CPLD实现的电路部分示意图;图2是本技术中基于CPLD实现的传感器检测电路图;图3是本技术中基于CPLD实现的电机驱动电路;图4是本技术中基于CPLD实现的并口驱动电路。具体实施方式以下将结合附图,对本技术的技术方案进行详细说明。如图1所示,本技术需要通过CPLD实现的是虚线框1、2、3所代表的传感器检测电路、电机驱动电路和并口驱动电路。图2为CPLD实现的传感器检测电路图。其中:S1为第1组纸张纠偏信号;S2为第2组纸张纠偏信号;S3为第3组纸张纠偏信号;S4为第4组纸张纠偏信号;S5为纸张有效传感器信号;S6为纸张有效传感器信号;FTRPE为确认有纸信号;当S5或S6中有一个信号为高电平时,则FTRPE信号有效;FPSS为纸张纠偏成功信号;S1与S2、S2与S3、S3与S4这3组信号中有一组为高电平时,FPSS信号有效,指示纸张纠偏成功。图3为CPLD实现的电机驱动电路图。其中:TFM0,TFM1,TFM2,TFM3为纠偏电机的相驱动信号(电机为两相电机,每一相有2个励磁驱动信号);TFAI,TFBI是纠偏电机的相电流控制信号。LFM0,LFM1,LFM2,LFM3为走纸电机的相驱动信号;LFAI,LFBI是走纸电机本文档来自技高网...

【技术保护点】
1.一种基于CPLD实现的打印机电路,包括处理器、传感器板、走纸电机驱动芯片、字车电机驱动芯片、纠偏电机驱动芯片以及并口插座,其特征在于:还包括基于CPLD实现的传感器检测电路、基于CPLD实现的电机驱动电路以及基于CPLD实现的并口驱动电路,处理器经基于CPLD实现的传感器检测电路与传感器板相连,处理器经基于CPLD实现的电机驱动电路与走纸电机驱动芯片、字车电机驱动芯片和纠偏电机驱动芯片相连,处理器经基于CPLD实现的并口驱动电路与并口插座相连;所述基于CPLD实现的传感器检测电路包括第一~第六输入端口、第一~第二输出端口、第一~第六输入级缓冲器、第一~第二输出级缓冲器、第一~第三与门以及第一~第三或门;第一组纸张纠偏信号经第一输入端口接入第一输入级缓冲器的输入端,第二组纸张纠偏信号经第二输入端口接入第二级缓冲器的输入端,第一输入级缓冲器的输出端和第二输入级缓冲器的输出端分别连接第一与门的两个输入端,第三组纸张纠偏信号经第三输入端口接入第三输入级缓冲器的输入端,第四组纸张纠偏信号经第四输入端口接入第四输入级缓冲器的输入端,第三输入级缓冲器的输出端和第四输入级缓冲器的输出端分别连接第二与门的两个输入端,第二输入级缓冲器的输出端和第三输入级缓冲器的输出端分别连接第三与门的两个输入端,第一与门的输出端和第三与门的输出端分别连接第一或门的两个输入端,第一或门的输出端和第二与门的输出端分别连接第二或门的两个输入端,第二或门的输出端连接第一输出级缓冲器的输入端,第一输出级缓冲器的输出端经第一输出端口输出纸张纠偏成功信号;第一组纸张有效传感器信号经第五输入端口接入第五输入级缓冲器的输入端,第二组纸张有效传感器信号经第六输入端口接入第六输入级缓冲器的输入端,第五输入级缓冲器的输出端和第六输入级缓冲器的输出端分别连接第三或门的两个输入端,第三或门的输出端连接第二输出级缓冲器的输入端,第二输出级缓冲器的输出端经第二输出端口输出确认有纸信号。...

【技术特征摘要】
1.一种基于CPLD实现的打印机电路,包括处理器、传感器板、走纸电机驱动芯片、字车电机驱动芯片、纠偏电机驱动芯片以及并口插座,其特征在于:还包括基于CPLD实现的传感器检测电路、基于CPLD实现的电机驱动电路以及基于CPLD实现的并口驱动电路,处理器经基于CPLD实现的传感器检测电路与传感器板相连,处理器经基于CPLD实现的电机驱动电路与走纸电机驱动芯片、字车电机驱动芯片和纠偏电机驱动芯片相连,处理器经基于CPLD实现的并口驱动电路与并口插座相连;所述基于CPLD实现的传感器检测电路包括第一~第六输入端口、第一~第二输出端口、第一~第六输入级缓冲器、第一~第二输出级缓冲器、第一~第三与门以及第一~第三或门;第一组纸张纠偏信号经第一输入端口接入第一输入级缓冲器的输入端,第二组纸张纠偏信号经第二输入端口接入第二级缓冲器的输入端,第一输入级缓冲器的输出端和第二输入级缓冲器的输出端分别连接第一与门的两个输入端,第三组纸张纠偏信号经第三输入端口接入第三输入级缓冲器的输入端,第四组纸张纠偏信号经第四输入端口接入第四输入级缓冲器的输入端,第三输入级缓冲器的输出端和第四输入级缓冲器的输出端分别连接第二与门的两个输入端,第二输入级缓冲器的输出端和第三输入级缓冲器的输出端分别连接第三与门的两个输入端,第一与门的输出端和第三与门的输出端分别连接第一或门的两个输入端,第一或门的输出端和第二与门的输出端分别连接第二或门的两个输入端,第二或门的输出端连接第一输出级缓冲器的输入端,第一输出级缓冲器的输出端经第一输出端口输出纸张纠偏成功信号;第一组纸张有效传感器信号经第五输入端口接入第五输入级缓冲器的输入端,第二组纸张有效传感器信号经第六输入端口接入第六输入级缓冲器的输入端,第五输入级缓冲器的输出端和第六输入级缓冲器的输出端分别连接第三或门的两个输入端,第三或门的输出端连接第二输出级缓冲器的输入端,第二输出级缓冲器的输出端经第二输出端口输出确认有纸信号。2.根据权利要求1所述基于CPLD实现的打印机电路,其特征在于:所述基于CPLD实现的电机驱动电路包括第七~第十八输入端口、第七~第十八输入级缓冲器、第一~第六或非门、第三~第八输出级缓冲器以及第三~第八输出端口;纠偏电机A相的两个驱动信号分别经第七、第八输入端口接入第七、第八输入级缓冲器的输入端,第七、第八输入级缓冲器的输入端分别连接第一或非门的两个输入端,第一或非门的输出端连接第三输出级缓冲器的输入...

【专利技术属性】
技术研发人员:徐森
申请(专利权)人:南京富士通电子信息科技股份有限公司
类型:新型
国别省市:江苏,32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1