一种防止无刷电机共态导通电路制造技术

技术编号:20164231 阅读:45 留言:0更新日期:2019-01-19 00:17
本发明专利技术提供了一种防止无刷电机共态导通电路,涉及电机控制技术领域。该防止无刷电机的第一逻辑芯片、第二逻辑芯片、第三逻辑芯片以及驱动电路依次电连接,第一逻辑芯片用于与一信号源电连接,以接收信号源输入的三对互补信号,第一逻辑芯片用于对信号源进行处理,以当互补信号为共态导通信号时,生成反向信号,第二逻辑芯片用于对信号源输出的信号进行反向处理,并将处理后的信号传输至第三逻辑芯片,驱动电路还用于与一无刷电机电连接,驱动电路用于在第三逻辑芯片处于使能状态时控制无刷电机工作。本发明专利技术提供的防止无刷电机共态导通电路具有防止在共态导通现象下功率管烧坏的优点。

【技术实现步骤摘要】
一种防止无刷电机共态导通电路
本专利技术涉及电机控制
,具体而言,涉及一种防止无刷电机共态导通电路。
技术介绍
随着智能设备的发展和应用,无刷电机作为一种常见的电动执行单元,得到越来越多的广泛应用。其中在日常的硬件调试中,由于前期的电路设计不当或软件错乱以及器件自身质量等原因,有时会出现共态导通的这种现象,从而导致功率管烧坏。有鉴于此,如何解决上述问题,是本领域技术人员关注的重点。
技术实现思路
本专利技术的目的在于提供一种防止无刷电机共态导通电路,以解决现有技术中无刷电机在使用过程中出现共态导通的现象,导致功率管烧坏的问题。本专利技术的目的还在于提供一种应用上述防止无刷电机共态导通电路的电子装置。本专利技术是这样实现的:本实施新型实施例提供了一种防止无刷电机共态导通电路,所述防止无刷电机共态导通电路包括第一逻辑芯片、第二逻辑芯片、第三逻辑芯片以及驱动电路,所述第一逻辑芯片、所述第二逻辑芯片、所述第三逻辑芯片以及所述驱动电路依次电连接,所述第一逻辑芯片用于与一信号源电连接,以接收所述信号源输入的三对互补信号,所述第一逻辑芯片用于对所述信号源进行处理,以当所述互补信号为共态导通信号时,生成反向信号,所述第二逻辑芯片用于对所述信号源输出的信号进行反向处理,并将处理后的信号传输至所述第三逻辑芯片,所述驱动电路还用于与一无刷电机电连接,所述驱动电路用于在所述第三逻辑芯片处于使能状态时控制所述无刷电机工作进一步地,所述防止无刷电机共态导通电路还包括肖基特二极管组件,所述第一逻辑芯片、所述肖基特二极管组件以及所述第二逻辑芯片依次电连接。进一步地,所述第一逻辑芯片包括第一与非门、第二与非门、第三与非门以及第四与非门,所述第一与非门的输入端与信号源的第一对互补信号连接,所述第二与非门的输入端与信号源的第二对互补信号连接,所述第三与非门的输入端与信号源的第三对互补信号连接,所述第四与非门的输入端空载,所述第一与非门、所述第二与非门、所述第三与非门以及所述第四与非门的输出端均与所述肖基特二极管组件电连接。进一步地,所述肖基特二极管组件包括第一二极管、第二二极管、第三二极管以及第四二极管,所述第一与非门的输出端与所述第一二极管的负极电连接,所述第二与非门的与所述第四二极管电连接,所述第三与非门的输出端与所述第三二极管的负极电连接,所述第四与非门的输出端与所述第二二极管的负极电连接,所述第一二极管、所述第二二极管、所述第三二极管以及所述第四二极管的正极均分别与一电源以及所述第二逻辑芯片电连接。进一步地,所述第二逻辑芯片包括第一非门,所述第一非门的输入端与所述第一二极管、第二二极管、第三二极管以及第四二极管的正极均电连接,所述第一非门的输出端与所述第三逻辑芯片的使能端电连接。进一步地,所述防止无刷电机共态导通电路还包括示警单元,所述示警单元与所述第一逻辑芯片电连接,所述示警单元用于在所述三对互补信号中出现共态导通信号时进行示警。进一步地,所述示警单元包括第二非门、电阻以及发光二极管,所述第二非门的输入端与所述第一逻辑芯片的输出端电连接,所述第二非门的输出端与所述电阻、所述发光二极管串联后接地。进一步地,所述示警单元还包括电容,所述电容的一端与所述第二非门的输出端电连接,所述电容的另一端接地。进一步地,所述第一逻辑芯片的型号包括SN74HCT00PW,所述第二逻辑芯片的型号包括SN74LVC2G04DBVR,所述第三逻辑芯片的型号包括SN74HCT245PWR。进一步地,所述第三逻辑芯片用于在使能端接收到低电平信号时处于使能状态,且用于在使能端接收到高电平信号时处于禁能状态。相对现有技术,本专利技术具有以下有益效果:本专利技术提供一种防止无刷电机共态导通电路,该防止无刷电机共态导通电路包括第一逻辑芯片、第二逻辑芯片、第三逻辑芯片以及驱动电路,第一逻辑芯片、第二逻辑芯片、第三逻辑芯片以及驱动电路依次电连接,第一逻辑芯片用于与一信号源电连接,以接收信号源输入的三对互补信号,第一逻辑芯片用于对信号源进行处理,以当互补信号为共态导通信号时,生成反向信号,第二逻辑芯片用于对信号源输出的信号进行反向处理,并将处理后的信号传输至第三逻辑芯片,驱动电路还用于与一无刷电机电连接,驱动电路用于在第三逻辑芯片处于使能状态时控制无刷电机工作。其中,由于在无刷电机的使用中,当信号源出现中的任意一对互补信号出现共态导通信号时,对其第一逻辑芯片将对其进行反向处理,用时将第二逻辑芯片会对信号再次反向,进而使第三逻辑芯片的使能端接收到的为禁能信号,第三逻辑芯片处于不工作状态,因此避免了三对互补信号直接通过第三逻辑芯片从而引起整个电路出现共态导通现象,导致输出大电流把驱动电路中的功率管烧坏。为使本专利技术的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。附图说明为使本专利技术实施例的目的、技术方案和优点更加清楚,下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本专利技术一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本专利技术实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本专利技术的实施例的详细描述并非旨在限制要求保护的本专利技术的范围,而是仅仅表示本专利技术的选定实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。图1示出了本专利技术实施例所提供的防止无刷电机共态导通电路的模块示意图。图2示出了本专利技术实施例所提供的防止无刷电机共态导通电路的原理图。图3示出了本专利技术实施例所提供的防止无刷电机共态导通电路的第一逻辑芯片与第二逻辑芯片的电路图。图4示出了本专利技术实施例所提供的第三逻辑芯片的电路图。图标:100-防止无刷电机共态导通电路;110-第一逻辑芯片;120-第二逻辑芯片;130-第三逻辑芯片;140-驱动电路;150-肖基特二极管组件;160-示警单元。具体实施方式下面将结合本专利技术实施例中附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本专利技术实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本专利技术的实施例的详细描述并非旨在限制要求保护的本专利技术的范围,而是仅仅表示本专利技术的选定实施例。基于本专利技术的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本专利技术保护的范围。在本专利技术的描述中,还需要说明的是,除非另有明确的规定和限定,术语“设置”、“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本专利技术中的具体含义。应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。下面结合附图,对本专利技术的一些实施方式做详细说明。在不冲突的情况下,下述的实施例及实施例中的特征可以相互组合。第一实施例请本文档来自技高网...

【技术保护点】
1.一种防止无刷电机共态导通电路,其特征在于,所述防止无刷电机共态导通电路包括第一逻辑芯片、第二逻辑芯片、第三逻辑芯片以及驱动电路,所述第一逻辑芯片、所述第二逻辑芯片、所述第三逻辑芯片以及所述驱动电路依次电连接,所述第一逻辑芯片用于与一信号源电连接,以接收所述信号源输入的三对互补信号,所述第一逻辑芯片用于对所述信号源进行处理,以当所述互补信号为共态导通信号时,生成反向信号,所述第二逻辑芯片用于对所述信号源输出的信号进行反向处理,并将处理后的信号传输至所述第三逻辑芯片,所述驱动电路还用于与一无刷电机电连接,所述驱动电路用于在所述第三逻辑芯片处于使能状态时控制所述无刷电机工作。

【技术特征摘要】
1.一种防止无刷电机共态导通电路,其特征在于,所述防止无刷电机共态导通电路包括第一逻辑芯片、第二逻辑芯片、第三逻辑芯片以及驱动电路,所述第一逻辑芯片、所述第二逻辑芯片、所述第三逻辑芯片以及所述驱动电路依次电连接,所述第一逻辑芯片用于与一信号源电连接,以接收所述信号源输入的三对互补信号,所述第一逻辑芯片用于对所述信号源进行处理,以当所述互补信号为共态导通信号时,生成反向信号,所述第二逻辑芯片用于对所述信号源输出的信号进行反向处理,并将处理后的信号传输至所述第三逻辑芯片,所述驱动电路还用于与一无刷电机电连接,所述驱动电路用于在所述第三逻辑芯片处于使能状态时控制所述无刷电机工作。2.如权利要求1所述的防止无刷电机共态导通电路,其特征在于,所述防止无刷电机共态导通电路还包括肖基特二极管组件,所述第一逻辑芯片、所述肖基特二极管组件以及所述第二逻辑芯片依次电连接。3.如权利要求2所述的防止无刷电机共态导通电路,其特征在于,所述第一逻辑芯片包括第一与非门、第二与非门、第三与非门以及第四与非门,所述第一与非门的输入端与信号源的第一对互补信号连接,所述第二与非门的输入端与信号源的第二对互补信号连接,所述第三与非门的输入端与信号源的第三对互补信号连接,所述第四与非门的输入端空载,所述第一与非门、所述第二与非门、所述第三与非门以及所述第四与非门的输出端均与所述肖基特二极管组件电连接。4.如权利要求3所述的防止无刷电机共态导通电路,其特征在于,所述肖基特二极管组件包括第一二极管、第二二极管、第三二极管以及第四二极管,所述第一与非门的输出端与所述第一二极管的负极电连接,所述第二与非门的与所述第四二极管电连接,所述...

【专利技术属性】
技术研发人员:张明智陈家志
申请(专利权)人:广东嘉腾机器人自动化有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1