一种移位寄存器、栅极驱动电路、显示面板及显示装置制造方法及图纸

技术编号:20122184 阅读:21 留言:0更新日期:2019-01-16 12:50
本发明专利技术实施例提供的一种移位寄存器、栅极驱动电路、显示面板及显示装置,包括:复位模块和第一电容;其中,复位模块被构造成:在复位信号加载至所述复位控制端时,将所述上拉节点的电位复位至第一参考电压,并在复位模块的复位控制端设置有第一电容对复位控制端的电位进行保持,通过第一电压信号和第二电压信号的输入,使得复位控制端的电位提高,从而实现对上拉节点充分的放电,以缓解移位寄存器多次输出的问题,保证显示面板的正常显示。

A shift register, gate drive circuit, display panel and display device

The embodiment of the present invention provides a shift register, a gate drive circuit, a display panel and a display device, including a reset module and a first capacitor, in which a reset module is constructed: when the reset signal is loaded to the reset control terminal, the potential of the pull-up node is reset to the first reference voltage, and a first capacitor pair is set at the reset control terminal of the reset module. The potential of the reset control terminal is maintained, and the potential of the reset control terminal is increased by the input of the first and second voltage signals, so that the full discharge of the pull-up node can be realized to alleviate the problem of multiple output of the shift register and ensure the normal display of the display panel.

【技术实现步骤摘要】
一种移位寄存器、栅极驱动电路、显示面板及显示装置
本专利技术涉及显示
,尤其涉及一种移位寄存器、栅极驱动电路、显示面板及显示装置。
技术介绍
随着显示技术的飞速发展,显示器呈现出了高集成度和低成本的发展趋势。其中,GOA(GateDriveronArray,阵列基板行驱动)技术将TFT(ThinFilmTransistor,薄膜晶体管)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省去栅极集成电路(IC,IntegratedCircuit)的绑定(Bonding)区域以及扇出(Fan-out)区域的布线空间,不仅可以在材料成本和制作工艺两方面降低产品成本,而且可以使显示面板做到两边对称和窄边框的美观设计;并且,这种集成工艺还可以省去栅极扫描线方向的Bonding工艺,从而提高了产能和良率。一般的栅极驱动电路均是由多个级联的移位寄存器组成,各级移位寄存器的驱动信号输出端分别对应连接一条栅线,通过各级移位寄存器实现依次向显示面板上的各行栅线输入扫描信号。但是,由于在低温下晶体管的沟道电流降低,会导致上拉节点的放电不充分,从而使得移位寄存器产生多次输出,该种多次输出不仅会影响该级移位寄存器对应行的显示,还会由于级联影响其他级移位寄存器对应行的显示,最终导致画面显示异常。因此,如何在低温下缓解上拉节点的放电不充分是本领域技术人员亟待解决的技术问题。
技术实现思路
有鉴于此,本专利技术实施例提供一种移位寄存器、栅极驱动电路、显示面板及显示装置,用以解决现有的移位寄存器中的上拉节点放电不充分导致移位寄存器多次输出的问题。因此,本专利技术实施例提供了一种移位寄存器,包括:复位模块,所述复位模块具有第一端、第二端和复位控制端,所述复位模块的第一端连接至第一参考电压信号端,所述复位模块的第二端连接至所述移位寄存器的上拉节点,所述复位模块被构造成:在复位信号加载至所述复位控制端时,将所述上拉节点的电位复位至第一参考电压;和第一电容,所述第一电容具有相对设置的第一电极和第二电极,所述第一电容的第一电极与所述复位控制端相连,并且所述第一电容被配置为:所述第一电容的第一电极能够被加载第一电压信号,所述第一电容的第二电极能够被加载第二电压信号;其中,所述第一电压信号与所述第二电压信号的波形相同,且所述第一电压信号的起始沿早于所述第二电压信号的起始沿。在一种可能的实现方式中,本专利技术实施例提供的上述移位寄存器中,所述复位模块包括:第一晶体管;所述第一晶体管的栅极与所述第一电压信号端和所述第一电容的第一电极相连,所述第一晶体管的第一极与所述第一参考电压信号端相连,所述第一晶体管的第二极与所述上拉节点相连。在一种可能的实现方式中,本专利技术实施例提供的上述移位寄存器中,还包括:第二晶体管;所述第二晶体管的栅极和所述第二晶体管的第一极均与输入信号端相连,所述第二晶体管的第二极与所述上拉节点相连;所述第二晶体管被构造成:在所述输入信号端的控制下将所述输入信号端的信号提供给所述上拉节点。在一种可能的实现方式中,本专利技术实施例提供的上述移位寄存器中,还包括:第三晶体管;所述第三晶体管的栅极与所述上拉节点相连,所述第三晶体管的第一极与时钟信号端相连,所述第三晶体管的第二极与第一信号输出端相连;所述第三晶体管被构造成:在所述上拉节点的电位的控制下将所述时钟信号端的信号提供给所述第一信号输出端。在一种可能的实现方式中,本专利技术实施例提供的上述移位寄存器中,还包括:第四晶体管;所述第四晶体管的栅极与所述上拉节点相连,所述第四晶体管的第一极与时钟信号端相连,所述第四晶体管的第二极与第二信号输出端相连;所述第四晶体管被构造成:在所述上拉节点的控制下将所述时钟信号端的信号提供给所述第二信号输出端。在一种可能的实现方式中,本专利技术实施例提供的上述移位寄存器中,还包括:第二电容;所述第二电容具有相对设置的第一电极和第二电极,所述第二电容的第一电极与所述上拉节点相连,所述第二电容的第二极与第一信号输出端相连,并且所述第二电容构造成:保持所述上拉节点与所述第一信号输出端之间的电压差稳定。在一种可能的实现方式中,本专利技术实施例提供的上述移位寄存器中,所有所述晶体管均为N型晶体管,或所有晶体管均为P型晶体管。相应地,本专利技术实施例还提供了一种栅极驱动电路,包括本专利技术实施例提供的上述任一种移位寄存器;第n级移位寄存器的第一电压信号端与第n+1级移位寄存器的第二信号输出端相连;所述第n级移位寄存器的第二电压信号端与第n+2级移位寄存器的第二信号输出端相连。相应地,本专利技术实施例还提供了一种显示面板,包括本专利技术实施例提供的上述栅极驱动电路。相应地,本专利技术实施例还提供了一种显示装置,包括本专利技术实施例提供的上述显示面板。本专利技术有益效果如下:本专利技术实施例提供的一种移位寄存器、栅极驱动电路、显示面板及显示装置,包括:复位模块和第一电容;其中,复位模块被构造成:在复位信号加载至所述复位控制端时,将所述上拉节点的电位复位至第一参考电压,并在复位模块的复位控制端设置有第一电容对复位控制端的电位进行保持,通过第一电压信号和第二电压信号的输入,使得复位控制端的电位提高,从而实现对上拉节点充分的放电,以缓解移位寄存器多次输出的问题,保证显示面板的正常显示。附图说明图1为本专利技术实施例提供的移位寄存器的结构示意图之一;图2为图1所提供的移位寄存器的具体结构示意图;图3为本专利技术实施例提供的移位寄存器的结构示意图之二;图4为图2所提供的移位寄存器的时序图。具体实施方式为了使本专利技术的目的,技术方案和优点更加清楚,下面结合附图,对本专利技术实施例提供的移位寄存器、栅极驱动电路及显示装置的具体实施方式进行详细地说明。应当理解,下面所描述的优选实施例仅用于说明和解释本专利技术,并不用于限定本专利技术。并且在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。本专利技术实施例提供了一种移位寄存器,如图1所示,包括:复位模块1,复位模块1具有第一端、第二端和复位控制端Reset,复位模块1的第一端连接至第一参考电压信号端Vref1,复位模块1的第二端连接至移位寄存器的上拉节点PU,复位模块1被构造成:在复位信号加载至复位控制端Reset时,将上拉节点PU的电位复位至第一参考电压;和第一电容C1,第一电容C1具有相对设置的第一电极和第二电极,第一电容C1的第一电极与复位控制端Reset相连,并且第一电容C1被配置为:第一电容C1的第一电极能够被加载第一电压信号V1,第一电容C1的第二电极能够被加载第二电压信号V2;其中,第一电压信号V1与第二电压信号V2的波形相同,且第一电压信号V1的起始沿早于第二电压信号V2的起始沿。需要说明的是,在本专利技术实施例提供的上述移位寄存器中,第一参考电压信号端用于提供第一参考电压,第一电压信号端用于提供第一电压信号,第二电压信号端用于提供第二电压信号;上拉节点与用于控制移位寄存器各信号输出端输出的模块或晶体管的控制端相连。在现有技术中,移位寄存器的复位控制端直接与下一级移位寄存器的输出端相连,当下一级移位寄存器有信号输出时对本级移位寄存器的上拉节点进行放电,但是由于在低温情况下沟道电流较低,导致复位模块无法对上拉节点进行彻底的放电,上拉节点会有残留电压,使移位寄存器出现多次输出本文档来自技高网...

【技术保护点】
1.一种移位寄存器,其特征在于,包括:复位模块,所述复位模块具有第一端、第二端和复位控制端,所述复位模块的第一端连接至第一参考电压信号端,所述复位模块的第二端连接至所述移位寄存器的上拉节点,所述复位模块被构造成:在复位信号加载至所述复位控制端时,将所述上拉节点的电位复位至第一参考电压;和第一电容,所述第一电容具有相对设置的第一电极和第二电极,所述第一电容的第一电极与所述复位控制端相连,并且所述第一电容被配置为:所述第一电容的第一电极能够被加载第一电压信号,所述第一电容的第二电极能够被加载第二电压信号;其中,所述第一电压信号与所述第二电压信号的波形相同,且所述第一电压信号的起始沿早于所述第二电压信号的起始沿。

【技术特征摘要】
1.一种移位寄存器,其特征在于,包括:复位模块,所述复位模块具有第一端、第二端和复位控制端,所述复位模块的第一端连接至第一参考电压信号端,所述复位模块的第二端连接至所述移位寄存器的上拉节点,所述复位模块被构造成:在复位信号加载至所述复位控制端时,将所述上拉节点的电位复位至第一参考电压;和第一电容,所述第一电容具有相对设置的第一电极和第二电极,所述第一电容的第一电极与所述复位控制端相连,并且所述第一电容被配置为:所述第一电容的第一电极能够被加载第一电压信号,所述第一电容的第二电极能够被加载第二电压信号;其中,所述第一电压信号与所述第二电压信号的波形相同,且所述第一电压信号的起始沿早于所述第二电压信号的起始沿。2.如权利要求1所述的移位寄存器,其特征在于,所述复位模块包括:第一晶体管;所述第一晶体管的栅极与所述第一电压信号端和所述第一电容的第一电极相连,所述第一晶体管的第一极与所述第一参考电压信号端相连,所述第一晶体管的第二极与所述上拉节点相连。3.如权利要求1所述的移位寄存器,其特征在于,还包括:第二晶体管;所述第二晶体管的栅极和所述第二晶体管的第一极均与输入信号端相连,所述第二晶体管的第二极与所述上拉节点相连;所述第二晶体管被构造成:在所述输入信号端的控制下将所述输入信号端的信号提供给所述上拉节点。4.如权利要求1所述的移位寄存器,其特征在于,还包括:第三晶体管;所述第三晶体管的栅极与所述上拉节点相连...

【专利技术属性】
技术研发人员:谢勇贤邹宜峰王慧郑敏栋刘金良张淼
申请(专利权)人:合肥鑫晟光电科技有限公司京东方科技集团股份有限公司
类型:发明
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1