The invention discloses a resistance device and a manufacturing method thereof, which relates to the technical field of semiconductors. The resistive device includes: a substrate; one or more fins on the substrate, in which a groove isolation structure is formed around each fin; at least one first pseudo-grid structure on each fin; an interlayer dielectric layer above the groove isolation structure, in which the interlayer dielectric layer covers the fin and the first pseudo-grid structure; and an interlayer dielectric layer. A layer of resistive material above it. The resistance device of the invention has better uniformity, which can improve the uniformity of the device.
【技术实现步骤摘要】
电阻器件及其制造方法
本专利技术涉及半导体
,特别涉及一种电阻器件及其制造方法。
技术介绍
随着MOSFET(MetalOxideSemiconductorFieldEffectTransistor,金属氧化物半导体场效应晶体管)器件的尺寸逐渐减小,短沟道效应(theshortchanneleffect,简称为SCE)成为一个关键问题。FinFET(FinFieldEffectTransistor,鳍片式场效应晶体管)器件对沟道电荷显示出比较好的栅极控制能力,从而可以进一步缩小CMOS(ComplementaryMetalOxideSemiconductor,互补金属氧化物半导体)器件的尺寸。在Soc(SystemonaChip,片上系统)系统中,电阻器件是一种重要的器件元件。在现有的制造过程中,电阻器件可以设置在一些结构层上,例如设置在层间电介质层上,但是制造过程中可能涉及到对层间电介质层的平坦化等工艺,该平坦化可能使得电阻器件中的层间电介质层发生凹陷,导致电阻器件的均匀性变差。尤其是在同时制造电阻器件和其他FinFET器件的过程中,在后栅工艺制备过程中会涉及层间电介质层和金属栅极的平坦化工艺,电阻区域会导致层间电介质层发生凹陷,导致器件的均匀性比较差和金属残留,影响器件性能和产品良率。
技术实现思路
本专利技术需要解决的一个技术问题是:提供一种电阻器件,使得该电阻器件具有比较好的均匀性。根据本专利技术的第一方面,提供了一种电阻器件,包括:衬底;在所述衬底上的一个或多个鳍片,其中在每个所述鳍片周围形成有沟槽隔离结构;在每个所述鳍片上的至少一个第一伪栅极 ...
【技术保护点】
1.一种电阻器件,其特征在于,包括:衬底;在所述衬底上的一个或多个鳍片,其中在每个所述鳍片周围形成有沟槽隔离结构;在每个所述鳍片上的至少一个第一伪栅极结构;在所述沟槽隔离结构之上的层间电介质层,其中,所述层间电介质层覆盖所述鳍片和所述第一伪栅极结构;以及在所述层间电介质层之上的电阻材料层。
【技术特征摘要】
1.一种电阻器件,其特征在于,包括:衬底;在所述衬底上的一个或多个鳍片,其中在每个所述鳍片周围形成有沟槽隔离结构;在每个所述鳍片上的至少一个第一伪栅极结构;在所述沟槽隔离结构之上的层间电介质层,其中,所述层间电介质层覆盖所述鳍片和所述第一伪栅极结构;以及在所述层间电介质层之上的电阻材料层。2.根据权利要求1所述的电阻器件,其特征在于,所述电阻材料层的材料包括:氮化钛和/或氮化钽。3.根据权利要求1所述的电阻器件,其特征在于,所述沟槽隔离结构包括:在每个所述鳍片两端的且沿着与所述鳍片的延伸方向相垂直的方向延伸的第一沟槽隔离部和在每个所述鳍片两侧的且沿着与所述鳍片的延伸方向相平行的方向延伸的第二沟槽隔离部;其中,所述电阻材料层位于所述第一沟槽隔离部的上方,并且所述电阻材料层沿着与所述第一沟槽隔离部的延伸方向相平行的方向延伸。4.根据权利要求3所述的电阻器件,其特征在于,所述电阻材料层位于相邻的所述鳍片之间的所述第一沟槽隔离部的上方。5.根据权利要求3所述的电阻器件,其特征在于,所述层间电介质层包括:在所述沟槽隔离结构上的第一电介质层和在所述第一电介质层上的第二电介质层;其中,所述第一电介质层覆盖所述鳍片,并且所述第一电介质层的上表面与所述第一伪栅极结构的上表面齐平;所述第二电介质层覆盖所述第一伪栅极结构的上表面,所述电阻材料层位于所述第二电介质层上。6.根据权利要求5所述的电阻器件,其特征在于,所述第一伪栅极结构包括:在所述鳍片表面上的第一伪栅极绝缘物层、在所述第一伪栅极绝缘物层上的第一伪栅极层和分别在所述第一伪栅极层两侧的侧面上的第一间隔物层;其中,所述第二电介质层覆盖所述第一伪栅极层的上表面。7.根据权利要求1所述的电阻器件,其特征在于,在每个所述鳍片上形成有隔离开的两个第一伪栅极结构,其中,所述两个第一伪栅极结构分别在所述鳍片的两个端部上;所述电阻器件还包括:在所述鳍片上且在所述两个第一伪栅极结构之间的电极。8.根据权利要求5所述的电阻器件,其特征在于,还包括:在所述第一沟槽隔离部上的至少一个第二伪栅极结构;其中,所述第二伪栅极结构的上表面与所述第一电介质层的上表面齐平,所述第二电介质层覆盖所述第二伪栅极结构的上表面。9.根据权利要求8所述的电阻器件,其特征在于,所述第二伪栅极结构包括:在所述第一沟槽隔离部上的第二伪栅极绝缘物层、在所述第二伪栅极绝缘物层上的第二伪栅极层、在所述第二伪栅极层上的硬掩模层和在所述第二伪栅极层两侧的侧面上的第二间隔物层;其中,所述第二电介质层覆盖所述硬掩模层的上表面。10.根据权利要求9所述的电阻器件,其特征在于,所述第二伪栅极层的材料包括未掺杂的多晶硅。11.根据权利要求1所述的电阻器件,其特征在于,还包括:覆盖在所述电阻材料层之上的绝缘物覆盖层;以及穿过所述绝缘物覆盖层且分别与所述电阻材料层的两端连接的第一接触件和第二接触件。12.一种电阻器件的制造方法,其特征在于,包括:提供半导体结构,所述半导体结构包括:衬底和在所述衬底上的一个或多个鳍片,其中在每个所述鳍片周围形成有沟槽隔离结构;在每个所述鳍片上形成至少一个第一伪栅极结构和在所述沟槽隔离结构之上形成层间电介质层;其中,所述层间电介质层覆盖所述鳍片和所述第一伪栅极结构;以及在所述层间电介质层之上形成电阻材料层。13.根据权利要求12所述的方法,其特征在于,所述...
【专利技术属性】
技术研发人员:周飞,
申请(专利权)人:中芯国际集成电路制造上海有限公司,中芯国际集成电路制造北京有限公司,
类型:发明
国别省市:上海,31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。