数字TR组件发送板卡同步测试系统技术方案

技术编号:20073226 阅读:94 留言:0更新日期:2019-01-15 00:07
本发明专利技术公开了数字TR组件发送板卡同步测试系统,包括PC端、FPGA开发板、转接板、发送板卡、矢网分析仪、频谱仪和信号源,所述发送板卡分别与频谱仪、矢网分析仪和转接板连接,转接板与FPGA开发板连接,将发送板卡的信号转接至FPGA开发板,FPGA开发板还与PC端连接,信号源分别与发送板卡和转接板对接。其应用时,可以对数字TR组件的发送板卡进行自动同步测试,提升测试效率和准确度。

Digital TR Component Sending Board Synchronization Test System

The invention discloses a synchronous test system for sending board and card of digital TR component, which includes PC terminal, FPGA development board, adapter board, sending board, vector network analyzer, spectrum analyzer and signal source. The transmitting board is connected with spectrum analyzer, vector network analyzer and adapter board respectively. The adapter board is connected with the development board of FPGA, and the signal of sending board is transferred to the development board of FPGA, and the development board of FPGA is also connected with the PC terminal. The signal source is connected with the transmitting board and the adapter board respectively. When it is applied, it can test the sending board of digital TR component automatically and synchronously, so as to improve the efficiency and accuracy of the test.

【技术实现步骤摘要】
数字TR组件发送板卡同步测试系统
本专利技术涉及TR组件测试
,具体涉及数字TR组件发送板卡同步测试系统。
技术介绍
在现代雷达技术中,相控阵雷达占有十分重要的地位,其中TR组件是整个雷达关键部件之一。常规相控阵雷达发射波束的形成是通过移相和幅度加权来实现的,而这一工作往往是在射频频段,由阵面上各TR组件中的移相器和衰减器来完成的。由于射频移相器的位数不能做得很高,因此波束越度就相对比较大,要减低波束越度,就必须提高移相器的位数,这用模拟系统来实现时很困难的。随着数字技术的飞速发展,以往数字系统的复杂性和高成本也大大降低,可靠性不断提高,使得以前必须用模拟器件实现的系统被数字系统所替代,另外数字系统还具有可重复性、可控性和便于集成等优点,因此将数字系统用于雷达中日趋流行。基于此,设想将射频的移相和幅度加权改为低频段由数字电路来实现,另外采用DBF(DigitalBeamForm)接收技术,这就引入收发均为数字式的数字TR组件概念,即其控制和数据的输入输出都是数列式的。数字TR组件分为发送板卡(T板)和接收板卡(R板),其典型应用如说明书图2所示,分别用于数据的发送和接收,目前对于数字TR组件的测试大都还是手动进行的,并没有形成体系较为完善的自动测试系统,其需要占用大量人力,且测试效率较低,容易出现错误。
技术实现思路
本专利技术针对现有技术存在的不足,提供数字TR组件发送板卡同步测试系统,其应用时,可以对数字TR组件的发送板卡进行自动同步测试,提升测试效率和准确度。本专利技术通过以下技术方案实现:数字TR组件发送板卡同步测试系统,包括PC端、FPGA开发板、转接板、发送板卡、矢网分析仪、频谱仪和信号源,所述发送板卡分别与频谱仪、矢网分析仪和转接板连接,转接板与FPGA开发板连接,将发送板卡的信号转接至FPGA开发板,FPGA开发板还与PC端连接,信号源分别与发送板卡和转接板对接,其中:信号源为发送板卡提供480MHz的采样时钟,同时为转接板提供1.92GHz的参考时钟,采样时钟和参考时钟同源;转接板一方面用于发送板卡与FPGA开发板的信号转接,另一方面为FPGA开发板提供120MHz的参考时钟;频谱仪一方面向发送板卡输出645HMz±15MHz信号的中心频点和幅度参数,另一方面用于发送板卡的频域分析;矢网分析仪用于测量发送板卡的相位一致性;FPGA开发板与发送板卡实现基于204B协议的高速数据交换;PC端用于对FPGA开发板进行芯片配置,实现数据交互。优选地,所述FPGA开发板采用VC707型开发板。优选地,所述转接板为FMC-DBF转接板。优选地,所述发送板卡设有KJ30J接口,FPGA开发板设有FMC接口,转接板分别与FPGA开发板的FMC接口和发送板卡的KJ30J接口对接。优选地,所述发送板卡内设有数字模拟转换器。本专利技术具有如下的优点和有益效果:1、本专利技术数字TR组件发送板卡同步测试系统,可以对数字TR组件发送板卡进行自动同步参数测量;2、本专利技术数字TR组件发送板卡同步测试系统,可以有效提高数字TR组件发送板卡的测试效率和准确度。3、本专利技术数字TR组件发送板卡同步测试系统,使用方便,可省去人工测试环节。附图说明此处所说明的附图用来提供对本专利技术实施例的进一步理解,构成本申请的一部分,并不构成对本专利技术实施例的限定。在附图中:图1为本专利技术的结构示意图;图2为现有数字TR组件的发送板卡和接收板卡的典型应用示意图;图3为实施例中发送板卡的数据流程图;图4为实施例中发送板卡的内部功能框图。具体实施方式为使本专利技术的目的、技术方案和优点更加清楚明白,下面结合实施例和附图,对本专利技术作进一步的详细说明,本专利技术的示意性实施方式及其说明仅用于解释本专利技术,并不作为对本专利技术的限定。实施例如图1所示,数字TR组件发送板卡同步测试系统,包括PC端、FPGA开发板、转接板、发送板卡、矢网分析仪、频谱仪和信号源,所述发送板卡分别与频谱仪、矢网分析仪和转接板连接,转接板与FPGA开发板连接,将发送板卡的信号转接至FPGA开发板,FPGA开发板还与PC端连接,信号源分别与发送板卡和转接板对接,其中:信号源为发送板卡提供480MHz的采样时钟,同时为转接板提供1.92GHz的参考时钟,采样时钟和参考时钟同源;转接板一方面用于发送板卡与FPGA开发板的信号转接,另一方面为FPGA开发板提供120MHz的参考时钟;频谱仪一方面向发送板卡输出645HMz±15MHz信号的中心频点和幅度参数,另一方面用于发送板卡的频域分析;矢网分析仪用于测量发送板卡的相位一致性;FPGA开发板与发送板卡实现基于204B协议的高速数据交换;PC端用于对FPGA开发板进行芯片配置,实现数据交互。具体实施时,通过PC端对FPGA开发板进行芯片配置使其与发送板卡进行数据交互,并对发送板卡进行同步驱动控制,发送板卡测试产生的信号通过输出端口被频谱仪和矢网分析仪接收,频谱仪对发送板卡的输出信号进行频域分析,矢网分析仪对发送板卡的输出信号进行相位一致性测量,这样就可以对发送板卡进行同步自动化测量。如图3所示,发送板卡的数据主要经过以下四个步骤:一、通过JESD204B接口将0MHz±15MHz(采样率240MHz)基带IQ数据传输至GM4840数据通路。JESD204B接口采用4个lane,速率为4.8Gbps;二、0MHz±15MHz基带IQ数据通过2倍内插并经过低通滤波,数据采样率由240MHz提升至480MHz;三、GM4840采样率为480MHz,NCO设置为165MHz。0MHz±15MHz基带IQ数据经过NCO混频,得到165MHz±15MHz实数数据;四、开启DAC混频功能提高第二、三奈奎斯特带信号能量,最终选取由DAC输出的第三带645MHz±15MHz信号。其中,Serdes0±与Serdes1±传输通道A的IQ数据,Serdes2±与Serdes3±传输通道B的IQ数据。发送板卡内部功能如图4所示,发送板卡从高速接口(JESD204B-01接口标准)接收到4路数据,进行组帧后生成2路中频信号通过DA发送给下一级系统处理。该板卡采用GM4840作为DA芯片,采样时钟为480MHz,数据率为240MSPS。发送板卡的主要特征包括:(1)输入特性:a、输入信号:14BitIQ采样串行数据流;b、输入信号采用速率:240MSPS;c、输入信号中心频率:零中频;d、IQ正交性:增益误差≤0.2%,相位误差≤0.2°。(2)输出特性:a、D/A转换输出工作频率645MHz±15MHz;b、输出功率:-7±1dBm;c、幅相变化:≤1°/dB;d、杂散抑制:≥60dBc(带宽645MHz±15MHz内);e、功率稳定性:≤±0.2dB/24h;f、相位稳定性:≤±1°/24h;g、各板相同通道相位一致性:≤±5°;h、三阶互调:输入频率间隔5MHz,总功率低于频率功率7dB的两载波时,三阶互调≤-29dBc;i、集成温度检测、电压检测和故障报错功能。以上所述的具体实施方式,对本专利技术的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本专利技术的具体实施方式而已,并不用于限定本专利技术的保护范围,凡在本专利技术的精神和原则之内,所做的任何修改、等同替换、改本文档来自技高网...

【技术保护点】
1.数字TR组件发送板卡同步测试系统,其特征在于,包括PC端、FPGA开发板、转接板、发送板卡、矢网分析仪、频谱仪和信号源,所述发送板卡分别与频谱仪、矢网分析仪和转接板连接,转接板与FPGA开发板连接,将发送板卡的信号转接至FPGA开发板,FPGA开发板还与PC端连接,信号源分别与发送板卡和转接板对接,其中:信号源为发送板卡提供480MHz的采样时钟,同时为转接板提供1.92GHz的参考时钟,采样时钟和参考时钟同源;转接板一方面用于发送板卡与FPGA开发板的信号转接,另一方面为FPGA开发板提供120MHz的参考时钟;频谱仪一方面向发送板卡输出645HMz±15MHz信号的中心频点和幅度参数,另一方面用于发送板卡的频域分析;矢网分析仪用于测量发送板卡的相位一致性;FPGA开发板与发送板卡实现基于204B协议的高速数据交换;PC端用于对FPGA开发板进行芯片配置,实现数据交互。

【技术特征摘要】
1.数字TR组件发送板卡同步测试系统,其特征在于,包括PC端、FPGA开发板、转接板、发送板卡、矢网分析仪、频谱仪和信号源,所述发送板卡分别与频谱仪、矢网分析仪和转接板连接,转接板与FPGA开发板连接,将发送板卡的信号转接至FPGA开发板,FPGA开发板还与PC端连接,信号源分别与发送板卡和转接板对接,其中:信号源为发送板卡提供480MHz的采样时钟,同时为转接板提供1.92GHz的参考时钟,采样时钟和参考时钟同源;转接板一方面用于发送板卡与FPGA开发板的信号转接,另一方面为FPGA开发板提供120MHz的参考时钟;频谱仪一方面向发送板卡输出645HMz±15MHz信号的中心频点和幅度参数,另一方面用于发送板卡的频域分析;矢网分析仪用于测量发送板卡...

【专利技术属性】
技术研发人员:阳安源
申请(专利权)人:四川莱源科技有限公司
类型:发明
国别省市:四川,51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1