维持图形处理器主板的正确时间的方法技术

技术编号:20044702 阅读:38 留言:0更新日期:2019-01-09 04:05
本发明专利技术公开了一种维持图形处理器主板的正确时间的方法,包括:以背板判断是否存在有图形处理器主板与背板相耦接;若存在有图形处理器主板与背板相耦接时,以背板发送控制命令至图形处理器主板,以从图形处理器主板取得第一时间信息;以背板判断第一时间信息是否正确;若第一时间信息有误,以背板发送控制命令至通用服务器主板,以从通用服务器主板取得第二时间信息;以背板判断第二时间信息是否正确;以及若第二时间信息为正确,以背板将第二时间信息传送至图形处理器主板。藉此,即使交流电源中断,仍可维持图形处理器主板的正确时间。

【技术实现步骤摘要】
维持图形处理器主板的正确时间的方法
本专利技术关于一种维持伺服系统的正确时间的方法,尤指一种维持伺服系统中的图形处理器主板的正确时间的方法。
技术介绍
服务器主板上设有基板管理控制器与基本输入输出系统(BasicInputOutputSystem;BIOS)芯片。基板管理控制器和BIOS芯片之间通过键盘控制器形式(KeyboardControllerStyle;KCS)或系统管理总线系统界面(SMBusSystemInterface;SSIF)等界面进行通信。BIOS芯片通过智能平台管理接口(IntelligentPlatformManagementInterface;IPMI)命令向服务器主板上的基板管理控制器发送时间和时区的信息。当基板管理控制器接收到时间和时区的信息以进行时间维护时,基板管理控制器所记录的时间信息都是正确的。由于服务器主板上还装设供应电力给BIOS芯片的钮扣电池,所以即使供应服务器主板的交流电电源中断后,只要钮扣电池仍具有电力,BIOS芯片依然可将正确的时间与时区信息传送到基板管理控制器。反之,由于图形处理器主板没有设置BIOS芯片以及钮扣电池,所以当供应图形处理器主板的交流电电源中断后,图形处理器上的基板管理控制器无法获取正确的时间和时区的信息,导致图形处理器主板上的基板管理控制器所记录的时间信息全是错误的,无法得知基板管理控制器中所记录的每一事件发生的正确时间,造成用户进行除错程序上的困扰。有鉴于此,目前的确需要一种改良的维持图形处理器上的正确时间的方法。
技术实现思路
依据本专利技术一实施例所提供一种维持图形处理器主板的正确时间的方法,可使得图形处理器主板上的基板管理控制器可获取正确的时间信息。如此一来,每一用户可轻易得知每一记录于基板管理控制器中的事件发生的正确时间,以便将来进行除错的程序。依据本专利技术一实施例提供一种维持图形处理器主板的正确时间的方法,包括:以背板判断是否存在有图形处理器主板与背板相耦接;若存在有图形处理器主板与背板相耦接时,以背板发送控制命令至图形处理器主板,以从图形处理器主板取得第一时间信息;以背板判断第一时间信息是否正确;若第一时间信息有误,以背板发送控制命令至通用服务器主板,以从通用服务器主板取得第二时间信息;以背板判断第二时间信息是否正确;以及若第二时间信息为正确,以背板将第二时间信息传送至图形处理器主板。所述的维持图形处理器主板的正确时间的方法,其中背板判断第一时间信息是否正确包括:将第一时间信息和背板的门槛时间执行比对,若第一时间信息早于门槛时间,则判断第一时间信息为有误;若第一时间信息晚于门槛时间,则判断第一时间信息为正确。所述的维持图形处理器主板的正确时间的方法,其中背板判断第二时间信息是否正确包括:将第二时间信息和门槛时间执行比对,若第二时间信息早于门槛时间,则判断第二时间信息为有误;若第二时间信息晚于门槛时间,则判断第二时间信息为正确。所述的维持图形处理器主板的正确时间的方法,其中图形处理器主板具有第一基板管理控制器,背板发送控制命令至图形处理器主板以从图形处理器主板的第一基板管理控制器取得第一时间信息。所述的维持图形处理器主板的正确时间的方法,其中通用服务器主板具有第二基板管理控制器,背板发送控制命令至通用服务器主板时以从通用服务器主板的第二基板管理控制器取得第二时间信息。依据本专利技术一实施例所提供的维持图形处理器主板的正确时间的方法,即使供应图形处理器主板的交流电电源不慎中断,背板也可将通用服务器主板的第二基板管理控制器中所记录的正确时间信息传送给图形处理器主板上的第一基板管理控制器,以维持图形处理器主板上的第一基板管理控制器所记录的时间信息都是正确的。如此一来,每一用户可轻易得知每一记录于基板管理控制器中的事件发生的正确时间,以便将来进行除错的程序。以上的关于本
技术实现思路
的说明及以下的实施方式的说明用以示范与解释本专利技术的精神与原理,并且提供本专利技术的专利申请权利要求保护范围更进一步的解释。附图说明图1为依据本专利技术一实施例所绘示的背板、图形处理器主板与通用服务器主板的硬件架构示意图。图2为依据本专利技术另一实施例所绘示的背板、图形处理器主板与通用服务器主板的硬件架构示意图。图3为依据本专利技术一实施例所绘示的维持图形处理器主板的正确时间的方法的流程图。图4为依据本专利技术另一实施例所绘示的维持图形处理器主板的正确时间的方法的流程图。其中,附图标记:10背板11第一电连接端口12第二电连接端口13现场可更换单元20图形处理器主板21第三电连接端口22第一基板管理控制器30通用服务器主板31第四电连接端口32第二基板管理控制器具体实施方式以下在实施方式中详细叙述本专利技术的详细特征以及优点,其内容足以使任何本领域的技术人员了解本专利技术的
技术实现思路
并据以实施,且根据本说明书所公开的内容、权利要求保护范围及附图,任何本领域的技术人员可轻易地理解本专利技术相关的目的及优点。以下的实施例进一步详细说明本专利技术的观点,但非以任何观点限制本专利技术的范畴。图1为依据本专利技术一实施例所绘示的背板、图形处理器主板与通用服务器主板的硬件架构示意图。如图1所示,背板10设有第一电连接端口11以及第二电连接端口12,图形处理器主板20设有第三电连接端口21,而通用服务器主板30设有第四电连接端口31。背板10可通过第一电连接端口11以及第二电连接端口12分别与图形处理器主板20的第三电连接端口21以及通用服务器主板30的第四电连接端口31电性连接,其中第一电连接端口11、第二电连接端口12、第三电连接端口21以及第四电连接端口32为集成电路总线(Inter-IntegratedCircuitBus)。在其他实施例中,第一电连接端口11、第二电连接端口12、第三电连接端口21以及第四电连接端口31例如可为高速外设部件互连标准(PeripheralComponentInterconnect-Express;PCIE)连接端口、微型PCIE(MiniPCIE)连接端口或外设部件互连标准(PeripheralComponentInterconnect;PCI)连接端口。图形处理器主板20还设有第一基板管理控制器22,而第一基板管理控制器22与第三电连接端口21电性连接。通用服务器主板30还设有第二基板管理控制器32,而第二基板管理控制器32与第四电连接端口31电性连接。因为图形处理器主板20上的第一基板管理控制器22未设有中央处理器温度感测器,所以图形处理器主板20与背板10相耦接时,背板30无法获取中央处理器温度数据,背板10可据此判断与它相耦接的装置为图形处理器主板20。反之,因为通用服务器主板30上的第二基板管理控制器32具有中央处理器温度感测器,所以当通用服务器主板30与背板10相耦接时,背板10可获取中央处理器温度数据,背板10可据此判断与它相耦接的装置为通用服务器主板30。图2为依据本专利技术另一实施例所绘示的背板、图形处理器主板与通用服务器主板的硬件架构示意图。图2的实施例与图1的实施例大部分相同,差异在于图2中的背板10还可设有现场可更换单元13(FieldReplaceUnit),依据在现场可更换单元13的特定地址存入特定字段,可帮助背板10判断与它耦接的装置是图形处理器主板20或通用本文档来自技高网
...

【技术保护点】
1.一种维持图形处理器主板的正确时间的方法,其特征在于,包括:以一背板判断是否存在一图形处理器主板与该背板相耦接;若存在有该图形处理器主板与该背板相耦接时,以该背板发送一控制命令至该图形处理器主板,以从该图形处理器主板取得一第一时间信息;以该背板判断该第一时间信息是否正确;若该第一时间信息有误,以该背板发送该控制命令至一通用服务器主板,以从该通用服务器主板取得一第二时间信息;以该背板判断该第二时间信息是否正确;以及若该第二时间信息为正确,以该背板将该第二时间信息传送至该图形处理器主板。

【技术特征摘要】
1.一种维持图形处理器主板的正确时间的方法,其特征在于,包括:以一背板判断是否存在一图形处理器主板与该背板相耦接;若存在有该图形处理器主板与该背板相耦接时,以该背板发送一控制命令至该图形处理器主板,以从该图形处理器主板取得一第一时间信息;以该背板判断该第一时间信息是否正确;若该第一时间信息有误,以该背板发送该控制命令至一通用服务器主板,以从该通用服务器主板取得一第二时间信息;以该背板判断该第二时间信息是否正确;以及若该第二时间信息为正确,以该背板将该第二时间信息传送至该图形处理器主板。2.根据权利要求1所述的维持图形处理器主板的正确时间的方法,其特征在于,该背板判断该第一时间信息是否正确包括:将该第一时间信息和该背板的一门槛时间执行比对,若该第一时间信息早于该门槛时间,则判断该第一时间信息为有误;若该第一时间信息晚于该门槛时间,则判断该第一时间信息为正确。3.根据权利要求1所述的维持图形处理器主板的正确时间的方法,其特征在于,该背板判断该第二时间信息是否正确包括:将该第二时间信息和该门槛时间执行比对,若该第二时间信息早于该门槛时间,则判断该第二时间信息为有误;若该第二时间信息晚于该门槛时间,则判断该第二时间信息为正确。4.根据权利要求1所述的维持图形处理器主板的正确时间的方法,其特征在于,该控制命令为用于撷取时间的智能平台管理接口标准命令。5.根据权利要求1所述的维持图形处理器主板的正确时间的方法,其特征在于,该图形处理器主板具有一第一基板管理控制器,该背板发送该控制命令至该图形处理器主板以从该图形处理器主板的该第一基板管理控制器取得该第一时间信息。6.根据权利要求1所述的维持图形处理器主板的正确时间的方...

【专利技术属性】
技术研发人员:章熙朗
申请(专利权)人:英业达科技有限公司英业达股份有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1