A shift register stably outputting signals and a display device including the shift register are disclosed. The shift register may comprise a plurality of stages, each of which includes a first node controller that controls the voltage of the first node based on the first input signal to the third input signal and the transistor offset voltage. The first node controller may include a connection node provided with at least one of the transistor offset voltage and the second input signal, and the connection node is pre-loaded with the transistor offset voltage according to the third input signal.
【技术实现步骤摘要】
移位寄存器及包括其的显示装置相关申请的交叉引用本申请要求于2017年6月15日提交的韩国专利申请No.10-2017-0075724的权益,通过引用将其如同在本文中完全阐述的那样并入本文。
本公开涉及一种移位寄存器以及包括该移位寄存器的显示装置。
技术介绍
近来,随着多媒体的发展,显示装置的重要性日益增加。因此,诸如液晶显示(LCD)装置、有机发光显示装置和发光二极管显示装置的平板显示装置正被实际使用。平板显示装置中的LCD装置和有机发光显示装置具有良好的特性,例如薄、轻且低功耗,因此正被广泛用作电视(TV)、笔记本计算机、监视器以及诸如电子笔记本、电子书、便携式多媒体播放器(PMP)、导航设备、超级移动个人计算机(PC)、移动电话、智能手机、智能手表、平板个人计算机(PC)、手表电话和移动通信终端的便携式电子设备的显示屏。LCD装置和有机发光显示装置均包括:显示面板,该显示面板包括多条数据线、多条扫描线以及连接至相应的数据线和相应的栅极线的多个像素;数据驱动电路,其向数据线提供数据信号;以及扫描驱动电路,其包括向扫描线提供扫描脉冲的移位寄存器。与从扫描驱动电路通过相应的扫描线提供的扫描脉冲同步地从数据驱动电路通过相应的数据线向多个像素中的每个像素提供数据信号,并且多个像素中的每个像素显示与数据信号对应的图像。图1是示意性地示出相关技术的移位寄存器中的一个级的电路图。参照图1,相关技术的级包括充载单元10、重置单元30、反相器单元50和输出单元70。充载单元10包括基于启动信号VST将电压充载到第一节点Q的第1-1至第1-3晶体管T11至T13。第1-1晶 ...
【技术保护点】
1.一种包括多个级的移位寄存器,所述多个级中的每个级包括:输出部,其基于第一节点的电压和第二节点的电压来输出扫描时钟信号或栅极截止电压;第一节点控制器,其基于第一输入信号、第二输入信号和第三输入信号以及晶体管偏移电压来设置所述第一节点的电压,并且基于第四输入信号重置所述第一节点的电压;以及第二节点控制器,其基于所述第一节点的电压来控制所述第二节点的电压,其中,所述第一节点控制器包括连接节点,所述连接节点被提供有所述晶体管偏移电压和所述第二输入信号中的至少之一,并且根据所述第三输入信号预先充载有所述晶体管偏移电压。
【技术特征摘要】
2017.06.15 KR 10-2017-00757241.一种包括多个级的移位寄存器,所述多个级中的每个级包括:输出部,其基于第一节点的电压和第二节点的电压来输出扫描时钟信号或栅极截止电压;第一节点控制器,其基于第一输入信号、第二输入信号和第三输入信号以及晶体管偏移电压来设置所述第一节点的电压,并且基于第四输入信号重置所述第一节点的电压;以及第二节点控制器,其基于所述第一节点的电压来控制所述第二节点的电压,其中,所述第一节点控制器包括连接节点,所述连接节点被提供有所述晶体管偏移电压和所述第二输入信号中的至少之一,并且根据所述第三输入信号预先充载有所述晶体管偏移电压。2.根据权利要求1所述的移位寄存器,其中,所述第三输入信号是第n-1级中包括的第一节点的电压。3.根据权利要求2所述的移位寄存器,其中,所述第一输入信号和所述第二输入信号中的每个是第n-i级的输出信号,其中,i是等于或大于2的自然数,以及第四输入信号是第n+j级的输出信号,其中j是等于或大于3的自然数。4.根据权利要求1所述的移位寄存器,其中,所述第三输入信号包括递增移位的第一电压时段、第二电压时段和第三电压时段,以及所述连接节点的电压在所述第三输入信号的所述第一电压时段、所述第二电压时段和所述第三电压时段期间以三步移位。5.根据权利要求4所述的移位寄存器,其中,在所述第三输入信号的所述第一电压时段期间,所述连接节点的电压从参考电压电平移位到低于所述晶体管偏移电压的电压电平的第一电压电平,在所述第三输入信号的所述第二电压时段期间,所述连接节点的电压从所述第一电压电平移位到与所述第二输入信号的电压电平相对应的第二电压电平,以及在所述第三输入信号的所述第三电压时段期间,所述连接节点的电压从所述第二电压电平移位到与所述晶体管偏移电压的电压电平对应的第三电压电平。6.根据权利要求5所述的移位寄存器,其中,所述第三输入信号的所述第三电压时段的一部分与从所述输出部输出的所述扫描时钟信号交叠。7.根据权利要求1所述的移位寄存器,其中,所述第一输入信号与从所述输出部输出的所述扫描时钟信号不交叠。8.根据权利要求1所述的移位寄存器,其中,所述第一节点控制器包括:电压设定单元,其设定所述第一节点的电压;和电压重置单元,其重置所述第一节点的电压,以及所述电压设定单元包括:第1-1晶体管,包括连接至与所述第一输入信号对应的输入端子的栅电极,连接至与所述第二输入信号对应的输入端子的第一源/漏电极,以及连接至所述连接节点的第二源/漏电极;第1-2晶体管,包括连接至与所述第一输入信号对应的输入端子的栅电极,连接至所述连接节点的第一源/漏电极,以及连接至所述第一节点的第二源/漏电极;和第1-3晶体管,包括连接至与所述第三输入信号对应的输入端子的栅电极,连接至与所述晶体管偏移电压对应的输入端子的第一源/漏电极,以及连接至所述连接节点的第二源/漏电极。9.根据权利要求8所述的移位寄存器,其中,所述电压重置单元包括:第2-1晶体管,包括连接至与所述第四输入信号对应的输入端子的栅电极,连接至所述第一节点的第一源/漏电极,以及连接至重置连接节点的第二源/漏电极;第2-2晶体管,包括连接至与所述第四输入信号对应的输入端子的栅电极,连接至所述重置连接节点的第一源/漏电极,以及连接至第一重置电源的第二源/漏电极;和第2-3晶体管,包括连接至与所述第三输入信号对应的输入端子的栅电极,连接至与所述晶体管偏移电压对应的输入端子的第一源/漏电极,以及连接至所述重置连接节点的第二源/漏电极。10.根据权利要求8所述的移位寄存器,其中,所述电压重置单元包括:重置连接节点,其连接至所述电压设定单元的连接节点;第2-1晶体管,包括连接至与所述第四输入信号对应的输入端子的栅电极,连接至所述第一节点的第一源/漏电极,以及连接至所述重置连接节点的第二源/漏电极;和第2-2晶体管,包括连接至与所述第四输入信号对应的输入端子的栅电极,连接至所述重置连接节点的第一源/漏电极,以及连接至所述第一重置电源的第二源/漏电极。11.根据权利要求1所述的移位寄存器,其中,所述第一节点控制器包括:第1-1晶体管,包括连接至与所述第一输入信号对应的输入端子的栅电极,连接至与所述第二输入信号对应的输入端子的第一源/漏电极,以及连接至所述连接节点的第二源/漏电极;第1-2晶体管,包括连接至与所述第四输入信号对应的输入端子的栅电极,连接至所述连接节点的第一源/漏电极,以及连接至第一重置电源的第二源/漏电极;第1-3晶体管,包括连接至与所述第三输入信号对应的输入端子的栅电极,连接至与所述晶体管偏移电压对应的输入端子的第一源/漏电极,以及连接至所述连接节点的第二源/漏电极;以及传输晶体管,包括底栅电极、顶栅电极,连接至所述...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。