选通驱动电路和利用该选通驱动电路的显示装置制造方法及图纸

技术编号:19906045 阅读:29 留言:0更新日期:2018-12-26 03:43
选通驱动电路和利用该选通驱动电路的显示装置。根据本公开的实施方式的一种显示装置包括:显示面板,该显示面板包括显示区,所述显示区具有与多条选通线连接的多个像素;选通驱动电路,该选通驱动电路在与所述显示区相邻的非显示区中并且包括向所述多条选通线供应选通信号的多个级;以及辅助负载,该辅助负载与所述非显示区中的所述多个级中的至少一个级连接,与所述多条选通线之中的至少两条选通线连接的所述多个像素的数量有变化。因此,施加到选通驱动电路的输出节点的负载被一致地调整,使得能够抑制显示装置的画面异常。

【技术实现步骤摘要】
选通驱动电路和利用该选通驱动电路的显示装置
本公开涉及选通驱动电路和使用该选通驱动电路的显示装置,更详细地,涉及抑制由于与选通驱动电路连接的负载不平衡而导致的显示装置画面异常的选通驱动电路和使用该选通驱动电路的显示装置。
技术介绍
目前,已经开发了各种显示装置并且将其投入市场。例如,存在诸如液晶显示装置(LCD)、场发射显示装置(FED)、电泳显示装置(EPD)、电润湿显示装置(EWD)、有机发光显示装置(OLED)和量子点显示装置(QD)的各种显示装置。随着用于实现显示装置的技术发展,制造出大量的产品。因此,除了用于实现显示装置的技术之外,主要针对用于实现消费者所期望的设计的技术来开发显示装置。这些技术中的一种是显示区形状的多样性。该显示区是其中像素发射光以显示图像的区域,使得还需要除了四边形形状之外的各种形状。例如,需要努力确保用于通过使具有各种目的的诸如可穿戴显示装置的显示装置的显示区的形状多样化来确保产品设计灵活性的技术。
技术实现思路
一种显示装置包括显示面板,显示面板被划分成其中像素发光以显示图像的显示区和其中不显示图像的非显示区。在非显示区中,设置用于将驱动信号传输到配置显示区的像素阵列的电路。选通驱动电路被设置成将选通信号传输到像素阵列的选通线,数据驱动电路被设置成将数据信号传输到像素阵列的数据线。与像素阵列一起安装在显示面板中的技术可以应用于选通驱动电路。安装在显示面板中的选通驱动电路被称为板内选通驱动器型电路,也就是说,GIP电路。GIP电路包括响应于起始脉冲而产生输出并且根据时钟信号将输出移位的移位寄存器和各级。也就是说,选通驱动电路包括含有多个薄膜晶体管(TFT)的各级并且这些级以级联方式连接,以依次产生输出。下文中,薄膜晶体管是一种类型的晶体管并且可以被称为晶体管。晶体管包括N型晶体管和P型晶体管。例如,当晶体管是P型晶体管时,这些级可以分别包括用于控制上拉晶体管的Q节点和用于控制下拉晶体管的QB(Qbar)节点。另外,这些级可以包括开关晶体管,该开关晶体管响应于从前一级输入的启动电压信号和从后一级输入的复位信号和时钟信号而对Q节点和QB节点的电压彼此反向地进行充电和放电。可以省略复位信号。对QB节点与Q节点相反地进行充电和放电。例如,当Q节点具有逻辑高电压时,QB节点具有逻辑低电压,而当Q节点具有逻辑低电压时,QB节点具有逻辑高电压。当逻辑低电压被施加到Q节点或QB节点时,上拉晶体管或下拉晶体管导通,而当逻辑高电压被施加到Q节点或QB节点时,上拉晶体管或下拉晶体管截止。通过这样做,施加到像素阵列的选通信号可以使像素阵列中包括的晶体管导通/截止。上拉晶体管和下拉晶体管的一个电极连接至用于向像素阵列供应选通信号的选通线,使得上拉晶体管和下拉晶体管受到像素阵列所形成的负载影响。当显示区的形状多样化时,施加到多条选通线中的每条的负载不一致。例如,由于负载变化,招致施加到像素阵列的选通信号有误差,从而造成诸如画面异常或画面图像质量下降的问题。因此,本说明书的专利技术人认识到以上提到的问题,并且专利技术了一种选通驱动电路,该选通驱动电路减小了施加到选通驱动电路的每个级的负载和应用了选通驱动电路的显示装置之间的差异。本公开的实施方式要实现的目的是提供一种显示装置,该显示装置改善了由于施加到选通驱动电路的各级的负载的不平衡而导致的异常驱动现象并且提供了一致的输出特性。本公开的目的不限于以上提到的目的,本领域的技术人员可以根据以下描述而清楚地理解以上没有提到的其它目的。根据本公开的一方面,提供了一种显示装置。该显示装置包括:显示面板,该显示面板包括具有与多条选通线连接的多个像素;选通驱动电路,该选通驱动电路在与显示区相邻的非显示区中,包括向多条选通线供应选通信号的多个级;以及辅助负载,该辅助负载与所述非显示区中的所述多个级中的至少一个级连接。与多条选通线中的至少两条选通线连接的多个像素的数量是变化的。因此,能够实现一种显示装置,该显示装置抑制了由于施加到选通驱动电路的各级的负载的不平衡而导致的异常驱动现象并且提供了一致的输出特性。根据本公开的另一方面,提供了一种显示装置。该显示装置包括显示区和与所述显示区相邻的非显示区,所述显示区具有正常结构区域和异质结构区域。该显示面板包括:选通线;多个像素,所述多个像素与所述选通线连接;选通驱动电路,该选通驱动电路具有向非显示区中的选通线供应选通信号的级;以及虚设负载,该虚设负载与连接至异质结构区域中的多个像素的级连接,虚设负载处于非显示区中。因此,能够实现一种显示装置,该显示装置抑制了由于施加到选通驱动电路的各级的负载的不平衡而导致的异常驱动现象并且提供了一致的输出特性。根据本公开的另一方面,提供了一种显示装置。该显示装置包括:显示区,该显示区包括具有与多条选通线连接的多个像素的像素阵列;非显示区,该非显示区与显示区相邻,非显示区具有选通驱动电路;以及虚设负载,该虚设负载与选通驱动电路的输出节点连接,以改善由于显示区的负载不平衡而导致的选通驱动电路的错误输出现象。因此,能够实现抑制了由于施加到选通驱动电路的负载的不平衡而导致的异常驱动现象并且提供了一致的输出特性的显示装置。实施方式的其它详细内容被包括在具体实施方式和附图中。根据本公开的实施方式,当施加于级的像素负载减小时,在级的输出节点中设置辅助负载,以增加施加到输出节点的负载,使得能够抑制因负载减小而造成的异常驱动现象。并且,根据本公开的实施方式,与具有减小的像素负载的发射级的输出节点连接的辅助负载设置在非显示区中,以便在发射时间段期间,向像素阵列的栅极提供选通导通电压。并且,根据本公开的实施方式,与具有减小的像素负载的扫描级的输出节点连接的辅助负载设置在非显示区中,以便抑制补偿时间的延迟,由此确保驱动晶体管的可靠性。因此,根据本公开的实施方式,虚设负载连接至设置在异质结构区域中的级,并且虚设负载根据异质结构的形状设置,使得能够抑制由于施加到异质结构区域中的级的负载减小而造成的异常驱动现象。并且,根据本公开的实施方式,虚设负载设置在布置在异质结构区域中的级的输出节点中,并且像素连接至布置在异质结构区域中的级,使得能够抑制由于施加到异质结构区域中的级的负载减小而造成的异常驱动现象。并且,根据本公开的实施方式,构成异质结构区域中的级的第一晶体管和第二晶体管中的任一个的有源层的大小小于配置正常结构区域中设置的级的第一晶体管和第二晶体管中的任一个的有源层的大小,使得与设置在异质结构区域中的级连接的虚设负载的大小减小,以实现窄边框显示装置并且抑制由于负载偏差而导致的亮度不均匀。并且,根据本公开的实施方式,辅助电阻器和辅助负载的辅助电容器与晶体管和走线在同一层上由相同材料形成,使得能够在不执行附加工序的情况下形成辅助负载,由此抑制显示装置的异常驱动现象。并且,根据本公开的实施方式,使用三个电极来形成辅助电容器,使得与使用两个电极形成的辅助电容器相比,电容提高,使得可以有效调节根据像素负载的辅助电容器的电容。因此,根据本公开的实施方式,当由于空间不足而导致辅助负载不足时,使设置在异质结构区域中的缓冲晶体管的大小小于设置在正常结构区域中的缓冲晶体管的大小,由此抑制由于负载偏差而导致的亮度不均匀。本公开所要实现的目本文档来自技高网...

【技术保护点】
1.一种显示装置,该显示装置包括:显示面板,该显示面板包括显示区,所述显示区具有与多条选通线连接的多个像素;选通驱动电路,该选通驱动电路在与所述显示区相邻的非显示区中并且包括多个级,所述多个级向所述多条选通线供应选通信号;以及辅助负载,该辅助负载连接至所述非显示区中的所述多个级中的至少一个级,其中,与所述多条选通线之中的至少两条选通线连接的所述多个像素的数量是变化的。

【技术特征摘要】
2017.06.14 KR 10-2017-0075045;2017.07.27 KR 10-2011.一种显示装置,该显示装置包括:显示面板,该显示面板包括显示区,所述显示区具有与多条选通线连接的多个像素;选通驱动电路,该选通驱动电路在与所述显示区相邻的非显示区中并且包括多个级,所述多个级向所述多条选通线供应选通信号;以及辅助负载,该辅助负载连接至所述非显示区中的所述多个级中的至少一个级,其中,与所述多条选通线之中的至少两条选通线连接的所述多个像素的数量是变化的。2.根据权利要求1所述的显示装置,其中,所述辅助负载包括电容器和电阻器,并且所述辅助负载位于所述显示区和所述多个级之中的至少一个级之间或者位于所述选通线的端部。3.根据权利要求1所述的显示装置,其中,与所述多条选通线连接的所述多个像素的数量越少,所述辅助负载越大。4.根据权利要求1所述的显示装置,其中,所述辅助负载包括至少两个电极,并且所述至少两个电极彼此交叠。5.根据权利要求4所述的显示装置,其中,所述至少两个电极中的一个电极连接至所述选通线和其中设置有所述辅助负载的级的输出节点,并且恒定电压被施加到所述至少两个电极中的另一个电极,使得所述至少两个电极形成电容器。6.根据权利要求1所述的显示装置,其中,所述多个级中的每个级包括串联连接的第一晶体管和第二晶体管,所述第一晶体管和所述第二晶体管连接至具有所述第一晶体管和所述第二晶体管的级的输出节点,并且所述辅助负载连接至所述输出节点并且位于所述输出节点和与所述多个级中的每个级对应的像素之间,或者所述辅助负载位于所述选通线的端部。7.根据权利要求6所述的显示装置,其中,包括在与所述显示面板的异质结构区域对应的所述级中的所述第一晶体管和所述第二晶体管中的任一个晶体管的有源层的大小小于包括在与所述显示面板的正常结构区域对应的所述级中的所述第一晶体管和所述第二晶体管中的任一个晶体管的有源层的大小。8.根据权利要求7所述的显示装置,其中,与所述异质结构区域对应的所述多个级中的每个级中的所述第一晶体管和所述第二晶体管中的任一个晶体管的所述有源层的宽度大于或等于80μm并且小于或等于240μm。9.根据权利要求1所述的显示装置,其中,所述多个级包括分别与所述多条选通线连接的发射级,驱动所述多个像素的像素驱动电路包括驱动晶体管和发射晶体管,所述发射晶体管控制所述多个像素的发射,并且在所述多个像素发光时,所述发射晶体管导通。10.一种显示装置,该显示装置包括:显示面板,该显示面板包括显示区和与所述显示区相邻的非显示区,所述显示区具有正常结构区域和异质结构区域,其中,所述显示面板包括:选通线;多个像素,所述多个像素连接至所述选通线;选通驱动电路,该选通驱动电路具有向所述非显示区域中的所述选通线供应选通信号的级;以及虚设负载,该虚设负载连接至所述异质结构区域中的所述多个像素,所述虚设负载处于所述非显示区中。11.根据权利要求10所述的显示装置,其中,所述异质结构区域包括未被限定为多边形的异质结构,并且所述虚设负载根据所述异质结构的形状与所述多个像素相邻。12.根据权利要求10所...

【专利技术属性】
技术研发人员:金知润蒋苍在秦景丫金真焕朴钟赞严玹哲成恩庆
申请(专利权)人:乐金显示有限公司
类型:发明
国别省市:韩国,KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1