核电机组联调阶段CPU离线下装的控制方法及系统技术方案

技术编号:19902495 阅读:19 留言:0更新日期:2018-12-26 02:38
本发明专利技术公开了一种核电机组联调阶段CPU离线下装的控制方法,包括:在热停工况下,检测待下装的CPU所影响的设备是否需要被隔离;若否,则记录所述CPU逻辑的初始状态和所述CPU所影响的接口信号的初始状态;对所述CPU进行离线下装;在完成离线下装后,将所述CPU恢复到正常工作状态,并将所述CPU逻辑和所述接口信号恢复到初始状态。本发明专利技术还公开了一种核电机组联调阶段CPU离线下装的控制系统。本发明专利技术能够在热停工况直接进行CPU离线下装,不影响其他区域的正常运行,提高机组安全性。

【技术实现步骤摘要】
核电机组联调阶段CPU离线下装的控制方法及系统
本专利技术涉及核电站
,尤其涉及一种核电机组联调阶段CPU离线下装的控制方法及系统。
技术介绍
压水堆核电站主要由压水反应堆、一回路系统和二回路系统等三个部分组成,压水堆以低浓缩铀为燃料、轻水为冷却剂和慢化剂,核裂变放出的热量由流经堆内的一回路系统的高压水带出堆外并在蒸器发生器里将热量传递给二回路的水。水受热后产生的蒸汽推动蒸汽轮机,蒸汽轮机则带动发电机发电。一已知的压水堆核电站为满足冗余控制要求及增加机组的安全性,共设置了四个分区,其电气系统、工艺系统按功能,将设备和控制信号分布在四个分区中,四个分区共同维护核电机组的安全运行,且四个分区间存在大量的信号交互及设备联锁控制。该核电站允许一个分区开展正常维护和离线下装工作,安全级DCS(DistributedControlSystem,集散型控制系统)控制系统下装分为全下装和增量下装,其中全下装指需要下装所有的CPU(CentralProcessingUnit,中心处理单元),增量下装指下装其中部分CPU。而联调或机组启动阶段一般为增量下装,主要有新增信号、逻辑修改、IO输入输出修改等,对于新增机柜、CPU地址修改、网络定周期修改、服务树修改需全部下装不在此范围。现有技术中,当核电机组处于热停工况时,如需要设计问题进行CPU离线下装,则需要将机组后撤退至冷停堆状态进行故障清理。当故障清除后,再进行此CPU影响设备逐步上电恢复的操作,然后将机组状态提升至热停工况。但是,从热停工况后撤至冷停工况再提升状态至热停工况,需要耗费大量时间和资源,同时,受制于一回路压力容器设计寿命的限制,机组不能承受太多从冷停堆到热停堆的状态变化。而且在热停工况下,相应CPU离线下装存在设备翻转、逻辑变化、设定值变化可能导致本分区以及其他分区设备误动问题。
技术实现思路
本专利技术针对现有技术中存在的问题,提供了一种核电机组联调阶段CPU离线下装的控制方法及系统,能够在热停工况直接进行CPU离线下装,不影响其他区域的正常运行,提高机组安全性。本专利技术就上述技术问题而提出的技术方案如下:一方面,本专利技术提供一种核电机组联调阶段CPU离线下装的控制方法,包括:在热停工况下,检测待下装的CPU所影响的设备是否需要被隔离;若否,则记录所述CPU逻辑的初始状态和所述CPU所影响的接口信号的初始状态;对所述CPU进行离线下装;在完成离线下装后,将所述CPU恢复到正常工作状态,并将所述CPU逻辑和所述接口信号恢复到初始状态。进一步地,所述检测待下装的CPU所影响的设备是否需要被隔离,具体包括:检测所述CPU输入信号所影响的设备是否需要被隔离;若否,则检测所述CPU硬接线信号所影响的设备是否需要被隔离;若否,则判定所述CPU所影响的设备不需要被隔离。进一步地,所述检测所述CPU输入信号所影响的设备是否需要被隔离,具体包括:检测所述CPU输入信号失效是否会引起机组逻辑降级;若否,则判定所述CPU输入信号所影响的设备不需要被隔离。进一步地,所述检测所述CPU硬接线信号所影响的设备是否需要被隔离,具体包括:检测所述CPU硬接线信号失效是否会触发机组误动作;若否,则判定所述CPU硬接线信号所影响的设备不需要被隔离。进一步地,所述CPU逻辑的初始状态包括所述CPU逻辑中的触发器初始状态、设定值初始状态和参数初始状态。进一步地,所述CPU所影响的接口信号包括所述CPU所影响的网络信号和硬接线信号。进一步地,所述在完成离线下装后,将所述CPU恢复到正常工作状态,并将所述CPU逻辑和所述接口信号恢复到初始状态,具体包括:在完成离线下装后,将所述CPU恢复到正常工作状态;检查当前所述CPU逻辑的状态,并将状态变化的逻辑恢复至初始状态;检查当前所述接口信号的状态,并将状态变化的接口信号恢复至初始状态。进一步地,所述检查所述CPU逻辑的当前状态,并将状态变化的逻辑恢复至初始状态,具体包括:检查当前所述CPU逻辑中的触发器状态,并与记录的触发器初始状态进行对比;若不一致,则将所述触发器状态恢复至初始状态;检查当前所述CPU逻辑中的设定值状态,并与记录的设定值初始状态进行对比;若不一致,则将所述设定值状态恢复至初始状态;检查当前所述CPU逻辑中的参数状态,并与记录的参数初始状态进行对比;若不一致,则将所述参数状态恢复至初始状态。进一步地,所述检查当前所述接口信号的状态,并将状态变化的接口信号恢复至初始状态,具体包括:检查当前所述CPU所影响的网络信号的状态,并与记录的网络信号的初始状态进行对比;若不一致,则将所述网络信号的状态恢复至初始状态;检查当前所述CPU所影响的硬接线信号的状态,并与记录的硬接线信号的初始状态进行对比;若不一致,则将所述硬接线信号的状态恢复至初始状态。另一方面,本专利技术提供一种核电机组联调阶段CPU离线下装的控制系统,能够实现上述核电机组联调阶段CPU离线下装的控制方法的所有流程,所述系统包括:检测模块,用于在热停工况下,检测待下装的CPU所影响的设备是否需要被隔离;记录模块,用于在所述CPU所影响的设备不需要被隔离时,记录所述CPU逻辑的初始状态和所述CPU所影响的接口信号的初始状态;下装模块,用于对所述CPU进行离线下装;恢复模块,用于在完成离线下装后,将所述CPU恢复到正常工作状态,并将所述CPU逻辑和所述接口信号恢复到初始状态。本专利技术实施例提供的技术方案带来的有益效果是:在核电机组热停工况下需要对设计变更进行CPU离线下装时,先检测待下装的CPU所影响的设备是否需要隔离,若无需隔离,则记录CPU逻辑和CPU所影响的接口信号的初始状态,并在下装完成后对所记录的状态进行逐步恢复,实现在热停工况直接开展离线下装,而不对其他不在本CPU影响设备和其他三个区域的正常运行造成影响,使核电机组稳定在热停工况,有效提高下装效率,节约机组资源,且提高机组的安全性。附图说明为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是本专利技术实施例一提供的核电机组联调阶段CPU离线下装的控制方法的流程示意图;图2是本专利技术实施例二提供的核电机组联调阶段CPU离线下装的控制系统的结构示意图。具体实施方式为了解决现有技术在CPU下装过程中存在的耗费大量时间和资源、且降低机组安全性等技术问题,本专利技术旨在提供一种核电机组联调阶段CPU离线下装的控制方法,其核心思想是:在核电机组热停工况下需要对设计变更进行CPU离线下装时,先检测待下装的CPU所影响的设备是否需要隔离,若无需隔离,则记录CPU逻辑和CPU所影响的接口信号的初始状态,并在下装完成后对所记录的状态进行逐步恢复,实现在热停工况直接开展离线下装,而不对其他不在本CPU影响设备和其他三个区域的正常运行造成影响,使核电机组稳定在热停工况,有效提高下装效率,节约机组资源,且提高机组的安全性。为使本专利技术的目的、技术方案和优点更加清楚,下面将结合附图对本专利技术实施方式作进一步地详细描述。实施例一参见图1,本专利技术实施例提供了一种核电机组联调阶段CPU离线本文档来自技高网
...

【技术保护点】
1.一种核电机组联调阶段CPU离线下装的控制方法,其特征在于,包括:在热停工况下,检测待下装的CPU所影响的设备是否需要被隔离;若否,则记录所述CPU逻辑的初始状态和所述CPU所影响的接口信号的初始状态;对所述CPU进行离线下装;在完成离线下装后,将所述CPU恢复到正常工作状态,并将所述CPU逻辑和所述接口信号恢复到初始状态。

【技术特征摘要】
1.一种核电机组联调阶段CPU离线下装的控制方法,其特征在于,包括:在热停工况下,检测待下装的CPU所影响的设备是否需要被隔离;若否,则记录所述CPU逻辑的初始状态和所述CPU所影响的接口信号的初始状态;对所述CPU进行离线下装;在完成离线下装后,将所述CPU恢复到正常工作状态,并将所述CPU逻辑和所述接口信号恢复到初始状态。2.如权利要求1所述的核电机组联调阶段CPU离线下装的控制方法,其特征在于,所述检测待下装的CPU所影响的设备是否需要被隔离,具体包括:检测所述CPU输入信号所影响的设备是否需要被隔离;若否,则检测所述CPU硬接线信号所影响的设备是否需要被隔离;若否,则判定所述CPU所影响的设备不需要被隔离。3.如权利要求2所述的核电机组联调阶段CPU离线下装的控制方法,其特征在于,所述检测所述CPU输入信号所影响的设备是否需要被隔离,具体包括:检测所述CPU输入信号失效是否会引起机组逻辑降级;若否,则判定所述CPU输入信号所影响的设备不需要被隔离。4.如权利要求3所述的核电机组联调阶段CPU离线下装的控制方法,其特征在于,所述检测所述CPU硬接线信号所影响的设备是否需要被隔离,具体包括:检测所述CPU硬接线信号失效是否会触发机组误动作;若否,则判定所述CPU硬接线信号所影响的设备不需要被隔离。5.如权利要求4所述的核电机组联调阶段CPU离线下装的控制方法,其特征在于,所述CPU逻辑的初始状态包括所述CPU逻辑中的触发器初始状态、设定值初始状态和参数初始状态。6.如权利要求5所述的核电机组联调阶段CPU离线下装的控制方法,其特征在于,所述CPU所影响的接口信号包括所述CPU所影响的网络信号和硬接线信号。7.如权利要求6所述的核电机组联调阶段CPU离线下装的控制方法,其特征在于,所述在完成离线下装后,将所述CPU恢复到正常工作状态,并将所述CPU逻辑和所述接...

【专利技术属性】
技术研发人员:廖良记刘朝鹏刘东亮林奕彬
申请(专利权)人:中广核工程有限公司中国广核集团有限公司中国广核电力股份有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1