包括GOA电路的液晶面板及其驱动方法技术

技术编号:19828736 阅读:17 留言:0更新日期:2018-12-19 17:01
提供一种包括GOA电路的液晶面板及其驱动方法。GOA电路包括级联的多个单级GOA电路单元,每个单级GOA电路单元包括第一下拉维持电路单元和第二下拉维持电路单元。第一下拉维持电路单元的第一控制端被输入第一时钟信号,第二下拉维持电路单元的第二控制端被输入第二时钟信号,下拉电路单元被输入下两级GOA电路单元的扫描驱动信号。第一时钟信号和第二时钟信号交替地输入到相邻级的GOA电路单元中的上拉电路单元和下传电路单元。第一时钟信号与第二时钟信号具有相同长度的周期。第二时钟信号相对于第一时钟信号延迟,使得第二时钟信号在第一时钟信号的每个高电位周期内的第一时段和第三时段具有高电位,并且在第一时段与第三时段之间的第二时段具有低电位。

【技术实现步骤摘要】
包括GOA电路的液晶面板及其驱动方法
本专利技术涉及显示
,更具体地讲,涉及一种包括GOA(GateDriverOnArray,阵列基板行驱动)电路的液晶面板及其驱动方法。
技术介绍
液晶显示器具有低辐射、体积小及低耗能等优点,已经被广泛地应用于笔记本电脑、个人数字助理PDA、平面电视或移动电话等产品上。传统液晶显示器的方式是利用外部驱动芯片来驱动面板上的芯片以显示图像,但为了减少元件数目并降低制造成本,近年来逐渐发展成将驱动电路结构直接制作于显示面板上,例如采用GOA技术。GOA技术是将TFTLCD(ThinFilmTransistorLiquidCrystalDisplay,薄膜晶体管液晶显示器)的栅极驱动电路集成在玻璃基板上,形成对液晶面板的扫描驱动。GOA技术相比传统的利用COF(ChipOnFlex/Film,覆晶薄膜)的驱动技术可以大幅度节约制造成本,而且省去了Gate侧COF的Bonding制程,对产能提升也是极为有利的。因此,GOA是未来液晶面板发展的重点技术。现有的GOA电路通常包括级联的多个单级GOA电路单元,每个单级GOA电路单元均与相应级的扫描驱动线对应。例如,如图1所示,单级GOA电路单元包括:上拉控制电路单元①、上拉电路单元②、下传电路单元③、下拉电路单元④、下拉维持电路单元⑤以及自举电容⑥。参照图1,上拉控制电路单元①主要为预充电节点Q(N)实现预充电,通常被输入上一级GOA电路单元传递过来的下传信号ST(N-1)和扫描驱动信号G(N-1);上拉电路单元②主要为提高扫描驱动信号G(N)的电位;信号下传单元③包括薄膜晶体管,其主要通过输出本级的下传信号ST(N)来控制下一级GOA电路单元中的上拉控制电路单元的打开和关闭;下拉电路单元④主要用于拉低预充电节点Q(N)和扫描驱动信号G(N)的电位至低电源电压VSS;下拉维持电路单元⑤可以包括反相器和多个薄膜晶体管,其主要用于将预充电节点Q(N)、扫描驱动信号G(N)的电位维持在低电源电压VSS不变;自举电容⑥主要为提供并维持预充电节点Q(N)电位,这样有利于上拉电路单元②输出扫描驱动信号G(N)。下拉维持电路单元⑤的反相器可以采用达灵顿反相器,其具体的电路结构如图2所示,达灵顿反相器可以包括四个薄膜晶体管并且可以具有输入端Input和输出端Output。如果将控制信号LC设置成始终为高电位信号并且将低电源电压VSS设置成始终为低电位信号,则当输入端Input输入高电位信号时,输出端Output输出低电位信号;当输入端Input输入低电位信号时,输出端Output输出高电位信号。以向GOA电路输入2个时钟信号CK和XCK为例,当下拉维持电路单元⑤包括达灵顿反相器时,单级GOA电路单元如图3所示。通常情况下会设置两个下拉维持电路单元⑤-1和⑤-2根据图5所示的波形交替工作,防止薄膜晶体管T32、T42、T33、T43长时间受到正偏压应力(PositiveBiasStress,PBS)而使薄膜晶体管的阈值电压Vth正向漂移严重导致器件失效。然而,在现有技术中,仍然以向GOA电路输入2个时钟信号CK和XCK为例,采用GOA技术的液晶面板通常包含如下信号的走线:阵列基板上的共电极信号Acom、彩模基板上的共电极信号CFcom、控制信号LC1和LC2、启动信号STV、低电源电压VSS、时钟信号CK和XCK。随着越来越多的功能结构被增加到电路中,GOA电路所占的空间也越来越大,这对于窄边框液晶面板的设计是极为不利的。因此,如何减少信号线的数目、如何高效利用信号线对于未来液晶面板的发展是极为重要的。
技术实现思路
本专利技术的示例性实施例在于提供一种包括GOA电路的液晶面板及其驱动方法。该GOA电路被输入一组新设计的时钟信号,该组时钟信号可以满足上拉电路单元的信号要求,也可以替代下拉维持电路单元中的控制信号,从而高效利用了时钟信号线且有效节省了显示面板中布线所占的空间,为未来GOA电路的设计提供了一种新的可能。本专利技术的一方面提供一种包括GOA电路的液晶面板,所述GOA电路包括级联的多个单级GOA电路单元,其中,每个单级GOA电路单元包括上拉控制电路单元、上拉电路单元、下拉电路单元、自举电容、下传电路单元、第一下拉维持电路单元以及第二下拉维持电路单元,其中,在每个单级GOA电路单元中,第一下拉维持电路单元的第一控制端被构造为接收第一时钟信号,第二下拉维持电路单元的第二控制端被构造为接收第二时钟信号,下拉电路单元被构造为接收来自下两级GOA电路单元的扫描驱动信号,其中,相邻两级的GOA电路单元中的上拉电路单元被构造为交替地接收第一时钟信号和第二时钟信号,其中,第一时钟信号与第二时钟信号具有相同长度的周期,其中,第二时钟信号相对于第一时钟信号延迟,使得第二时钟信号在第一时钟信号的每个高电位周期内的第一时段和第三时段具有高电位,并且在第一时段与第三时段之间的第二时段具有低电位。根据示例性实施例,第一下拉维持电路单元可以包括:第一反相器,具有第一输入端、第一输出端和第一控制端,第一输入端连接到预充电节点,第一输出端连接到第六薄膜晶体管和第七薄膜晶体管的栅极;第六薄膜晶体管,其栅极连接到第七薄膜晶体管的栅极,其漏极连接到低电源电压线,其源极连接到本级的扫描驱动线;以及第七薄膜晶体管,其栅极连接到第六薄膜晶体管的栅极,其漏极连接到低电源电压线,其源极连接到预充电节点。根据示例性实施例,第二下拉维持电路单元可以包括:第二反相器,具有第二输入端、第二输出端和第二控制端,第二输入端连接到预充电节点,第二输出端连接到第八薄膜晶体管和第九薄膜晶体管的栅极;第八薄膜晶体管,其栅极连接到第九薄膜晶体管的栅极,其漏极连接到低电源电压线,其源极连接到本级的扫描驱动线;以及第九薄膜晶体管,其栅极连接到第八薄膜晶体管的栅极,其漏极连接到低电源电压线,其源极连接到预充电节点。根据示例性实施例,下拉电路单元可以包括:第四薄膜晶体管,其栅极与第五薄膜晶体管的栅极对接并且被构造为接收来自下两级GOA电路单元的扫描驱动信号,其漏极连接到低电源电压线,其源极连接到本级的扫描驱动线;第五薄膜晶体管,其栅极与第四薄膜晶体管的栅极对接并且被构造为接收来自下两级GOA电路单元的扫描驱动信号,其漏极连接到低电源电压线,其源极连接到预充电节点。根据示例性实施例,上拉电路单元可以包括:第二薄膜晶体管,其漏极连接到下传电路单元并且被构造为接收第一时钟信号或第二时钟信号,其栅极连接到预充电节点,其源极连接到本级的扫描驱动线以输出扫描驱动信号。根据示例性实施例,下传电路单元可以包括:第三薄膜晶体管,其漏极连接到上拉电路单元并且被构造为接收第一时钟信号或第二时钟信号,其栅极连接到预充电节点,其源极连接到本级的级传信号线以输出级传信号。本专利技术的另一方面提供一种驱动包括GOA电路的液晶面板的方法,所述GOA电路包括级联的多个单级GOA电路单元,其中,每个单级GOA电路单元包括上拉控制电路单元、上拉电路单元、下拉电路单元、自举电容、下传电路单元、第一下拉维持电路单元以及第二下拉维持电路单元,所述方法包括:向第一下拉维持电路单元的第一控制端输入第一时钟信号,并且向第二下拉维持电路单元的第二控制端输入第二时钟信号,本文档来自技高网
...

【技术保护点】
1.一种包括GOA电路的液晶面板,所述GOA电路包括级联的多个单级GOA电路单元,其中,每个单级GOA电路单元包括上拉控制电路单元、上拉电路单元、下拉电路单元、自举电容、下传电路单元、第一下拉维持电路单元和第二下拉维持电路单元,其中,在每个单级GOA电路单元中,第一下拉维持电路单元的第一控制端被构造为接收第一时钟信号,第二下拉维持电路单元的第二控制端被构造为接收第二时钟信号,下拉电路单元被构造为接收来自下两级GOA电路单元的扫描驱动信号,其中,相邻两级的GOA电路单元中的上拉电路单元被构造为交替地接收第一时钟信号和第二时钟信号,其中,第一时钟信号与第二时钟信号具有相同长度的周期,其中,第二时钟信号相对于第一时钟信号延迟,使得第二时钟信号在第一时钟信号的每个高电位周期内的第一时段和第三时段具有高电位,并且在第一时段与第三时段之间的第二时段具有低电位。

【技术特征摘要】
1.一种包括GOA电路的液晶面板,所述GOA电路包括级联的多个单级GOA电路单元,其中,每个单级GOA电路单元包括上拉控制电路单元、上拉电路单元、下拉电路单元、自举电容、下传电路单元、第一下拉维持电路单元和第二下拉维持电路单元,其中,在每个单级GOA电路单元中,第一下拉维持电路单元的第一控制端被构造为接收第一时钟信号,第二下拉维持电路单元的第二控制端被构造为接收第二时钟信号,下拉电路单元被构造为接收来自下两级GOA电路单元的扫描驱动信号,其中,相邻两级的GOA电路单元中的上拉电路单元被构造为交替地接收第一时钟信号和第二时钟信号,其中,第一时钟信号与第二时钟信号具有相同长度的周期,其中,第二时钟信号相对于第一时钟信号延迟,使得第二时钟信号在第一时钟信号的每个高电位周期内的第一时段和第三时段具有高电位,并且在第一时段与第三时段之间的第二时段具有低电位。2.根据权利要求1所述的液晶面板,其中,第一下拉维持电路单元包括:第一反相器,具有第一输入端、第一输出端和第一控制端,其中,第一输入端连接到预充电节点,第一输出端连接到第六薄膜晶体管和第七薄膜晶体管的栅极;第六薄膜晶体管,其栅极连接到第七薄膜晶体管的栅极,其漏极连接到低电源电压线,其源极连接到本级的扫描驱动线;第七薄膜晶体管,其栅极连接到第六薄膜晶体管的栅极,其漏极连接到低电源电压线,其源极连接到预充电节点。3.根据权利要求2所述的液晶面板,其中,第二下拉维持电路单元包括:第二反相器,具有第二输入端、第二输出端和第二控制端,其中,第二输入端连接到预充电节点,第二输出端连接到第八薄膜晶体管和第九薄膜晶体管的栅极;第八薄膜晶体管,其栅极连接到第九薄膜晶体管的栅极,其漏极连接到低电源电压线,其源极连接到本级的扫描驱动线;第九薄膜晶体管,其栅极连接到第八薄膜晶体管的栅极,其漏极连接到低电源电压线,其源极连接到预充电节点。4.根据权利要求3所述的液晶面板,其中,下拉电路单元包括:第四薄膜晶体管,其栅极与第五薄膜晶体管的栅极对接并且被构造为接收来自下两级GOA电路单元的扫描驱动信号,其漏极连接到低电源电压线,其源极连接到本级的扫描驱动线;第五薄膜晶体管,其栅极与第四薄膜晶体管的栅极对接并且被构造为接收来自下两级GOA电路单元...

【专利技术属性】
技术研发人员:陈帅
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1