GOA电路及液晶面板制造技术

技术编号:19697352 阅读:25 留言:0更新日期:2018-12-08 12:37
本发明专利技术公开了一种GOA电路,适用于液晶面板,所述GOA电路包括级联的多个GOA单元。所述GOA电路通过在原有电路的基础上将恒压低电平信号线改成第一电压源信号线和第二电压源信号,并且新增第一薄膜晶体管和第二薄膜晶体管和一外电路控制信号,以实现液晶面板在开机或关机时进行有效地电荷释放,从而提高液晶面板的稳定性和可靠性。

【技术实现步骤摘要】
GOA电路及液晶面板
本专利技术涉及液晶面板
,尤其涉及一种GOA电路以及采用该GOA电路的液晶面板。
技术介绍
现有的液晶显示装置的发展已呈现出窄边框、薄型化和低成本的发展趋势,在此其中,GOA(GateDriveOnArray,阵列基板行驱动)技术成为一项重要的技术。GOA的基本概念是将TFTLCD(薄膜晶体管液晶显示器)的栅极驱动电路集成在玻璃基板上,形成对液晶面板的扫描驱动。GOA相比传统的利用COF(覆盖薄膜)的驱动技术不但可以大幅度节约制造成本,而且省去了栅极侧的bonding(打线)制程,对产能提升也是极为有利的。因此,GOA是未来液晶面板发展的重点技术。图1显示了一种基本的GOA电路结构单元。其中包括上拉控制单元101、上拉单元102、信号下传单元103、下拉单元104、下拉维持单元105以及自举电容Cbt,其中所述上拉控制单元101主要为Q(N)点实现预充电;所述上拉单元102主要为提高G(N)电位,控制栅极的打开;所述信号下传单元103主要为控制下一级信号的打开和关闭;所述下拉单元104主要为拉低Q(N)点、G(N)电位至VSS;所述下拉维持单元105主要为控制Q(N)点、G(N)电位维持在VSS不变;所述自举电容Cbt主要为提高并维持Q(N)点电位。其中,下拉维持单元105中的电子元件实际上为一种反相器,其具体电路结构如图2所示。LC为高电平信号、VSS为低电平信号,当输入端输入高电位信号时,输出端输出低电位信号,当输入端输入低电位信号时,输出端输出高电位信号。因此,以2CK信号为例,单极GOA电路结构为图3所示,其包括上拉控制单元101、上拉单元102、信号下传单元103、下拉单元104、下拉维持单元105以及自举电容Cbt。开机、关机时液晶面板的稳定性是十分重要的。通常情况下,采用GOA技术的液晶面板对此包含两部分内容,即区分为显示区域和GOA电路区域。这两个不同的区域对电位信号的要求也是不同的,显示区域对电位信号的要求是所有栅极均输出高电位信号以便将像素中存储的电荷通过数据线进行有效释放,GOA电路区域对电位信号的要求是所有GOA控制信号均为低电位信号以便保证整个GOA电路中的TFT器件处于关闭状态以防止电荷残留。然而,在实际使用过程中,开机或关机时未对液晶面板(包括像素显示区和GOA电路区)中的电荷做释放处理。故,需提供一种GOA电路以解决现有技术中的问题。
技术实现思路
本专利技术的目的在于,提供一种GOA电路,所述GOA电路通过在原有电路的基础上将恒压低电平信号线改成第一电压源信号线和第二电压源信号,并且新增第一薄膜晶体管和第二薄膜晶体管和一外电路控制信号,以实现液晶面板在开机或关机时进行有效地电荷释放,从而提高液晶面板的稳定性和可靠性。本专利技术提供了一种GOA电路,适用于液晶面板,所述GOA电路包括级联的多个GOA单元,其中,第n级GOA单元包括:一恒压低电平源,所述恒压低电平源包括第一电压源信号和第二电压源信号,所述第一电压源信号设置为当所述液晶面板关机时,所述第一电压源信号由低电平转为高电平,并且经过一第一预定时间后转为零电平;当所述液晶面板开机时,所述第一电压源信号由零电平转为高电平,并且经过一第二预定时间后转为一低电平;所述第二电压源信号设置为当所述液晶面板关机时,维持低电平,并且经过所述第一预定时间后转为零电平;当所述液晶面板开机时,所述第二电压源信号由零电平转为一低电平;一下拉维持模块,所述下拉维持模块包括一第一薄膜晶体管和一第二薄膜晶体管以及一外电路控制信号;所述第一薄膜晶体管的栅极电性连接至所述第二薄膜晶体管的栅极,所述第一薄膜晶体管的漏极电性连接至所述本级的扫描信号的输出端,所述第一薄膜晶体管的源极电性连接至所述恒压低电平源的第二电压源信号;所述第二薄膜晶体管的漏极电性连接至所述上拉控制模块的输出端,所述第二薄膜晶体管的源极电性连接至所述恒压低电平源的第一电压源信号;其中,所述外电路控制信号设置为当所述液晶面板关机时,所述外电路控制信号由低电平转为高电平,并且经过所述第一预定时间后转为零电平;当所述液晶面板开机时,所述外电路控制信号由零电平转为高电平,并且经过所述第二预定时间后转为一低电平。在本专利技术的一实施例中,所述第n级GOA单元还包括:时钟信号源,用于提供本级的时钟信号;上拉控制模块,用于接收第n-1级扫描信号,并受第n-1级级传信号的控制生成本级的扫描电平信号;上拉模块,用于受所述本级的扫描电平信号的控制,将本级的时钟信号输出至本级的扫描信号的输出端;下传模块,用于接收所述本级的时钟信号,并受所述本级的扫描电平信号的控制生成第n级级传信号;下拉模块,用于根据第n+1级扫描信号,将恒压低电平源所提供的第一低电平输出至所述本级的扫描信号的输出端;下拉维持模块,用于维持所述本级的扫描电平信号低电平;自举电容,用于生成所述本级的扫描电平信号的高电平;所述上拉控制模块的输出端与所述上拉模块、所述下传模块、所述下拉模块、所述下拉维持模块及所述自举电容电性连接;所述恒压低电平源与所述下拉维持模块和所述下拉模块电性连接;所述时钟信号源分别与所述上拉模块和所述下传模块电性连接。在本专利技术的一实施例中,所述上拉控制模块包括:一第十一薄膜晶体管,所述第十一薄膜晶体管的栅极接收所述第n-1级级传信号,源极电性连接至所述上拉控制模块的输出端,漏极接收第n-1级扫描信号。在本专利技术的一实施例中,所述上拉模块包括:一第二十一薄膜晶体管,所述二十一薄膜晶体管的栅极电性连接至所述上拉控制模块的输出端,漏极电性连接至所述时钟信号源,源极电性连接至所述本级的扫描信号的输出端。在本专利技术的一实施例中,所述下传模块包括:一第二十二薄膜晶体管,所述第二十二薄膜晶体管的栅极电性连接至所述上拉控制模块的输出端,源极接收所述第n级级传信号,漏极电性连接至所述时钟信号源。在本专利技术的一实施例中,所述下拉模块包括:一第三十一薄膜晶体管和一第四十一薄膜晶体管;所述第三十一薄膜晶体管的栅极电性连接至第n+1级扫描信号的输出端,源极电性连接至所述恒压低电平源的第二电压源信号,漏极电性连接至所述本级的扫描信号的输出端;所述第四十一薄膜晶体管的栅极电性连接至第n+1级扫描信号的输出端,源极电性连接至所述恒压低电平源的第一电压源信号,漏极电性连接至所述上拉控制模块的输出端。在本专利技术的一实施例中,所述下拉维持模块还包括:一第五十一薄膜晶体管、一第五十二薄膜晶体管、一第五十三薄膜晶体管、一第五十四薄膜晶体管、一第四十二薄膜晶体管和一第三十二薄膜晶体管;所述第五十一薄膜晶体管的栅极以及漏极接收一高电平信号,源极电性连接于所述第五十二薄膜晶体管的漏极以及所述第五十三薄膜晶体管的栅极;所述第五十二薄膜晶体管的栅极电性连接至所述上拉控制模块的输出端,源极电性连接于所述恒压低电平源的第一电压源信号;所述第五十三薄膜晶体管的漏极接收所述高电平信号,源极电性连接至所述第五十四薄膜晶体管的漏极、所述第四十二薄膜晶体管的栅极以及所述第三十二薄膜晶体管的栅极;所述第五十四薄膜晶体管的栅极电性连接至所述上拉控制模块的输出端,源极电性连接至所述恒压低电平源的第一电压源信号;所述第四十二薄膜晶体管的源极电性连接至所述恒压低电平源的第一电压本文档来自技高网
...

【技术保护点】
1.一种GOA电路,适用于液晶面板,其特征在于,所述GOA电路包括级联的多个GOA单元,其中,第n级GOA单元包括:一恒压低电平源,所述恒压低电平源包括第一电压源信号和第二电压源信号,所述第一电压源信号设置为当所述液晶面板关机时,所述第一电压源信号由低电平转为高电平,并且经过一第一预定时间后转为零电平;当所述液晶面板开机时,所述第一电压源信号由零电平转为高电平,并且经过一第二预定时间后转为一低电平;所述第二电压源信号设置为当所述液晶面板关机时,维持低电平,并且经过所述第一预定时间后转为零电平;当所述液晶面板开机时,所述第二电压源信号由零电平转为一低电平;一下拉维持模块,所述下拉维持模块包括一第一薄膜晶体管和一第二薄膜晶体管以及一外电路控制信号;所述第一薄膜晶体管的栅极电性连接至所述第二薄膜晶体管的栅极,所述第一薄膜晶体管的漏极电性连接至所述本级的扫描信号的输出端,所述第一薄膜晶体管的源极电性连接至所述恒压低电平源的第二电压源信号;所述第二薄膜晶体管的漏极电性连接至所述上拉控制模块的输出端,所述第二薄膜晶体管的源极电性连接至所述恒压低电平源的第一电压源信号;其中,所述外电路控制信号设置为当所述液晶面板关机时,所述外电路控制信号由低电平转为高电平,并且经过所述第一预定时间后转为零电平;当所述液晶面板开机时,所述外电路控制信号由零电平转为高电平,并且经过所述第二预定时间后转为一低电平。...

【技术特征摘要】
1.一种GOA电路,适用于液晶面板,其特征在于,所述GOA电路包括级联的多个GOA单元,其中,第n级GOA单元包括:一恒压低电平源,所述恒压低电平源包括第一电压源信号和第二电压源信号,所述第一电压源信号设置为当所述液晶面板关机时,所述第一电压源信号由低电平转为高电平,并且经过一第一预定时间后转为零电平;当所述液晶面板开机时,所述第一电压源信号由零电平转为高电平,并且经过一第二预定时间后转为一低电平;所述第二电压源信号设置为当所述液晶面板关机时,维持低电平,并且经过所述第一预定时间后转为零电平;当所述液晶面板开机时,所述第二电压源信号由零电平转为一低电平;一下拉维持模块,所述下拉维持模块包括一第一薄膜晶体管和一第二薄膜晶体管以及一外电路控制信号;所述第一薄膜晶体管的栅极电性连接至所述第二薄膜晶体管的栅极,所述第一薄膜晶体管的漏极电性连接至所述本级的扫描信号的输出端,所述第一薄膜晶体管的源极电性连接至所述恒压低电平源的第二电压源信号;所述第二薄膜晶体管的漏极电性连接至所述上拉控制模块的输出端,所述第二薄膜晶体管的源极电性连接至所述恒压低电平源的第一电压源信号;其中,所述外电路控制信号设置为当所述液晶面板关机时,所述外电路控制信号由低电平转为高电平,并且经过所述第一预定时间后转为零电平;当所述液晶面板开机时,所述外电路控制信号由零电平转为高电平,并且经过所述第二预定时间后转为一低电平。2.根据权利要求1所述的GOA电路,其特征在于,所述第n级GOA单元还包括:时钟信号源,用于提供本级的时钟信号;上拉控制模块,用于接收第n-1级扫描信号,并受第n-1级级传信号的控制生成本级的扫描电平信号;上拉模块,用于受所述本级的扫描电平信号的控制,将本级的时钟信号输出至本级的扫描信号的输出端;下传模块,用于接收所述本级的时钟信号,并受所述本级的扫描电平信号的控制生成第n级级传信号;下拉模块,用于根据第n+1级扫描信号,将恒压低电平源所提供的第一低电平输出至所述本级的扫描信号的输出端;下拉维持模块,用于维持所述本级的扫描电平信号低电平;自举电容,用于生成所述本级的扫描电平信号的高电平;所述上拉控制模块的输出端与所述上拉模块、所述下传模块、所述下拉模块、所述下拉维持模块及所述自举电容电性连接;所述恒压低电平源与所述下拉维持模块和所述下拉模块电性连接;所述时钟信号源分别与所述上拉模块和所述下传模块电性连接。3.根据权利要求2所述的GOA电路,其特征在于,所述上拉控制模块包括:一第十一薄膜晶体管,所述第十一薄膜晶体管的栅极接收所述第n-1级级...

【专利技术属性】
技术研发人员:陈帅
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1