GOA电路及具有该GOA电路的液晶显示装置制造方法及图纸

技术编号:19697341 阅读:53 留言:0更新日期:2018-12-08 12:37
本发明专利技术公开了一种GOA电路,其包括多个级联的GOA单元,其中第n级GOA单元包括:上拉控制电路,用于接收启动信号CT并输出上拉控制信号Q(n);上拉电路,用于接收Q(n)和第一时钟信号CK,并输出第n级级传信号ST(n)和第n级扫描驱动信号G(n);下拉电路,用于接收第n+4级级传信号ST(n+4)、第一直流低压信号VSSG1和第二直流低压信号VSSQ2,并使Q(n)和G(n)处于关闭状态;第一下拉维持电路,用于接收CK、ST(n)、VSSG1和VSSQ2,并将Q(n)和G(n)维持在关闭状态;第二下拉维持电路,用于接收第二时钟信号XCK、第n‑4级级传信号ST(n‑4)和VSSG1,并将Q(n)和G(n)维持在关闭状态。本发明专利技术的GOA电路,在保证GOA电路整体可靠性的前提下减少了下拉维持电路所需信号线。本发明专利技术还公开了一种液晶显示装置,其具有上述GOA电路。

【技术实现步骤摘要】
GOA电路及具有该GOA电路的液晶显示装置
本专利技术涉及液晶显示
,尤其涉及一种GOA(GatedriverOnArray,阵列基板行驱动)电路及一种具有该GOA电路的液晶显示装置。
技术介绍
液晶显示器具有轻薄短小、节能、辐射指标普遍低于CRT(CathodeRayTube,阴极射线管)显示器等优点,使之逐渐代替CRT显示器实现在各类电子产品中的广泛应用。目前,主动式液晶显示面板水平扫描线的驱动,主要由面板外接的IC(IntegratedCircuit,集成电路)来完成,外接的IC可以控制各级水平扫描线的逐级充电和放电。而GOA技术就是利用TFT(ThinFilmTransistor,薄膜晶体管)液晶显示器阵列制程将Gate行扫描驱动信号电路制作在阵列基板上,从而实现对Gate逐行扫描的驱动方式,因此,可以运用液晶显示面板的原有制程,将水平扫描线的驱动电路制作在显示区域周围的基板上。GOA技术能减少外接IC的绑定(Bonding)工序,可提升产能并降低产品成本,并使液晶显示面板更适合制作窄边框或无边框的显示产品。GOA电路的主要架构包括:上拉控制电路、上拉电路、下拉电路、第一下拉维持电路以及第二下拉维持电路。其中,上拉电路用于将时钟信号输出为扫描驱动信号,上拉控制电路用于输出上拉控制信号以控制上拉电路的打开时间,下拉电路用于将上拉控制信号和扫描驱动信号拉低,第一下拉维持电路和第二下拉维持电路分别通过接收第一低频信号和第二低频信号交替起作用将上拉控制信号和扫描驱动信号维持在低电位。然而,现有的GOA电路中所需的信号线以及信号线相关的电路模块较多,导致其占用的电路设计空间较大,不利于液晶显示面板的窄边框需求。因此,为了进一步实现窄边框或无边框设计,如何在保证GOA电路整体可靠性的前提下节省GOA电路所占用空间成为了一个亟待解决的问题。
技术实现思路
本专利技术实施例提供一种GOA电路及具有该GOA电路的液晶显示装置,其通过在GOA电路中使用第一时钟信号和第二时钟信号分别控制第一下拉维持电路和第二下拉维持电路,在保证GOA电路整体可靠性的前提下减少了下拉维持电路所需信号线。本专利技术实施例提供了一种GOA电路,包括多个级联的GOA单元,其中第n级GOA单元对面板的显示区域第n级水平扫描线充电,所述第n级GOA单元包括上拉控制电路、上拉电路、下拉电路、第一下拉维持电路和第二下拉维持电路,其中,n为正整数;所述上拉控制电路接收一启动信号CT,并根据所述启动信号CT输出一上拉控制信号Q(n);所述上拉电路与所述上拉控制电路电性连接,接收所述上拉控制信号Q(n)和一第一时钟信号CK,并根据所述上拉控制信号Q(n)和所述第一时钟信号CK输出一第n级级传信号ST(n)和一第n级扫描驱动信号G(n);所述下拉电路与所述上拉控制电路和所述上拉电路电性连接,接收第n+4级GOA单元输出的第n+4级级传信号ST(n+4)、一第一直流低压信号VSSG1以及一第二直流低压信号VSSQ2,并根据所述第n+4级级传信号ST(n+4)、所述第一直流低压信号VSSG1以及所述第二直流低压信号VSSQ2下拉所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n),以使所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)处于关闭状态;所述第一下拉维持电路与所述上拉控制电路、所述上拉电路以及所述下拉电路电性连接,所述第一下拉维持电路接收所述第一时钟信号CK、所述第n级级传信号ST(n)、所述第一直流低压信号VSSG1以及所述第二直流低压信号VSSQ2,并根据所述第一时钟信号CK、所述第一直流低压信号VSSG1以及所述第二直流低压信号VSSQ2将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态;所述第二下拉维持电路与所述上拉控制电路、所述上拉电路、所述下拉电路以及所述第一下拉维持电路电性连接,所述第二下拉维持电路接收一第二时钟信号XCK、所述第n-4级级传信号ST(n-4)以及所述第一直流低压信号VSSG1,并根据所述第二时钟信号XCK和所述第一直流低压信号VSSG1将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态。其中,当n大于等于1且小于等于4时,所述启动信号CT为一初始信号STV,所述上拉控制电路根据所述初始信号STV输出一上拉控制信号Q(n);当n大于4时,所述启动信号CT为第n-4级GOA单元输出的第n-4级级传信号ST(n-4)和第n-4级扫描驱动信号G(n-4),所述上拉控制电路根据所述第n-4级级传信号ST(n-4)和所述第n-4级扫描驱动信号G(n-4)输出一上拉控制信号Q(n)。其中,所述第一下拉维持电路和所述第二下拉维持电路交替起作用将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态。其中,所述第一时钟信号CK与所述第二时钟信号XCK之间互为反相信号。其中,所述第n级GOA单元还包括复位电路、防漏电电路以及稳定电路;所述复位电路与所述上拉控制电路和所述上拉电路电性连接,接收所述初始信号STV和所述第一直流低压信号VSSG1,并根据所述初始信号STV和所述第一直流低压信号VSSG1将所述上拉控制信号Q(n)进行复位;所述防漏电电路与所述第一下拉维持电路电性连接,接收所述第n-4级级传信号ST(n-4)和所述第二直流低压信号VSSQ2,并根据所述第n-4级级传信号ST(n-4)和所述第二直流低压信号VSSQ2防止所述上拉控制信号Q(n)通过所述第一下拉维持电路漏电;所述稳定电路与所述上拉电路、所述第一下拉维持电路以及所述防漏电电路电性连接,所述稳定电路接收所述第n+4级级传信号ST(n+4)和所述第二直流低压信号VSSQ2,并根据所述第n+4级级传信号ST(n+4)和所述第二直流低压信号VSSQ2将所述第n级级传信号ST(n)稳定在所述第二直流低压信号VSSQ2。其中,所述上拉控制电路包括:一第一薄膜晶体管(T11);其中,当n大于等于1且小于等于4时,所述第一薄膜晶体管(T11)的控制端和第一端输入所述初始信号STV,其第二端与上拉控制信号点Q连接,用于根据所述初始信号STV输出所述上拉控制信号Q(n);当n大于4时,所述第一薄膜晶体管(T11)的控制端输入所述第n-4级级传信号ST(n-4),其第一端输入所述第n-4级扫描驱动信号G(n-4),其第二端与所述上拉控制信号点Q连接,用于根据所述第n-4级级传信号ST(n-4)和所述第n-4级扫描驱动信号G(n-4)输出所述上拉控制信号Q(n);所述上拉电路包括:一第二薄膜晶体管(T22)和一第三薄膜晶体管(T21);所述第二薄膜晶体管(T22)的控制端与所述上拉控制信号点Q电性连接,用于接收所述上拉控制信号Q(n),其第一端输入所述第一时钟信号CK,其第二端与第一信号点S电性连接,所述第二薄膜晶体管(T22)用于根据所述上拉控制信号Q(n)和所述第一时钟信号CK输出第n级级传信号ST(n);所述第三薄膜晶体管(T21)的控制端与所述上拉控制信号点Q电性连接,用于接收所述上拉控制信号Q(n),其第一端输入所述第一时钟信号CK,其第二端与水平扫描线G电性连接,所述第三薄膜晶体管(T21)用于根据所述上拉本文档来自技高网
...

【技术保护点】
1.一种GOA电路,其特征在于,包括多个级联的GOA单元,其中第n级GOA单元对面板的显示区域第n级水平扫描线充电,所述第n级GOA单元包括上拉控制电路、上拉电路、下拉电路、第一下拉维持电路和第二下拉维持电路,其中,n为正整数;所述上拉控制电路接收一启动信号CT,并根据所述启动信号CT输出一上拉控制信号Q(n);所述上拉电路与所述上拉控制电路电性连接,接收所述上拉控制信号Q(n)和一第一时钟信号CK,并根据所述上拉控制信号Q(n)和所述第一时钟信号CK输出一第n级级传信号ST(n)和一第n级扫描驱动信号G(n);所述下拉电路与所述上拉控制电路和所述上拉电路电性连接,接收第n+4级GOA单元输出的第n+4级级传信号ST(n+4)、一第一直流低压信号VSSG1以及一第二直流低压信号VSSQ2,并根据所述第n+4级级传信号ST(n+4)、所述第一直流低压信号VSSG1以及所述第二直流低压信号VSSQ2下拉所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n),以使所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)处于关闭状态;所述第一下拉维持电路与所述上拉控制电路、所述上拉电路以及所述下拉电路电性连接,所述第一下拉维持电路接收所述第一时钟信号CK、所述第n级级传信号ST(n)、所述第一直流低压信号VSSG1以及所述第二直流低压信号VSSQ2,并根据所述第一时钟信号CK、所述第一直流低压信号VSSG1以及所述第二直流低压信号VSSQ2将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态;所述第二下拉维持电路与所述上拉控制电路、所述上拉电路、所述下拉电路以及所述第一下拉维持电路电性连接,所述第二下拉维持电路接收一第二时钟信号XCK、所述第n‑4级级传信号ST(n‑4)以及所述第一直流低压信号VSSG1,并根据所述第二时钟信号XCK和所述第一直流低压信号VSSG1将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态。...

【技术特征摘要】
1.一种GOA电路,其特征在于,包括多个级联的GOA单元,其中第n级GOA单元对面板的显示区域第n级水平扫描线充电,所述第n级GOA单元包括上拉控制电路、上拉电路、下拉电路、第一下拉维持电路和第二下拉维持电路,其中,n为正整数;所述上拉控制电路接收一启动信号CT,并根据所述启动信号CT输出一上拉控制信号Q(n);所述上拉电路与所述上拉控制电路电性连接,接收所述上拉控制信号Q(n)和一第一时钟信号CK,并根据所述上拉控制信号Q(n)和所述第一时钟信号CK输出一第n级级传信号ST(n)和一第n级扫描驱动信号G(n);所述下拉电路与所述上拉控制电路和所述上拉电路电性连接,接收第n+4级GOA单元输出的第n+4级级传信号ST(n+4)、一第一直流低压信号VSSG1以及一第二直流低压信号VSSQ2,并根据所述第n+4级级传信号ST(n+4)、所述第一直流低压信号VSSG1以及所述第二直流低压信号VSSQ2下拉所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n),以使所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)处于关闭状态;所述第一下拉维持电路与所述上拉控制电路、所述上拉电路以及所述下拉电路电性连接,所述第一下拉维持电路接收所述第一时钟信号CK、所述第n级级传信号ST(n)、所述第一直流低压信号VSSG1以及所述第二直流低压信号VSSQ2,并根据所述第一时钟信号CK、所述第一直流低压信号VSSG1以及所述第二直流低压信号VSSQ2将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态;所述第二下拉维持电路与所述上拉控制电路、所述上拉电路、所述下拉电路以及所述第一下拉维持电路电性连接,所述第二下拉维持电路接收一第二时钟信号XCK、所述第n-4级级传信号ST(n-4)以及所述第一直流低压信号VSSG1,并根据所述第二时钟信号XCK和所述第一直流低压信号VSSG1将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态。2.如权利要求1所述的GOA电路,其特征在于,当n大于等于1且小于等于4时,所述启动信号CT为一初始信号STV,所述上拉控制电路根据所述初始信号STV输出一上拉控制信号Q(n);当n大于4时,所述启动信号CT为第n-4级GOA单元输出的第n-4级级传信号ST(n-4)和第n-4级扫描驱动信号G(n-4),所述上拉控制电路根据所述第n-4级级传信号ST(n-4)和所述第n-4级扫描驱动信号G(n-4)输出一上拉控制信号Q(n)。3.如权利要求1所述的GOA电路,其特征在于,所述第一下拉维持电路和所述第二下拉维持电路交替起作用将所述上拉控制信号Q(n)和所述第n级扫描驱动信号G(n)维持在关闭状态。4.如权利要求3所述的GOA电路,其特征在于,所述第一时钟信号CK与所述第二时钟信号XCK之间互为反相信号。5.如权利要求1所述的GOA电路,其特征在于,所述第n级GOA单元还包括复位电路、防漏电电路以及稳定电路;所述复位电路与所述上拉控制电路和所述上拉电路电性连接,接收所述初始信号STV和所述第一直流低压信号VSSG1,并根据所述初始信号STV和所述第一直流低压信号VSSG1将所述上拉控制信号Q(n)进行复位;所述防漏电电路与所述第一下拉维持电路电性连接,接收所述第n-4级级传信号ST(n-4)和所述第二直流低压信号VSSQ2,并根据所述第n-4级级传信号ST(n-4)和所述第二直流低压信号VSSQ2防止所述上拉控制信号Q(n)通过所述第一下拉维持电路漏电;所述稳定电路与所述上拉电路、所述第一下拉维持电路以及所述防漏电电路电性连接,所述稳定电路接收所述第n+4级级传信号ST(n+4)和所述第二直流低压信号VSSQ2,并根据所述第n+4级级传信号ST(n+4)和所述第二直流低压信号VSSQ2将所述第n级级传信号ST(n)稳定在所述第二直流低压信号VSSQ2。6.如权利要求5所述的GOA电路,其特征在于,所述上拉控制电路包括:一第一薄膜晶体管(T11);其中,当n大于等于1且小于等于4时,所述第一薄膜晶体管(T11)的控制端和第一端输入所述初始信号STV,其第二端与上拉控制信号点Q连接,用于根据所述初始信号STV输出所述上拉控制信号Q(n);当n大于4时,所述第一薄膜晶体管(T11)的控制端输入所述第n-4级级传信号ST(n-4),其第一端输入所述第n-4级扫描驱动信号G(n-4),其第二端与所述上拉控制信号点Q连接,用于根据所述第n-4级级传信号ST(n-4)和所述第n-4级扫描驱动信号G(n-4)输出所述上拉控制信号Q(n);所述上拉电路包括:一第二薄膜晶体管(T22)和一第三薄膜晶体管(T21);所述第二薄膜晶体管(T22)的控制端与所述上拉控制信号点Q电性连接,用于接收所述上拉控制信号Q(n),其第一端输入所述第一时钟信号CK,其第二端与第一信号点S电性连接,所述第二薄膜晶体管(T22)用于根据所述上拉控制信号Q(n)和所述第一时钟信号CK输出第n级级传信号ST(n);所述第三薄膜晶体管(T21)的控制端与所述上拉控制信号点Q电性连接,用于接收所述上拉控制信号Q(n),其第一端输入所述第一时钟信号CK,其第二端与水平扫描线G电性连接,所述第三薄膜晶体管(T21)用于根据所述上拉控制信号Q(n)和所述第一时钟信号CK输出所述第n级扫描驱动信号G(n);所述下拉电路包括:一第四薄膜晶体管(T31)和一第五薄膜晶体管(T41);所述第四薄膜晶体管(T31)的控制端与所述第五薄膜晶体管(T41)的控制端电性连接,用于...

【专利技术属性】
技术研发人员:李文英
申请(专利权)人:深圳市华星光电半导体显示技术有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1