像素电路及其驱动方法、以及显示装置制造方法及图纸

技术编号:19697278 阅读:22 留言:0更新日期:2018-12-08 12:35
一种像素电路及其驱动方法及显示装置,其中,像素电路包括:驱动薄膜晶体管的控制极与电容的第一端连接,电容的第二端与第一电源端连接,驱动薄膜晶体管的第一极与第三薄膜晶体管的第一极连接,第三薄膜晶体管的控制极与第一扫描电压端连接,驱动薄膜晶体管的第一极还与第四薄膜晶体管的第一极连接,第四薄膜晶体管的控制极与控制电压端连接,第四薄膜晶体管的第二极与第一电源端连接,驱动薄膜晶体管的第二极与第五薄膜晶体管的第一极连接,第五薄膜晶体管的控制极与控制电压端连接,第五薄膜晶体管的第二极与发光二极管的阳极连接,发光二极管的阴极与第二电源端连接。上述像素电路,消除阈值电压的漂移,避免像素发光亮度的改变。

【技术实现步骤摘要】
像素电路及其驱动方法、以及显示装置
本专利技术涉及显示
,特别是涉及一种像素电路及其驱动方法、以及显示装置。
技术介绍
AMOLED(Active-matrixorganiclightemittingdiode,主动矩阵有机发光二极体)在正常工作的过程中,会受到应力(biasstress)影响,使驱动薄膜晶体管发生阈值电压漂移。通过使用补偿电路,可以补偿大部分的漂移,但是并不能完全消除,造成像素发光亮度的改变。
技术实现思路
基于此,有必要针对驱动薄膜晶体管阈值电压漂移,不能完全消除,造成像素发光亮度的改变的技术问题,提供一种像素电路及其驱动方法、以及显示装置。一种像素电路,包括:第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、驱动薄膜晶体管、电容、发光二极管、复位电压端、初始化电压端、第一电源端、扫描电压端、数据电压端、控制电压端以及第二电源端;所述驱动薄膜晶体管的控制极与所述电容的第一端连接,所述电容的第二端与所述第一电源端连接,所述驱动薄膜晶体管的第一极与所述第三薄膜晶体管的第一极连接,所述第三薄膜晶体管的控制极与所述第一扫描电压端连接,所述第三薄膜晶体管的第二极与电容的第一端连接,所述驱动薄膜晶体管的第一极还与所述第四薄膜晶体管的第一极连接,所述第四薄膜晶体管的控制极与所述控制电压端连接,所述第四薄膜晶体管的第二极与所述第一电源端连接,所述驱动薄膜晶体管的第二极与所述第五薄膜晶体管的第一极连接,所述第五薄膜晶体管的控制极与所述控制电压端连接,所述第五薄膜晶体管的第二极与所述发光二极管的阳极连接,所述发光二极管的阴极与所述第二电源端连接;所述第一薄膜晶体管的控制极与所述复位电压端连接,所述第一薄膜晶体管的第一极与所述初始化电压端连接,所述第一薄膜晶体管的第二极与所述驱动薄膜晶体管的控制极连接;所述第二薄膜晶体管的控制极与所述第二扫描电压端连接,所述第二薄膜晶体管的第一极与所述数据电压端连接,所述第二薄膜晶体管的第二极与所述驱动薄膜晶体管的第二极连接。在其中一个实施例中,所述第一薄膜晶体管、所述第二薄膜晶体管、所述第三薄膜晶体管、所述第四薄膜晶体管、所述第五薄膜晶体管和所述驱动晶体管均为P型薄膜晶体管。在其中一个实施例中,所述像素电路还包括第六薄膜晶体管,所述第六薄膜晶体管的控制极与所述复位电压端连接,所述第六薄膜晶体管的第一极与所述初始化电压端连接,所述第六薄膜晶体管的第二极与所述发光二极管的阳极连接。在其中一个实施例中,所述第六薄膜晶体管为P型薄膜晶体管。在其中一个实施例中,所述第一电源端的电压值大于所述第二电源端的电压值。一种显示装置,包括如上任一项所述的像素电路。一种像素电路的驱动方法,用于驱动权利要求如上所述的像素电路,该像素电路的驱动方法包括:预处理阶段:控制所述第三薄膜晶体管、所述第四薄膜晶体管和所述第五薄膜晶体管导通,所述第一电源端的信号分别写入所述驱动薄膜晶体管的控制极和所述驱动薄膜晶体管的第一极,所述第二电源端的信号写入所述驱动薄膜晶体管的第二极,所述驱动薄膜晶体管处于关断复位状态;初始化阶段:控制所述第一薄膜晶体管导通,所述初始化电压端的信号写入所述驱动薄膜晶体管的控制极;数据写入阶段:控制所述第二薄膜晶体管和所述第三薄膜晶体管导通,驱动薄膜晶体管导通;发光阶段:控制所述第四薄膜晶体管和所述第五薄膜晶体管导通,所述发光二极管发光。在其中一个实施例中,所述像素电路还包括第六薄膜晶体管,所述第六薄膜晶体管的控制极与所述复位电压端连接,所述第六薄膜晶体管的第一极与所述初始化电压端连接,所述第六薄膜晶体管的第二极与所述发光二极管的阳极连接,所述初始化阶段还包括:控制所述第六薄膜晶体管导通,所述初始化电压端的信号写入所述发光二极管的阳极。在其中一个实施例中,所述预处理阶段和所述初始化阶段之间还包括:延长恢复阶段:控制所述第四薄膜晶体管和所述第五薄膜晶体管导通,所述驱动薄膜晶体管保持关断复位状态。在其中一个实施例中,所述延长恢复阶段的时间占比为0.1~0.4。上述像素电路及其驱动方法、以及显示装置,通过设置第三薄膜晶体管、第四薄膜晶体管和第五薄膜晶体管,在初始化阶段前的预处理阶段,将第三薄膜晶体管、第四薄膜晶体管和第五薄膜晶体管导通,使得驱动薄膜晶体管的第一极和控制极的电压置为第一电源端输入的信号电压,驱动薄膜晶体管的第二极的电压置为第二电源端输入的信号电压,从而使驱动薄膜晶体管处于关断复位状态,驱动薄膜晶体管的阈值得以恢复,消除阈值电压的漂移,避免像素发光亮度的改变。附图说明图1为一个实施例中像素电路的电路结构示意图;图2为另一个实施例中像素电路的电路结构示意图;图3为一实施例的像素电路的驱动方法的流程图;图4为一实施例的像素电路的驱动方法的时序图。具体实施方式为使本专利技术的上述目的、特征和优点能够更加明显易懂,下面结合附图对本专利技术的具体实施方式做详细的说明。在下面的描述中阐述了很多具体细节以便于充分理解本专利技术。但是本专利技术能够以很多不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本专利技术内涵的情况下做类似改进,因此本专利技术不受下面公开的具体实施例的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本专利技术的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。在本专利技术中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本专利技术中的具体含义。例如,本专利技术一实施例公开一种像素电路,所述像素电路包括:第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、驱动薄膜晶体管、电容、发光二极管、复位电压端、初始化电压端、第一电源端、扫描电压端、数据电压端、控制电压端以及第二电源端;所述驱动薄膜晶体管的控制极与所述电容的第一端连接,所述电容的第二端与所述第一电源端连接,所述驱动薄膜晶体管的第一极与所述第三薄膜晶体管的第一极连接,所述第三薄膜晶体管的控制极与所述第一扫描电压端连接,所述第三薄膜晶体管的第二极与电容的第一端连接,所述驱动薄膜晶体管的第一极还与所述第四薄膜晶体管的第一极连接,所述第四薄膜晶体管的控制极与所述控制电压端连接,所述第四薄膜晶体管的第二极与所述第一电源端连接,所述驱动薄膜晶体管的第二极与所述第五薄膜晶体管的第一极连接,所述第五薄膜晶体管的控制极与所述控制电压端连接,所述第五薄膜晶体管的第二极与所述发光二极管的阳极连接,所述发光二极管的阴极与所述第二电源端连接;所述第一薄膜晶体管的控制极与所述复位电压端连接,所述第一薄膜晶体管的第一极与所述初始化电压端连接,所述第一薄膜晶体管的第二极与所述驱动薄膜晶体管的控制极连接;所述第二薄膜晶体管的控制极与所述第二扫描电压本文档来自技高网...

【技术保护点】
1.一种像素电路,其特征在于,包括:第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、驱动薄膜晶体管、电容、发光二极管、复位电压端、初始化电压端、第一电源端、扫描电压端、数据电压端、控制电压端以及第二电源端;所述驱动薄膜晶体管的控制极与所述电容的第一端连接,所述电容的第二端与所述第一电源端连接,所述驱动薄膜晶体管的第一极与所述第三薄膜晶体管的第一极连接,所述第三薄膜晶体管的控制极与所述第一扫描电压端连接,所述第三薄膜晶体管的第二极与电容的第一端连接,所述驱动薄膜晶体管的第一极还与所述第四薄膜晶体管的第一极连接,所述第四薄膜晶体管的控制极与所述控制电压端连接,所述第四薄膜晶体管的第二极与所述第一电源端连接,所述驱动薄膜晶体管的第二极与所述第五薄膜晶体管的第一极连接,所述第五薄膜晶体管的控制极与所述控制电压端连接,所述第五薄膜晶体管的第二极与所述发光二极管的阳极连接,所述发光二极管的阴极与所述第二电源端连接;所述第一薄膜晶体管的控制极与所述复位电压端连接,所述第一薄膜晶体管的第一极与所述初始化电压端连接,所述第一薄膜晶体管的第二极与所述驱动薄膜晶体管的控制极连接;所述第二薄膜晶体管的控制极与所述第二扫描电压端连接,所述第二薄膜晶体管的第一极与所述数据电压端连接,所述第二薄膜晶体管的第二极与所述驱动薄膜晶体管的第二极连接。...

【技术特征摘要】
1.一种像素电路,其特征在于,包括:第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、驱动薄膜晶体管、电容、发光二极管、复位电压端、初始化电压端、第一电源端、扫描电压端、数据电压端、控制电压端以及第二电源端;所述驱动薄膜晶体管的控制极与所述电容的第一端连接,所述电容的第二端与所述第一电源端连接,所述驱动薄膜晶体管的第一极与所述第三薄膜晶体管的第一极连接,所述第三薄膜晶体管的控制极与所述第一扫描电压端连接,所述第三薄膜晶体管的第二极与电容的第一端连接,所述驱动薄膜晶体管的第一极还与所述第四薄膜晶体管的第一极连接,所述第四薄膜晶体管的控制极与所述控制电压端连接,所述第四薄膜晶体管的第二极与所述第一电源端连接,所述驱动薄膜晶体管的第二极与所述第五薄膜晶体管的第一极连接,所述第五薄膜晶体管的控制极与所述控制电压端连接,所述第五薄膜晶体管的第二极与所述发光二极管的阳极连接,所述发光二极管的阴极与所述第二电源端连接;所述第一薄膜晶体管的控制极与所述复位电压端连接,所述第一薄膜晶体管的第一极与所述初始化电压端连接,所述第一薄膜晶体管的第二极与所述驱动薄膜晶体管的控制极连接;所述第二薄膜晶体管的控制极与所述第二扫描电压端连接,所述第二薄膜晶体管的第一极与所述数据电压端连接,所述第二薄膜晶体管的第二极与所述驱动薄膜晶体管的第二极连接。2.根据权利要求1所述的像素电路,其特征在于,所述第一薄膜晶体管、所述第二薄膜晶体管、所述第三薄膜晶体管、所述第四薄膜晶体管、所述第五薄膜晶体管和所述驱动晶体管均为P型薄膜晶体管。3.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括第六薄膜晶体管,所述第六薄膜晶体管的控制极与所述复位电压端连接,所述第六薄膜晶体管的第一极与所述初始化电压端连接,所...

【专利技术属性】
技术研发人员:阮伟文张家朝吴锦坤胡君文谢志生苏君海李建华
申请(专利权)人:信利惠州智能显示有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1