PLL电路及芯片制造技术

技术编号:19682219 阅读:47 留言:0更新日期:2018-12-08 07:04
本实用新型专利技术涉及一种PLL电路,通过增设第二电荷泵,在第二电荷泵中引入电压到电流转换器输出的参考电流,然后将第二电荷泵输出的电流与电压到电流转换器的输出电流叠加,一起控制电流控制振荡器,如此,在宽频应用中,决定PLL电路稳定的阻尼系数会跟随分频系数的增大而增大,更易于实现电路的稳定,此外,还可以使二阶滤波器简化成一个滤波电容,以缩小电路的占用面积,提高芯片的小型化。

【技术实现步骤摘要】
PLL电路及芯片
本技术涉及电子电路
,具体涉及一种PLL电路及芯片。
技术介绍
PLL(PhaseLockedLoop)电路又称为锁相回路或锁相环,如图1所示,该电路具有相位比较器PFD、电荷泵CHP、滤波器FILTER、压控振荡器VCO及分频器DIVIDER。PFD检测参考时钟信号CKR和DIVIDER输出的分频时钟信号CKF之间的相位差,并生成用于控制CHP输出电流的UP信号和DN信号。CHP的输出电流使FILTER能够进行充电或者放电,从而影响FILTER的输出电压VC,输出电压VC则决定VCO的振荡频率。VCO振荡生成的输出时钟信号CKO作为PLL电路的输出,此外,输出时钟信号CKO也会输入分频器DIVIDER进行分频,得出分频时钟信号CKF。在一些设计中,将压控振荡器VCO设计成电压到电流转换器VIC和电流控制振荡器ICO两部分的形式,如图2所示,其中,电压到电流转换器VIC将VC电压按比例转换成相应的电流IC,该电流IC传输至电流控制振荡器ICO的电流输入端,电流控制振荡器ICO的输出端产生与电流大小成比例的振荡信号CKO。对于采用图2所示VCO的情形,整体的PLL电路的环路特性与图1一样,同样需要图1所示的滤波器FILTER来保证环路稳定。由于滤波器FILTER包括电阻RP和电容CP串连的RC滤波单元,其中的电阻RP常常占据较大的芯片面积,特别是电荷泵CHP的电流较小的情况下。如此,很不利于芯片的小型化。另一方面,在一些宽频应用中,分频器DIVIDER的分频系数N需要根据系统需求而调节,而阻尼系数又会随着N的变化而改变,在N较大的情形,阻尼系数会变得较小,从而影响到PLL电路的稳定。
技术实现思路
本技术提供了一种PLL电路及芯片,可以缩小电路的占用面积,提高芯片的小型化,同时,还可以保证电路的稳定性。本技术的具体技术方案如下:一种PLL电路,包括相位比较器、电压到电流转换器、电流控制振荡器和分频器。所述电路还包括:第一电荷泵,串连在所述相位比较器和所述电压到电流转换器之间;滤波电容,其一端接地,另一端连接在所述第一电荷泵与所述电压到电流转换器的公共端,用于对所述第一电荷泵传输给所述电压到电流转换器的电压信号进行滤波;第二电荷泵,其输入端连接至所述相位比较器与所述第一电荷泵的公共端以及所述电压到电流转换器的输出端,其输出端则连接至所述电压到电流转换器与所述电流控制振荡器的公共端;所述电流控制振荡器的输出端作为所述PLL电路的输出端,所述电流控制振荡器的输出端还通过所述分频器连接至所述相位比较器的输入端。进一步地,所述第一电荷泵的电流参考端连接外部电流,所述第二电荷泵的电流参考端连接所述电压到电流转换器的参考电流输出端。进一步地,所述第二电荷泵的电流输出端与所述电压到电流转换器的电流输出端共同连接至所述电流控制振荡器的控制电流输入端。进一步地,所述电压到电流转换器包括第一P沟道MOS管、第二P沟道MOS管、第三P沟道MOS管、第一N沟道MOS管和限流电阻,其中:所述第一N沟道MOS管的栅极作为所述电压到电流转换器的电压输入端,其源极通过所述限流电阻接地,其漏极则分别连接至所述第一P沟道MOS管、所述第二P沟道MOS管和所述第三P沟道MOS管的栅极,其漏极还连接至所述第一P沟道MOS管的漏极;所述第一P沟道MOS管、所述第二P沟道MOS管和所述第三P沟道MOS管的源极都连接电源;所述第二P沟道MOS管的漏极作为所述电压到电流转换器的第一电流输出端,所述第三P沟道MOS管的漏极作为所述电压到电流转换器的参考电流输出端。一种芯片,所述芯片包括上述的PLL电路。本技术提供的PLL电路,通过增设第二电荷泵,在第二电荷泵中引入电压到电流转换器输出的参考电流,然后将第二电荷泵输出的电流与电压到电流转换器的输出电流叠加,一起控制电流控制振荡器,如此,在宽频应用中,决定PLL电路稳定的阻尼系数会跟随分频系数的增大而增大,更易于实现电路的稳定,此外,还可以使二阶滤波器简化成一个滤波电容,以缩小电路的占用面积,提高芯片的小型化。附图说明图1为现有的PLL电路的电路原理图。图2为所述压控振荡器采用电压到电流转换器和电流控制振荡器的组合电路示意图。图3为本技术所述的一种PLL电路的电路原理图。图4为所述电压到电流转换器的具体电路原理图。具体实施方式下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行详细描述。应当理解,下面所描述的具体实施例仅用于解释本技术,并不用于限定本技术。如图3所示的一种PLL电路,所述电路包括相位比较器PFD、第一电荷泵CHP1、滤波电容CP、电压到电流转换器VIC、第二电荷泵CHP2、电流控制振荡器ICO和分频器DIVIDER。所述相位比较器PFD的输出端依次通过第一电荷泵CHP1和电压到电流转换器VIC连接至电流控制振荡器ICO,所述相位比较器PFD的输出端还通过第二电荷泵CHP2连接至电流控制振荡器ICO。电流控制振荡器ICO的输出端则通过分频器DIVIDER连接至所述相位比较器PFD的输入端。具体的,所述相位比较器PFD的CKF分频信号输入端连接所述分频器DIVIDER的CKF分频信号输出端,CKR信号端则作为PLL电路的输入端,用于接收外部输入的CKR信号。所述相位比较器PFD分析所接收到的CKR信号和CKF信号,并根据分析结果对应输出UP信号或者DN信号至所述第一电荷泵CHP1和所述第二电荷泵CHP2。所述第一电荷泵CHP1根据所接收到的UP信号或者DN信号,以及其电流参考端接收到的外部参考电流,输出对应的电压信号VC至电压到电流转换器VIC的电压输入端。滤波电容CP的一端接地,另一端连接在所述第一电荷泵CHP1与所述电压到电流转换器VIC的公共端。所述滤波电容CP对所述第一电荷泵CHP1传输给所述电压到电流转换器VIC的电压信号进行滤波。所述电压到电流转换器VIC根据接收到的滤波后的电压信号,输出第一电流I1至电流控制振荡器ICO的控制电流输入端,并输出参考电流IB至所述第二电荷泵CHP2。所述第二电荷泵CHP2根据所接收到的UP信号或者DN信号,以及其电流参考端所接收到的所述电压到电流转换器VIC的参考电流输出端所输出的参考电流IB,输出对应的第二电流I2至电流控制振荡器ICO的电流输入端。即所述电压到电流转换器VIC输出的第一电流I1和第二电荷泵CHP2输出的第二电流I2叠加后,一起输入电流控制振荡器ICO的电流输入端。所述电流控制振荡器ICO根据接收到的叠加后的电流值,输出相应的CKO信号,作为PLL电路的输出信号。此外,CKO信号还输入至分频器DIVIDER的CLK信号输入端,分频器DIVIDER对CK0信号进行分频后,输出CKF信号至相位比较器PFD。所述PLL电路通过增设第二电荷泵CHP2,在第二电荷泵CHP2中引入电压到电流转换器VIC输出的参考电流,然后将第二电荷泵CHP2输出的第二电流I2与电压到电流转换器VIC输出的第一电流I1叠加,一起控制电流控制振荡器,如此,在宽频应用中,决定PLL电路稳定的阻尼系数会跟随分频系数的增大而增大,更易于实现电路的稳定,此外,还可以使二阶滤波器简化成一个滤波本文档来自技高网
...

【技术保护点】
1.一种PLL电路,包括相位比较器、电压到电流转换器、电流控制振荡器和分频器,其特征在于,所述电路还包括:第一电荷泵,串连在所述相位比较器和所述电压到电流转换器之间;滤波电容,其一端接地,另一端连接在所述第一电荷泵与所述电压到电流转换器的公共端,用于对所述第一电荷泵传输给所述电压到电流转换器的电压信号进行滤波;第二电荷泵,其输入端连接至所述相位比较器与所述第一电荷泵的公共端以及所述电压到电流转换器的输出端,其输出端则连接至所述电压到电流转换器与所述电流控制振荡器的公共端;所述电流控制振荡器的输出端作为所述PLL电路的输出端,所述电流控制振荡器的输出端还通过所述分频器连接至所述相位比较器的输入端。

【技术特征摘要】
1.一种PLL电路,包括相位比较器、电压到电流转换器、电流控制振荡器和分频器,其特征在于,所述电路还包括:第一电荷泵,串连在所述相位比较器和所述电压到电流转换器之间;滤波电容,其一端接地,另一端连接在所述第一电荷泵与所述电压到电流转换器的公共端,用于对所述第一电荷泵传输给所述电压到电流转换器的电压信号进行滤波;第二电荷泵,其输入端连接至所述相位比较器与所述第一电荷泵的公共端以及所述电压到电流转换器的输出端,其输出端则连接至所述电压到电流转换器与所述电流控制振荡器的公共端;所述电流控制振荡器的输出端作为所述PLL电路的输出端,所述电流控制振荡器的输出端还通过所述分频器连接至所述相位比较器的输入端。2.根据权利要求1所述的PLL电路,其特征在于:所述第一电荷泵的电流参考端连接外部电流,所述第二电荷泵的电流参考端连接所述电压到电流转换器的参考电流输出端。3.根据权利要求2所述的PLL电路,其特征在于:所述第二...

【专利技术属性】
技术研发人员:赵伟兵
申请(专利权)人:珠海市一微半导体有限公司
类型:新型
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1