可变分频器制造技术

技术编号:19488758 阅读:31 留言:0更新日期:2018-11-17 11:55
设定数据输出电路(3)构成为与从第1分频器组(1)的多个双模分频器(1‑1、1‑2)中的、被从复位电路(6)输出无效的复位信号的双模分频器中末级的双模分频器输出的分频信号同步地,更新设定数据。由此,在与分频动作相关的有效的双模分频器中,最后级的双模分频器的分频比为3分频时,即便被赋予了减少与分频动作相关的有效的双模分频器的个数的分频比设定数据,也能够实现正常的分频动作。

【技术实现步骤摘要】
【国外来华专利技术】可变分频器
本专利技术涉及能够改变分频比的可变分频器。
技术介绍
能够改变分频比的可变分频器有时例如用作相位同步电路(PLL:PhaseLockedLoop:锁相环)的一个部件。即,可变分频器有时用于以设定好的分频比对PLL内的压控振荡器(VCO:VoltageontrolledOscillator)的输出信号进行分频。作为可变分频器的结构,已知有将多个双模分频器串联连接而成的结构。另外,作为双模分频器,例如已知有进行如下所示的动作的分频器。当从后级的双模分频器接收到作为控制信号的mod信号时,在该mod信号表示固定分频比的情况下,双模分频器对从前级的双模分频器输出的时钟信号进行2分频,将该时钟信号的分频信号输出到后级的双模分频器。在该mod信号表示允许改变分频比的情况下,如果从外部赋予的分频比设定数据为L电平的信号,则双模分频器对从前级的双模分频器输出的时钟信号进行2分频,将该时钟信号的分频信号输出到后级的双模分频器,如果该分频比设定数据为H电平的信号,则双模分频器对从前级的双模分频器输出的时钟信号进行3分频,将该时钟信号的分频信号输出到后级的双模分频器。此外,双模分频器将从后级的双模分频器输出的mod信号输出到前级的双模分频器。在串联连接有n个上述双模分频器的可变分频器的情况下,更新对n个双模分频器赋予的分频比设定数据,从而能够以2n~2n+1-1的范围的分频比进行动作。另外,在n个双模分频器中的第1级到第m级的双模分频器为前半的双模分频器,第(m+1)级到末级即第n级的双模分频器为后半的双模分频器时,串联连接n个双模分频器而成的可变分频器能够使后半的双模分频器中的后几个双模分频器无效。在后几个双模分频器被无效的情况下,后几个双模分频器与可变分频器的分频动作无关,因此,与可变分频器的分频动作相关的双模分频器的个数减少,与全部双模分频器与分频动作相关的情况相比,能够应对较小的分频比。例如,在PLL中有时需要实现小数的分频比,在这样的情况下,对分频比进行ΔΣ调制,因此,可变分频器需要追随动态变化的分频比模式进行动作。在以下的专利文献1公开的可变分频器中,为了能够追随动态变化的分频比模式进行动作,对已被无效的双模分频器的内部状态进行初始化,以使已被无效的双模分频器在接下来被有效化时的动作固定。现有技术文献专利文献专利文献1:日本特开2015-228569号公报
技术实现思路
专利技术要解决的课题以往的可变分频器如上所述地构成,因此,在与分频动作相关的有效的双模分频器中,最后级的双模分频器的分频比为3分频时,在被赋予了减少与分频动作相关的有效的双模分频器的个数的分频比设定数据的情况下,存在有时无法进行正常的分频动作这样的课题。例如,在与分频动作相关的有效的双模分频器的个数为4个,通过4个双模分频器进行12分频时,将与分频动作相关的有效的双模分频器的个数减少至3个,从而被赋予了使分频比为7分频的分频比设定数据的情况下,有时发生分频比变成8分频的误动作。这是由以下原因引起的:通过从外部赋予的分频比设定数据更新分频比的定时为从第1级双模分频器输出的mod信号下降的定时,因此,在分频比的更新定时,与分频动作相关的有效的双模分频器的内部状态根据分频比而不同。本专利技术正是为了解决上述课题而完成的,其目的在于得到一种可变分频器,在与分频动作相关的有效的双模分频器中,最后级的双模分频器的分频比为3分频时,即便被赋予了减少与分频动作相关的有效的双模分频器的个数的分频比设定数据,也能够实现正常的分频动作。用于解决课题的手段本专利技术的可变分频器具有:第1分频器组,其是将多个双模分频器串联连接而成的,双模分频器在被赋予有效的复位信号的状态下,内部状态被初始化,在被赋予无效的复位信号的状态下,按照设定数据将分频比设定成第1分频比或第2分频比,以设定的分频比对输入信号进行分频,并输出输入信号的分频信号;设定数据输出电路,其将设定数据输出到第1分频器组中的多个双模分频器;以及复位电路,其按照从设定数据输出电路输出的设定数据生成有效或无效的复位信号,将有效或无效的复位信号输出到多个双模分频器,设定数据输出电路与从第1分频器组的多个双模分频器中的、被从复位电路输出无效的复位信号的双模分频器中末级的双模分频器输出的分频信号同步地,更新设定数据。专利技术效果根据本专利技术,设定数据输出电路构成为与从第1分频器组的多个双模分频器中的、被从复位电路输出无效的复位信号的双模分频器中末级的双模分频器输出的分频信号同步地,更新该设定数据。因此,具有如下效果:在与分频动作相关的有效的双模分频器中,最后级的双模分频器的分频比为3分频时,即便被赋予了减少与分频动作相关的有效的双模分频器的个数的分频比设定数据,也能够实现正常的分频动作。附图说明图1是表示本专利技术的实施方式1的可变分频器的结构图。图2是表示本专利技术的实施方式1的可变分频器的双模分频器1-1、1-2的结构图。图3是表示本专利技术的实施方式1的可变分频器的双模分频器2-1、2-2的结构图。图4是表示在可变分频器的分频比从12分频变更成7分频时的各种信号的波形的说明图。图5是表示本专利技术的实施方式2的可变分频器的结构图。具体实施方式以下,为了更详细地说明本专利技术,参照附图对用于实施本专利技术的方式进行说明。实施方式1图1是表示本专利技术的实施方式1的可变分频器的结构图。在图1中,第1分频器组1具备2个双模分频器1-1、1-2。在图1的例子中,第1分频器组1具备的双模分频器的个数为2个,但这仅是一例,也可以具备3个以上的双模分频器。双模分频器1-1、1-2串联连接,双模分频器1-1中的时钟信号clk(4)的输出端子OUT与双模分频器1-2中的时钟信号clk(4)的输入端子IN连接。双模分频器1-1、1-2在被从复位电路6赋予有效的复位信号的状态下,即,在被赋予信号电平为L电平的复位信号的状态下,内部状态被初始化,从输出端子OUT输出信号电平为L电平的信号,并且,与从MODin端子输入的分频比控制信号mod的信号电平无关地,从MODout端子输出信号电平为L电平的分频比控制信号mod。在该情况下,双模分频器1-1、1-2成为与分频动作无关的被效化的双模分频器。双模分频器1-1、1-2在被从复位电路6赋予无效的复位信号的状态下,即,在被赋予信号电平为H电平的复位信号的状态下,成为与分频动作相关的有效的双模分频器,在被从MODin端子输入信号电平为L电平的分频比控制信号mod的情况下,将分频比设定成2分频(第1分频比)。另外,双模分频器1-1、1-2在被赋予信号电平为H电平的复位信号的状态下,在被从MODin端子输入信号电平为H电平的分频比控制信号mod的情况下,如果从再定时电路4的触发器4-2、4-3输出的分频比的设定数据即分频比设定信号P’<2>、P’<3>的信号电平为L电平,则将分频比设定成2分频,如果该分频比设定信号P’<2>、P’<3>的信号电平为H电平,则将分频比设定成3分频(第2分频比)。并且,双模分频器1-1、1-2以所设定的分频比,对从输入端子IN输入的时钟信号clk(输入信号)进行分频,从输出端子OUT输出时本文档来自技高网
...

【技术保护点】
1.一种可变分频器,其特征在于,该可变分频器具有:第1分频器组,其是将多个双模分频器串联连接而成的,所述双模分频器在被赋予有效的复位信号的状态下,内部状态被初始化,在被赋予无效的复位信号的状态下,按照设定数据将分频比设定成第1分频比或第2分频比,以所述设定的分频比对输入信号进行分频,并输出所述输入信号的分频信号;设定数据输出电路,其将所述设定数据输出到所述第1分频器组中的多个双模分频器;以及复位电路,其按照从所述设定数据输出电路输出的设定数据生成有效或无效的复位信号,将所述有效或无效的复位信号输出到所述多个双模分频器,所述设定数据输出电路与从所述第1分频器组的多个双模分频器中的、被从所述复位电路输出无效的复位信号的双模分频器中末级的双模分频器输出的分频信号同步地,更新所述设定数据。

【技术特征摘要】
【国外来华专利技术】1.一种可变分频器,其特征在于,该可变分频器具有:第1分频器组,其是将多个双模分频器串联连接而成的,所述双模分频器在被赋予有效的复位信号的状态下,内部状态被初始化,在被赋予无效的复位信号的状态下,按照设定数据将分频比设定成第1分频比或第2分频比,以所述设定的分频比对输入信号进行分频,并输出所述输入信号的分频信号;设定数据输出电路,其将所述设定数据输出到所述第1分频器组中的多个双模分频器;以及复位电路,其按照从所述设定数据输出电路输出的设定数据生成有效或无效的复位信号,将所述有效或无效的复位信号输出到所述多个双模分频器,所述设定数据输出电路与从所述第1分频器组的多个双模分频器中的、被从所述复位电路输出无效的复位信号的双模分频器中末级的双模分频器输出的分频信号同步地,更新所述设定数据。2.根据权利要求1所述的可变分频器,其特征在于,在所述第1分频器组的前级串联连接有第2分频器组,所述第2分频器组是将多个双模分频器串联连接而成的,所述第2分频器组的双模分频器按照从所述设定数据输出电路输出的设定数据将分频比设定成第1分频比或第2分频比,以所述设定的分频比对输入信号进行分频,并输出所述输入信号的分频信号。3.根据权利要求2所述的可变分频器,其特征在于,在从所述复位电路向所述第1分频器组的全部双模分频器输出了有效的复位信号的情况下,所述设定数据输出电路与从所述第2分频器组的多个双模分频器中末级的双模分频器输出的分频信号同步地,更新所述设定数据。4.根据权利要求2所述的可变分频器,其特征在于,所述第1分频器组和第2分频器组中的多...

【专利技术属性】
技术研发人员:柳原裕贵堤恒次
申请(专利权)人:三菱电机株式会社
类型:发明
国别省市:日本,JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1