一种阵列基板以及显示面板制造技术

技术编号:19431418 阅读:19 留言:0更新日期:2018-11-14 11:51
本发明专利技术提供了一种阵列基板以及显示面板,该阵列基板包括非显示区以及显示区,非显示区包括第一非显示区以及第二非显示区,显示区包括正常显示区和布线区;第一非显示区包围正常显示区,正常显示区包围布线区,布线区包围第二非显示区,第二非显示区包括开孔区。本方案将同时充电的子像素对应的数据引线进行交叠设置,以使位于布线区同层内的数据引线的数量减少,缩减了布线区的面积,实现了第二非显示区与正常显示区之间的窄边框设计。并且,由于布线区同层的数据引线的数量减少,使得相邻的数据引线之间的线间距增大,进而降低了位于同层的相邻数据引线之间的耦合电容。

【技术实现步骤摘要】
一种阵列基板以及显示面板
本专利技术涉及显示
,更具体地说,涉及一种阵列基板以及显示面板。
技术介绍
随着显示屏窄边框的快速发展,全面屏应运而生。而由于显示屏通常具有前置摄像头、扬声器、指示灯、感应器等器件,因此需要在全面屏的显示区域进行开孔。通常位于开孔下方的子像素,与其对应的数据线需要绕开开孔,并且全面屏上包围该开孔的布线区的尺寸有限,使得位于布线区的数据线之间的线间距要小于显示区中相邻的数据线的线间距,进而导致位于布线区的相邻数据线间的耦合电容较大。因此,如何提供一种阵列基板以及显示面板,能够降低布线区相邻数据线间的耦合电容,是本领域技术人员亟待解决的一大技术难题。
技术实现思路
有鉴于此,本专利技术提供了一种阵列基板以及显示面板,能够降低布线区相邻数据线间的耦合电容。为实现上述目的,本专利技术提供如下技术方案:一种阵列基板,包括:衬底基板,所述衬底基板包括非显示区以及显示区,所述非显示区包括第一非显示区以及第二非显示区,所述显示区包括正常显示区和布线区;所述第一非显示区包围所述正常显示区,所述正常显示区包围所述布线区,所述布线区包围所述第二非显示区,所述第二非显示区包括开孔区;所述显示区设置有多条栅极线以及多条子数据线,多条所述栅极线以及多条所述子数据线交叉限定出多个子像素,位于同一列的所述子像素均与同一条所述子数据线电连接;所述第一非显示区设置有m条数据线和n个时钟信号线,每条所述数据线与n条所述子数据线相对应,与每条所述数据线对应的n条所述子数据线分别与n个充电开关一一对应,n个所述时钟信号线分别控制该n个所述充电开关的导通或截止,以使所述数据线上的数据信号传输至对应的所述子数据线上,其中,m为正整数,n≥2且为正整数;经过所述布线区的所述子数据线包括第一子数据线、第二子数据线以及数据引线,所述第一子数据线和所述第二子数据线位于所述显示区,所述数据引线位于所述布线区;同一所述子数据线的所述第一子数据线和所述第二子数据线通过对应的所述数据引线相连;在所述布线区内,与同一所述时钟信号线对应的多个所述子数据线包括的数据引线中,至少两条所述数据引线在所述阵列基板的正投影至少部分重叠。一种显示面板,包括任一项所述的阵列基板。与现有技术相比,本专利技术所提供的技术方案具有以下优点:本专利技术提供了一种阵列基板,包括衬底基板,其中,所述衬底基板包括非显示区以及显示区,所述非显示区包括第一非显示区以及第二非显示区,所述显示区包括正常显示区和布线区;所述第一非显示区包围所述正常显示区,所述正常显示区包围所述布线区,所述布线区包围所述第二非显示区,所述第二非显示区包括开孔区。所述显示区设置有多条栅极线以及多条子数据线,多条所述栅极线以及多条所述子数据线交叉限定出多个子像素,位于同一列的所述子像素均与同一条所述子数据线电连接。所述第一非显示区设置有m条数据线和n个时钟信号线,每条所述数据线与n条所述子数据线相对应,与每条所述数据线对应的n条所述子数据线分别与n个充电开关一一对应,n个所述时钟信号线分别控制该n个所述充电开关的导通或截止,以使所述数据线上的数据信号传输至对应的所述子数据线上。经过所述布线区的所述子数据线包括第一子数据线、第二子数据线以及数据引线,所述第一子数据线和所述第二子数据线位于所述显示区,所述数据引线位于所述布线区;同一所述子数据线的所述第一子数据线和所述第二子数据线通过对应的所述数据引线相连。在所述布线区内,与同一所述时钟信号线对应的多个所述子数据线包括的数据引线中,至少两条所述数据引线在所述阵列基板的正投影至少部分重叠。可见,本方案将同时充电的子像素对应的数据引线进行交叠设置,以使位于布线区同层内的数据引线的数量减少,缩减了布线区的面积,实现了第二非显示区与正常显示区之间的窄边框设计。并且,由于布线区同层的数据引线的数量减少,使得相邻的数据引线之间的线间距增大,进而降低了位于同层的相邻数据引线之间的耦合电容。除此,由于交叠的数据引线同时具有数据信号,使得一条数据引线上的信号跳变对另一条数据引线上的信号的影响较小,即降低了多条数据引线之间的信号干扰。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。图1为现有技术中一种全面屏的结构示意图;图2为图1中布线区以及部分显示区的放大图;图3为本专利技术实施例提供了一种阵列基板的结构示意图;图4为图3中区域A的立体结构示意图;图5为沿图3中A1-A2的剖面结构示意图;图6为图3中布线区中部分数据引线的层叠关系图;图7为本专利技术实施例提供的一种阵列基板中位于布线区的部分数据引线的层叠关系图;图8为本专利技术实施例提供了一种阵列基板的又一结构示意图;图9为本专利技术实施例提供了一种阵列基板的又一结构示意图;图10为本专利技术实施例提供了一种阵列基板的局部结构示意图;图11为本专利技术实施例提供了一种阵列基板的又一局部结构示意图;图12为本专利技术实施例提供了一种阵列基板的又一结构示意图;图13为本专利技术实施例提供了一种阵列基板的又一结构示意图;图14为本专利技术实施例提供的一种显示面板的结构示意图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。请参阅图1,图1为现有技术中一种全面屏的结构示意图。该全面屏包括开孔区101、包围所述开孔区101的布线区102、包围所述布线区102的显示区103,以及包围所述显示区103的非显示区104。除此,该全面屏还包括设置在显示区103内的多条栅极线105以及多条数据线106,其中,多条栅极线105与多条数据线106交叉限定出多个成阵列排布的子像素107。该全面屏中,栅极线105沿像素阵列的行方向X延伸,数据线106沿像素阵列的列方向Y延伸。每个子像素107均与其对应的一条栅极线105以及一条数据线106电连接。开孔区101可以用来设置摄像头、扬声器等电子器件。专利技术人发现,由于全面屏上具有开孔区101,使得与位于开孔区101下方的子像素相连的数据线在经过布线区102时,需要绕过开孔区101,如图1中位于布线区102中的弯折线a、弯折线b、弯折线c所示。而开孔区101与显示区103之间的距离有限,导致了位于布线区102的数据线之间的线间距要远小于位于显示区103中相邻的数据线的线间距。结合电容的计算公式可知,在其他参数不变的情况下,电容与距离成反比。因此,位于布线区的相邻数据线之间的耦合电容要远大于位于显示区的相邻数据线之间的耦合电容。并且,当前的窄边框设计要求开孔区101与显示区103之间的距离越来越小,这势必会导致位于布线区102中的数据线的线间距越来越小。由于位于布线区102的相邻数据线的线间距变小,使得相邻数据线之间的耦合电容较大。并且由于相邻数据线间存在耦合电容,会导致数据线在传输数据信号时,出现相邻的数据线之间产生本文档来自技高网...

【技术保护点】
1.一种阵列基板,其特征在于,包括:衬底基板,所述衬底基板包括非显示区以及显示区,所述非显示区包括第一非显示区以及第二非显示区,所述显示区包括正常显示区和布线区;所述第一非显示区包围所述正常显示区,所述正常显示区包围所述布线区,所述布线区包围所述第二非显示区,所述第二非显示区包括开孔区;所述显示区设置有多条栅极线以及多条子数据线,多条所述栅极线以及多条所述子数据线交叉限定出多个子像素,位于同一列的所述子像素均与同一条所述子数据线电连接;所述第一非显示区设置有m条数据线和n个时钟信号线,每条所述数据线与n条所述子数据线相对应,与每条所述数据线对应的n条所述子数据线分别与n个充电开关一一对应,n个所述时钟信号线分别控制该n个所述充电开关的导通或截止,以使所述数据线上的数据信号传输至对应的所述子数据线上,其中,m为正整数,n≥2且为正整数;经过所述布线区的所述子数据线包括第一子数据线、第二子数据线以及数据引线,所述第一子数据线和所述第二子数据线位于所述显示区,所述数据引线位于所述布线区;同一所述子数据线的所述第一子数据线和所述第二子数据线通过对应的所述数据引线相连;在所述布线区内,与同一所述时钟信号线对应的多个所述子数据线包括的数据引线中,至少两条所述数据引线在所述阵列基板的正投影至少部分重叠。...

【技术特征摘要】
1.一种阵列基板,其特征在于,包括:衬底基板,所述衬底基板包括非显示区以及显示区,所述非显示区包括第一非显示区以及第二非显示区,所述显示区包括正常显示区和布线区;所述第一非显示区包围所述正常显示区,所述正常显示区包围所述布线区,所述布线区包围所述第二非显示区,所述第二非显示区包括开孔区;所述显示区设置有多条栅极线以及多条子数据线,多条所述栅极线以及多条所述子数据线交叉限定出多个子像素,位于同一列的所述子像素均与同一条所述子数据线电连接;所述第一非显示区设置有m条数据线和n个时钟信号线,每条所述数据线与n条所述子数据线相对应,与每条所述数据线对应的n条所述子数据线分别与n个充电开关一一对应,n个所述时钟信号线分别控制该n个所述充电开关的导通或截止,以使所述数据线上的数据信号传输至对应的所述子数据线上,其中,m为正整数,n≥2且为正整数;经过所述布线区的所述子数据线包括第一子数据线、第二子数据线以及数据引线,所述第一子数据线和所述第二子数据线位于所述显示区,所述数据引线位于所述布线区;同一所述子数据线的所述第一子数据线和所述第二子数据线通过对应的所述数据引线相连;在所述布线区内,与同一所述时钟信号线对应的多个所述子数据线包括的数据引线中,至少两条所述数据引线在所述阵列基板的正投影至少部分重叠。2.根据权利要求1所述的阵列基板,其特征在于:在所述布线区内,与同一所述时钟信号线对应的多个所述子数据线包括的数据引线中,在所述阵列基板的正投影至少部分重叠的所述数据引线上接收的数据信号的极性相同。3.根据权利要求1所述的阵列基板,其特征在于:在所述布线区内,与同一所述时钟信号线对应的多个所述子数据线包括的数据引线中,在所述阵列基板的正投影至少部分重叠的所述数据引线至少包括第一数据引线以及第二数据引线;与同一所述时钟信号线对应的多条所述子数据线中,至少两条相邻的所述子数据线,一者为第一子数据线,另一者为第二子数据线;所述第一数据引线与所述第一子数据线相连,所述第二数据引线与所述第二子数据线相连。4.根据权利要求3所述的阵列基板,其特征在于:在所述布线区内,与同一所述时钟信号线对应的多个所述子数据线包括的数据引线中,在所述阵列基板的正投影至少部分重叠的所述数据引线还包括第三数据引线;与同一所述时钟信号线对应的多条所述子数据线中,相邻的至少三条所述子数据线,一者为所述第一子数据线,一者为所述第二子数据线,另一者为第三子数据线;所述第一数据引线与所述第一子数据线相连,所述第二数据引线与所述第二子数据线相连,所述第三数据引线与所述第三子数据线相连。5.根据权利要求3所述的阵列基板,其特征在于:所述阵列基板包括第一金属层和第二金属层,所述第一金属层与所述第二金属层相互绝缘,所述第一金属层位于所述衬底基板的一侧,所述第二金属层位于所述第一金属层远离所述衬底基板的一侧;所述第一子数据线和所述第二子数据线均位于所述第一金属层;在所述布线区内,所述第一数据引线位于所述第一金属层,所述第二数据引线位于所述第二金属层。6....

【专利技术属性】
技术研发人员:贝亮亮伍黄尧蓝学新周洪波朱绎桦赖国昌陈国照
申请(专利权)人:厦门天马微电子有限公司
类型:发明
国别省市:福建,35

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1