显示面板制造技术

技术编号:19429594 阅读:28 留言:0更新日期:2018-11-14 11:26
一种显示面板包括像素阵列、多个第一至第二位移暂存器以及多个第一至第二放电电路。像素阵列具有多个栅极线。多个位移暂存器分别提供多个栅极信号至栅极线。多个第一放电电路分别接收第三栅极信号,以分别与对应的第一位移暂存器对同一第一栅极线行放电,第三栅极信号的上升沿实质地切齐对应的第一栅极信号的下降沿。多个第二放电电路分别接收第四栅极信号,以分别与对应的第二位移暂存器对同一第二栅极线行放电,第四栅极信号的上升沿实质地切齐对应的第二栅极信号的下降沿。

【技术实现步骤摘要】
显示面板
本专利技术涉及一种显示装置,且特别涉及一种显示面板。
技术介绍
随着电子技术的进步,显示装置已成为人们生活中不可或缺的工具。为提供良好的人机介面,高品质的显示面板已成为显示装置中必要的设备。随着显示面板的分辨率不断地提升,设计者通常会利用交叉驱动式(InterlaceDriving)的栅极驱动电路来配置于显示面板中,以减少栅极驱动电路的布局面积,进而降低显示面板的边框。然而,在此设计形态下,会影响栅极驱动信号的下拉速度,亦即栅极驱动信号进行放电的下降时间(FallingTime)将会增加。在此情况下,将会使得显示面板整体的驱动时间延长,进而降低显示画面的品质。因此,如何设计出具有足够放电能力且具有较少的布局面积的栅极驱动电路,将是本领域相关技术人员重要的课题。
技术实现思路
本专利技术的实施例提供一种显示面板,可以使栅极信号在进行放电时的下降时间缩短,以降低显示面板整体的驱动时间,进而提升显示面板所呈现的显示画面的品质。本专利技术的实施例的显示面板包括像素阵列、多个第一至第二位移暂存器以及多个第一至第二放电电路。像素阵列具有多个栅极线。多个第一位移暂存器耦接栅极线中的多个第一栅极线的第一端,以提供多个第一栅极信号至第一栅极线。多个第二位移暂存器耦接栅极线中的多个第二栅极线的第一端,以提供多个第二栅极信号至第二栅极线。多个第一放电电路耦接第一栅极线的第二端,并且分别接收第三栅极信号,以分别与对应的第一位移暂存器对同一第一栅极线行放电,其中第三栅极信号的上升沿实质地切齐对应的第一位移暂存器所提供的第一栅极信号的下降沿。多个第二放电电路耦接第二栅极线的第二端,并且分别接收第四栅极信号,以分别与对应的第二位移暂存器对同一第二栅极线行放电,其中第四栅极信号的上升沿实质地切齐对应的第二位移暂存器所提供的第二栅极信号的下降沿。为让本专利技术的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。附图说明图1是依照本专利技术一实施例的显示面板的示意图。图2是依照本专利技术一实施例的显示面板的波形示意图。图3是依照本专利技术一实施例的位移暂存器及放电电路于显示面板中的示意图。图4是依照本专利技术另一实施例的第一侧的位移暂存器及放电电路的电路图。附图标记说明:100、300:显示面板110:像素阵列311、321:充电电路312、322:上拉电路313~314、323~324:稳压电路315、325:下拉电路DC1~DC16、DC21:放电电路SR1~SR16、SRA:位移暂存器A1:驱动信号ST1、ST2:启动信号CLK1、CLK2:时钟信号VIN1、VIN2:内部电压DS1、DS2:下拉信号VSS:系统低电压P11~PN1、P12~PN2、P13~PN3:像素G1~G16:栅极线GS1~GS16:栅极信号M1~M2、T1~T19:晶体管C1、C2:电容t1、t2:时间点具体实施方式图1是依照本专利技术一实施例的显示面板100的示意图。请参照图1,在本实施例中,显示面板100包括像素阵列110、多个第一位移暂存器(如位移暂存器SR1、SR3~SR15等奇数编号的位移暂存器)、多个第二位移暂存器(如位移暂存器SR2、SR4~SR16等偶数编号的位移暂存器)、多个第一放电电路(如放电电路DC1、DC3~DC15等奇数编号的放电电路)以及多个第二放电电路(如放电电路DC2、DC4~DC16等偶数编号的放电电路)。像素阵列110中具有多个像素(如像素P11~PN1、P12~PN2、P13~PN3)及多个栅极线G1~G16。值得一提的是,像素P11~PN1、P12~PN2、P13~PN3是以矩阵排列,并且可配置于数据线(未绘制)与栅极线G1~G16的交错处,以通过相对应的栅极线G1~G16与数据线(未绘制)来控制像素阵列(如像素阵列110)的电路操作。在本专利技术实施例中,本领域通常知识者可以依据显示面板100的设计需求,来决定像素阵列110中的像素、栅极线、放电电路以及位移暂存器的数量,本专利技术并不限于上述所举例的数量。并且,上述的N为正整数。为便于说明,图1的实施例仅以栅极线G1~G16、多个像素P11~PN1、P12~PN2、P13~PN3来示出,但本专利技术不以此为限。在本实施例中,这些第一位移暂存器(如位移暂存器SR1、SR3、…、SR15)分别耦接至这些栅极线G1~G16中的多个第一栅极线(如栅极线G1、G3~G15等奇数编号的栅极线)的第一端。并且,这些第一位移暂存器(如位移暂存器SR1、SR3~SR15)分别提供多个第一栅极信号(如栅极信号GS1、GS3~GS15等奇数编号的栅极信号)至这些第一栅极线(如栅极线G1、G3、…、G15)。举例来说,位移暂存器SR1耦接至栅极线G1的第一端,并且位移暂存器SR1可以提供栅极信号GS1至栅极线G1。位移暂存器SR3耦接至栅极线G3的第一端,并且位移暂存器SR3可以提供栅极信号GS3至栅极线G3,其余依此类推。另一方面,这些第二位移暂存器(如位移暂存器SR2、SR4、…、SR16)分别耦接多个栅极线G1~G16中的多个第二栅极线(如栅极线G2、G4~G16等偶数编号的栅极线)的第一端。并且,这些第二位移暂存器(如位移暂存器SR2、SR4、…、SR16)分别提供多个第二栅极信号(如栅极信号GS2、GS4~GS16等偶数编号的栅极信号)至这些第二栅极线(如栅极线G2、G4、…、G16)。举例来说,位移暂存器SR2耦接至栅极线G2的第一端,并且位移暂存器SR2可以提供栅极信号GS2至栅极线G2。位移暂存器SR4耦接至栅极线G4的第一端,并且位移暂存器SR4可以提供栅极信号GS4至栅极线G2,其余依此类推。在本实施例中,上述的第一栅极线是以多个奇数栅极线(如栅极线G1、G3、…、G15)为例,第二栅极线是以多个偶数栅极线(如栅极线G2、G4、…、G16)为例,但本专利技术实施例并不限于此。于本实施例中,这些第一放电电路(如放电电路DC1、DC3、…、DC15)分别耦接至这些第一栅极线(如栅极线G1、G3、…、G15)的第二端,并且这些第一放电电路(如放电电路DC1、DC3、…、DC15)可以分别接收第三栅极信号(如栅极信号GS4、GS6~GS16等偶数编号的栅极信号)。举例来说,放电电路DC1耦接至栅极线G1的第二端,并且放电电路DC1可以接收位移暂存器SR4所提供的栅极信号GS4。此外,放电电路DC3耦接至栅极线G3的第二端,并且放电电路DC3可以接收位移暂存器SR6所提供的栅极信号GS6,其余依此类推。于本实施例中,这些第二放电电路(如放电电路DC2、DC4、…、DC16)分别耦接至多个第二栅极线(如栅极线G2、G4、…、G16)的第二端,并且这些第二放电电路(如放电电路DC2、DC4、…、DC16)分别接收第四栅极信号(如栅极信号GS3、GS5~GS15等奇数编号的栅极信号)。举例来说,放电电路DC2耦接至栅极线G2的第二端,并且放电电路DC2可以接收位移暂存器SR5所提供的栅极信号GS5。此外,放电电路DC4可以耦接至栅极线G4的第二端,并且放电电路DC4可以接收位移暂存器SR7所提供的栅极信号GS7,其余依此类推。如图1所示,上述的第一位移暂存器(如位移暂存器SR1、SR3~SR15本文档来自技高网...

【技术保护点】
1.一种显示面板,包括:一像素阵列,具有多个栅极线;多个第一位移暂存器,耦接该些栅极线中的多个第一栅极线的第一端,以提供多个第一栅极信号至该些第一栅极线;多个第二位移暂存器,耦接该些栅极线中的多个第二栅极线的第一端,以提供多个第二栅极信号至该些第二栅极线;多个第一放电电路,耦接该些第一栅极线的第二端,并且分别接收一第三栅极信号,以分别与对应的第一位移暂存器对同一第一栅极线行放电,其中该第三栅极信号的上升沿实质地切齐对应的第一位移暂存器所提供的第一栅极信号的下降沿;以及多个第二放电电路,耦接该些第二栅极线的第二端,并且分别接收一第四栅极信号,以分别与对应的第二位移暂存器对同一第二栅极线行放电,其中该第四栅极信号的上升沿实质地切齐对应的第二位移暂存器所提供的第二栅极信号的下降沿。

【技术特征摘要】
2018.03.19 TW 1071093491.一种显示面板,包括:一像素阵列,具有多个栅极线;多个第一位移暂存器,耦接该些栅极线中的多个第一栅极线的第一端,以提供多个第一栅极信号至该些第一栅极线;多个第二位移暂存器,耦接该些栅极线中的多个第二栅极线的第一端,以提供多个第二栅极信号至该些第二栅极线;多个第一放电电路,耦接该些第一栅极线的第二端,并且分别接收一第三栅极信号,以分别与对应的第一位移暂存器对同一第一栅极线行放电,其中该第三栅极信号的上升沿实质地切齐对应的第一位移暂存器所提供的第一栅极信号的下降沿;以及多个第二放电电路,耦接该些第二栅极线的第二端,并且分别接收一第四栅极信号,以分别与对应的第二位移暂存器对同一第二栅极线行放电,其中该第四栅极信号的上升沿实质地切齐对应的第二位移暂存器所提供的第二栅极信号的下降沿。2.如权利要求1所述的显示面板,其中该些第一放电电路分别包括一第一晶体管,具有一第一端、一第二端与一控制端,其中该第一端耦接对应的第一栅极线的第二端,该控制端接收该第三栅极信号,该第二端接收一系统低电压。3.如权利要求1所述的显示面板,其中该些第一位移暂存器分别包括:一第一充电电路,接收一启动信号,以对一第一内部电压进行充电;一第一上拉电路,接收该第一内部电压及一第一时钟信号,以依据该第一内部电压及该第一时钟信号上拉对应的第一栅极信号;一第一稳压电路及一第二稳压电路,分别接收该第一内部电压,以依据该第一内部电压稳压对应的第一栅极信号,其中该第一稳压电路及该第二稳压电路为交替运行;以及一第一下拉电路,接收一第一下拉信号,以依据该第一下拉信号下拉对应的第一栅极信号。4.如权利要求3所述的显示面板,其中该第一上拉电路更依据该第一内部电压及该第一...

【专利技术属性】
技术研发人员:涂俊达李明贤林逸承洪凯尉杨创丞林峻锋
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1