一种屏TCON板的消影电路制造技术

技术编号:19347687 阅读:32 留言:0更新日期:2018-11-07 15:56
本发明专利技术涉及一种屏TCON板的消影电路,属于消除液晶屏关机残影的电路,所述的屏TCON板的消影电路包括延时复位IC、12V电源端、3.3V电源端、AVDD端、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻、第一电容、第二电容、二极管、第一三极管、第二三极管,本发明专利技术提出的是在液晶屏TCON板设计上增加消影电路,在关机时迅速使液晶屏TFT gate输出为高,清除所有Source data,同时关掉GAMMA VCOM电压,达到消除残影的目的。

A shadow eliminating circuit for screen TCON board

The invention relates to a screen TCON board elimination circuit, which belongs to the circuit for eliminating the residual film of the LCD screen shutdown. The screen TCON board elimination circuit includes delay reset IC, 12V power supply terminal, 3.3V power supply terminal, AVDD terminal, first resistance, second resistance, third resistance, fourth resistance, fifth resistance, sixth resistance, seventh resistance, and so on. The eighth resistor, the ninth resistor, the first capacitor, the second capacitor, the diode, the first triode and the second triode are proposed. The invention adds an extinction circuit to the design of the LCD TCON board, makes the TFT gate output of the LCD screen high rapidly when the power is off, clears all Source data, and turns off the GAMMA VCOM voltage to achieve elimination. In addition to the purpose of residual shadows.

【技术实现步骤摘要】
一种屏TCON板的消影电路
本专利技术属于消除液晶屏关机残影的电路,更具体的说涉及一种屏TCON板的消影电路。
技术介绍
液晶屏在关机时,容易在屏幕上留下画面残影,行业上通常是延长关背光到关TCON供电的时间来缓解残影,但不能彻底消除,不同的屏延长的时间不同,软件会经常调整,给生产维护带来了极大的困扰。
技术实现思路
本专利技术专利提出的是在液晶屏TCON板设计上增加消影电路,在关机时迅速使液晶屏TFTgate输出为高,清除所有Sourcedata,同时关掉液晶屏的参考输入电压GAMMAICVCOM电压,达到消除残影的目的。为了实现上述目的,本专利技术是通过以下技术方案实现的:所述的屏TCON板的消影电路包括具有电压检测功能的延时复位ICU1、12V电源端、3.3V电源端、AVDD端、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第一电容C1、第二电容C2、二极管D1、第一三极管Q1、第二三极管Q2;所述的第一电阻R1一端与12V电源端连接,第一电阻R1另一端与第二电阻R2的一端以及延时复位ICU1的PIN3管脚连接,第二电阻R2的另一端接地;延时复位ICU1的PIN2管脚接地;所述的3.3V电源端与二极管D1的正极连接,二极管D1的负极与第一电容C1一端以及第三电阻R3、第六电阻R6的一端连接,第一电容C1另外一端接地,第三电阻R3的另外一端与第四电阻R4、第五电阻R5一端以及延时复位ICU1的PIN1管脚连接;第四电阻R4的一端与第一三极管Q1的基极连接,第一三极管Q1的发射极接地,第一三极管Q1的集电极与第六电阻R6的另外一端连接;第五电阻R5的另外一端与第二电容C2的一端连接以及液晶屏的源极驱动芯片的复位引脚XON连接,第二电容C2的另一端接地;所述的第一三极管Q1的集电极与第七电阻R7的一端连接,第七电阻R7的另一端与第二三极管Q2的基极连接,第二三极管Q2的发射极接地,第二三极管Q2的集电极与第八电阻R8、第九电阻R9的一端以及液晶屏的参考输入电压端连接,第八电阻R8的另一段接地,第九电阻R9的另一段与AVDD电源端连接。优选的,所述的延时复位ICU1采用RT9818A-28GV,第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9的阻值大小分别为10k、4.7k、47k、10k、10、47k、4.7k、9.1k、12k,阻值误差都为为1%。优选的,所述的第一电容C1的大小为22uF/6.3V,第二电容C2的大小为0.1uF/10V,所述的第一三极管Q1、第二三极管Q2均为NPN型号三极管,型号为8050,二极管D1为SS14。本专利技术有益效果:本专利技术专利提出的是在液晶屏TCON板设计上增加消影电路,在关机时迅速使液晶屏TFTgate输出为高,清除所有Sourcedata,同时关掉液晶屏的参考输入电压GAMMAICVCOM电压,达到消除残影的目的。附图说明图1,为本专利技术的电路原理图;图中,R1-第一电阻、R2-第二电阻、R3-第三电阻、R4-第四电阻、R5-第五电阻、R6-第六电阻、R7-第七电阻、R8-第八电阻、R9-第九电阻、U1-延时复位IC、C1-第一电容、C2-第二电容、Q1-第一三极管、Q2-第二三极管、D1-二极管。具体实施方式下面将结合本专利技术实施例和附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。如图1所示,所述的屏TCON板的消影电路包括具有电压检测功能的延时复位ICU1、12V电源端、3.3V电源端、AVDD端、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第一电容C1、第二电容C2、二极管D1、第一三极管Q1、第二三极管Q2。所述的第一电阻R1一端与12V电源端连接,第一电阻R1另一端与第二电阻R2的一端以及延时复位ICU1的PIN3管脚连接,第二电阻R2的另一端接地;延时复位ICU1的PIN2管脚接地;所述的3.3V电源端与二极管D1的正极连接,二极管D1的负极与第一电容C1一端以及第三电阻R3、第六电阻R6的一端连接,第一电容C1另外一端接地,第三电阻R3的另外一端与第四电阻R4、第五电阻R5一端以及延时复位ICU1的PIN1管脚连接。第四电阻R4的一端与第一三极管Q1的基极连接,第一三极管Q1的发射极接地,第一三极管Q1的集电极与第六电阻R6的另外一端连接;第五电阻R5的另外一端与第二电容C2的一端连接以及液晶屏的源极驱动芯片的复位引脚XON连接,第二电容C2的另一端接地,液晶屏的源极驱动芯片的复位引脚命名为XON,XON引脚与液晶屏内部的薄膜晶体管门TFTGATE连接。所述的第一三极管Q1的集电极与第七电阻R7的一端连接,第一三极管Q1的集电极命名为OFF_VCOM,第七电阻R7的另一端与第二三极管Q2的基极连接,第二三极管Q2的发射极接地,第二三极管Q2的集电极与第八电阻R8、第九电阻R9的一端以及液晶屏的参考输入电压端连接,液晶屏的参考输入电压端命名为GAMMAICVCOM,第二三极管Q2的集电极命名为VCOM_ADJ,第八电阻R8的另一段接地,第九电阻R9的另一段与AVDD电源端连接。所述的延时复位ICU1采用RT9818A-28GV,第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9的阻值大小分别为10k、4.7k、47k、10k、10、47k、4.7k、9.1k、12k,阻值误差都为为1%。所述的第一电容C1的大小为22uF/6.3V,第二电容C2的大小为0.1uF/10V,所述的第一三极管Q1、第二三极管Q2均为NPN型号三极管,型号为8050,二极管D1为SS14。本专利技术工作原理:主板给TCON板的供电为12V,3.3V和AVDD,ADD由TCON板内部电源管理集成电路PMIC产生。延时复位ICU1pin3设置的电压由12V通过R1和R2分压到3.8V,当pin3VDD电压检测到低于2.8V时,pin1输出低电平,pin1内部为漏极开路构架,当VDD电压高于2.8V时,pin1输出由外部电路决定。开机时,3.3V通过二极管D1给电容C1充电到达稳态,XON引脚为高电平。屏内部薄膜晶体管门TFTGATE的打开和关闭,由内部门驱动器GATEDIVER时序决定;三极管Q1打开,集电极OFF_VCOM为低电平,三极管Q2关闭,GAMMAICVCOM电压设定为AVDD电压通过R9和R8分压。关机时,3.3V掉电快,二极管D1反向截止,电容C1上的电荷不能通过二极管D1释放掉,当U1pin3VDD电压检测到低于2.8V时,pin1输出低电平,XON为低电平,XON优先级最高,屏内部所有TFTGATE打开,清除掉所有SOURCEDATA;三极管Q1关闭,集电极OFF_VCOM为高电平本文档来自技高网...

【技术保护点】
1.一种屏TCON板的消影电路,其特征是:所述的屏TCON板的消影电路包括具有电压检测功能的延时复位IC(U1)、12V电源端、3.3V电源端、AVDD端、第一电阻(R1)、第二电阻(R2)、第三电阻(R3)、第四电阻(R4)、第五电阻(R5)、第六电阻(R6)、第七电阻(R7)、第八电阻(R8)、第九电阻(R9)、第一电容(C1)、第二电容(C2)、二极管(D1)、第一三极管(Q1)、第二三极管(Q2);所述的第一电阻(R1)一端与12V电源端连接,第一电阻(R1)另一端与第二电阻(R2)的一端以及延时复位IC(U1)的PIN3管脚连接,第二电阻(R2)的另一端接地;延时复位IC(U1)的PIN2管脚接地;所述的3.3V电源端与二极管(D1)的正极连接,二极管(D1)的负极与第一电容(C1)一端以及第三电阻(R3)、第六电阻(R6)的一端连接,第一电容(C1)另外一端接地,第三电阻(R3)的另外一端与第四电阻(R4)、第五电阻(R5)一端以及延时复位IC(U1)的PIN1管脚连接;第四电阻(R4)的一端与第一三极管(Q1)的基极连接,第一三极管(Q1)的发射极接地,第一三极管(Q1)的集电极与第六电阻(R6)的另外一端连接;第五电阻(R5)的另外一端与第二电容(C2)的一端连接以及液晶屏的源极驱动芯片的复位引脚XON连接,第二电容(C2)的另一端接地;所述的第一三极管(Q1)的集电极与第七电阻(R7)的一端连接,第七电阻(R7)的另一端与第二三极管(Q2)的基极连接,第二三极管(Q2)的发射极接地,第二三极管(Q2)的集电极与第八电阻(R8)、第九电阻(R9)的一端以及液晶屏的参考输入电压端连接,第八电阻(R8)的另一段接地,第九电阻(R9)的另一段与AVDD电源端连接。...

【技术特征摘要】
1.一种屏TCON板的消影电路,其特征是:所述的屏TCON板的消影电路包括具有电压检测功能的延时复位IC(U1)、12V电源端、3.3V电源端、AVDD端、第一电阻(R1)、第二电阻(R2)、第三电阻(R3)、第四电阻(R4)、第五电阻(R5)、第六电阻(R6)、第七电阻(R7)、第八电阻(R8)、第九电阻(R9)、第一电容(C1)、第二电容(C2)、二极管(D1)、第一三极管(Q1)、第二三极管(Q2);所述的第一电阻(R1)一端与12V电源端连接,第一电阻(R1)另一端与第二电阻(R2)的一端以及延时复位IC(U1)的PIN3管脚连接,第二电阻(R2)的另一端接地;延时复位IC(U1)的PIN2管脚接地;所述的3.3V电源端与二极管(D1)的正极连接,二极管(D1)的负极与第一电容(C1)一端以及第三电阻(R3)、第六电阻(R6)的一端连接,第一电容(C1)另外一端接地,第三电阻(R3)的另外一端与第四电阻(R4)、第五电阻(R5)一端以及延时复位IC(U1)的PIN1管脚连接;第四电阻(R4)的一端与第一三极管(Q1)的基极连接,第一三极管(Q1)的发射极接地,第一三极管(Q1)的集电极与第六电阻(R6)的另外一端连接;第五电阻(R5)的另外一端与第...

【专利技术属性】
技术研发人员:李戡蒋吉强
申请(专利权)人:广东长虹电子有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1