显示面板制造技术

技术编号:19347379 阅读:26 留言:0更新日期:2018-11-07 15:49
一种显示面板,包括像素阵列基板、对向基板及显示介质。像素阵列基板包括基板、多条扫描线、多条数据线、多个像素单元与栅极驱动电路。栅极驱动电路配置于基板的周边区内且包括多条第一信号线、多条第二信号线、多条拟信号线及多个接触结构。每一第二信号线分别与对应的一条第一信号线电性连接。每一拟信号线分别与对应的一条第二信号线电性连接。每一第一信号线经由对应的一个接触结构与对应的第二信号线电性连接。每一拟信号线经由对应的一个接触结构与对应的第二信号线电性连接。

Display panel

A display panel includes a pixel array substrate, a counter substrate and a display medium. The pixel array substrate includes a substrate, a plurality of scanning lines, a plurality of data lines, a plurality of pixel units and a gate driving circuit. The gate driving circuit is arranged in the peripheral area of the substrate and comprises a plurality of first signal lines, a plurality of second signal lines, a plurality of quasi-signal lines and a plurality of contact structures. Each second signal line is electrically connected with a corresponding first signal line respectively. Each signal line is electrically connected to a corresponding second signal line. Each first signal line is electrically connected with the corresponding second signal lines through a corresponding contact structure. Each signal line is electrically connected to the corresponding second signal lines through a corresponding contact structure.

【技术实现步骤摘要】
显示面板
本专利技术是有关于一种显示面板,且特别是有关于一种具有栅极驱动电路的显示面板。
技术介绍
为了实现窄边框的显示面板,目前已发展出栅极驱动电路基板(GatedriveronArray,GOA)技术,此技术是将驱动显示面板的栅极驱动电路结构制作在显示面板的周边区,以代替外接的驱动芯片的技术。随着显示面板对于分辨率的要求不断提升,采用GOA技术的显示面板于周边区内设置的信号线密度势必增加,但在窄边框的限制下,该些信号线容易产生阻抗不匹配的问题,进而导致显示画面产生亮暗纹。
技术实现思路
有鉴于此,本专利技术提供一种显示面板,其可在具有高分辨率及窄边框的情况下,避免周边区的信号线发生阻抗不匹配的问题。本专利技术的显示面板包括像素阵列基板、与像素阵列基板对向配置的对向基板以及配置于对向基板与像素阵列基板之间的显示介质。像素阵列基板包括基板、多条扫描线、多条数据线、多个像素单元以与栅极驱动电路。基板具有显示区及位于显示区一侧的周边区。多条扫描线及多条数据线配置于显示区内。多个像素单元阵列排列于显示区内,每一像素单元电性连接于多条扫描线中的一者及多条数据线中的一者。栅极驱动电路配置于周边区内且包括多条第一信号线、多条第二信号线、多条拟信号线以及多个接触结构。多条第一信号线沿第一方向排列于周边区内且沿第二方向延伸。多条第二信号线沿第一方向延伸,其中每一第二信号线分别与对应的一条第一信号线电性连接。多条拟信号线沿第一方向延伸,且每一拟信号线分别与对应的一条第二信号线电性连接。多个接触结构与多条第一信号线、多条第二信号线及多条拟信号线对应设置,其中每一第一信号线经由对应的一个接触结构与对应的第二信号线电性连接,以及每一拟信号线经由对应的一个接触结构与对应的第二信号线电性连接。基于上述,在本专利技术的显示面板中,显示面板通过像素阵列基板中的配置于周边区内的栅极驱动电路包括沿第一方向排列且沿第二方向延伸的多条第一信号线、沿第一方向延伸的多条第二信号线、沿第一方向延伸的多条拟信号线以及与多条第一信号线、多条第二信号线及多条拟信号线对应设置的多个接触结构,其中多条第一信号线中的每一者经由对应的一个接触结构与对应的一条第二信号线电性连接,多条拟信号线中的每一者经由对应的一个接触结构与对应的一条第二信号线电性连接,以及多条第二信号线中的每一者分别与对应的一条扫描线电性连接,使得栅极驱动电路内的跨接电容值的分布得以均匀。如此一来,在窄边框的限制下,显示面板能够有效避免栅极驱动电路内的多条第一信号线之间、多条第二信号线之间及多条拟信号线之间产生阻抗不匹配的问题,因而提升显示面板的显示质量,而且多条第一信号线、多条第二信号线、多条拟信号线及其接触结构彼此间的配置最节省空间。为让本专利技术的上述特征和优点能更明显易懂,下文特举实施方式,并配合所附图式作详细说明如下。附图说明图1是依照本专利技术的一实施方式的显示面板的剖面示意图。图2为图1的显示面板中的像素阵列基板的上视示意图。图3为图2的像素阵列基板中的像素单元的剖面示意图。图4为图2的像素阵列基板中的栅极驱动电路的局部剖面示意图。图5为本专利技术的另一实施方式的显示面板中的栅极驱动电路的局部剖面示意图。图6为本专利技术的另一实施方式的显示面板中的栅极驱动电路的局部剖面示意图。图7为本专利技术的另一实施方式的显示面板中的栅极驱动电路的局部剖面示意图。图8为本专利技术的另一实施方式的像素阵列基板的上视示意图。其中,附图标记:10、20;30、40、50:显示面板100:像素阵列基板102:基板110:对向基板120:显示介质A:显示区B:周边区C1~C16:接触结构C10a、C10b:结构图案CH:主动层D:漏极DL1~DL2:数据线G:栅极GD:栅极驱动电路H、V1、V2、V3、V4、V5:接触窗L1、L2:绝缘层M1~M16:第一信号线N:垂直投影的方向N1~N16:第二信号线N10a、N10b、N10c、R10a、R10b、R10c:子层P:第三方向PE:像素电极R1~R15:拟信号线S:源极SL1~SL16:扫描线T:主动元件U:像素单元W、Z:区域X:第一方向Y:第二方向具体实施方式以下将以图式揭露本专利技术的多个实施方式,为明确说明起见,许多实务上的细节将在以下叙述中一并说明。然而,应了解到,这些实务上的细节不应用以限制本专利技术。也就是说,在本专利技术部分实施方式中,这些实务上的细节是非必要的。此外,为简化图式起见,一些习知惯用的结构与元件在图式中将以简单示意地方式为之。本文使用的「约」、「近似」、「本质上」、或「实质上」包括所述值和在本领域普通技术人员确定的特定值的可接受的偏差范围内的平均值,考虑到所讨论的测量和与测量相关的误差的特定数量(即,测量系统的限制)。例如,「约」可以表示在所述值的一个或多个标准偏差内,或例如±30%、±20%、±15%、±10%、±5%内。再者,本文使用的「约」、「近似」、「本质上」、或「实质上」可依光学性质、蚀刻性质或其它性质,来选择较可接受的偏差范围或标准偏差,而可不用一个标准偏差适用全部性质。在附图中,为了清楚起见,放大了层、膜、面板、区域等的厚度。在整个说明书中,相同的附图元件符号表示相同的元件。应当理解,当诸如层、膜、区域或基板的元件被称为在另一元件「上」或「连接到」另一元件时,其可以直接在另一元件上或与另一元件连接,或者与来一元件之间可以存在中间元件。相反地,当元件被称为「直接在另一元件上」或「直接连接到」另一元件时,其间不存在中间元件。如本文所使用的,「连接」可以指物理及/或电性连接(耦接或耦合)。因此,二元件间的电性连接(或耦接/耦合)可存在中间元件。除非另有定义,本文使用的所有术语(包括技术和科学术语)具有与本专利技术所属领域的普通技术人员通常理解的相同的含义。将进一步理解的是,诸如在通常使用的字典中定义的那些术语应当被解释为具有与它们在相关技术和本专利技术的上下文中的含义一致的含义,并且将不被解释为理想化的或过度正式的意义,除非本文中明确地这样定义。图1是依照本专利技术的一实施方式的显示面板的剖面示意图。图2为图1的显示面板中的像素阵列基板的上视示意图。图3为图2的像素阵列基板中的像素单元的剖面示意图。图4为图2的像素阵列基板中的栅极驱动电路的局部剖面示意图。须说明的是,图4的剖面位置对应于图2中的剖线I-I’、剖线II-II’的位置。请同时参照图1至图4,在本实施方式中,显示面板10包括像素阵列基板100、对向基板110及显示介质120。详细而言,在本实施方式中,像素阵列基板100可包括基板102、多条扫描线SL1~SL16、多条数据线DL1~DL2、多个像素单元U以与栅极驱动电路GD。在本实施方式中,像素阵列基板100可选择性地更包括绝缘层L1以及绝缘层L2。为了方便说明起见,图2中省略绘示绝缘层L1以及绝缘层L2。在本实施方式中,显示介质120配置于像素阵列基板100与对向基板110之间。在本实施方式中,显示介质120可为液晶材料。换言之,显示面板10可为液晶显示面板。然而,本专利技术并不限于此。在其他实施方式中,显示介质120亦可以是其他的显示材料,例如有机发光材料(organiclightemittingmaterial)、无机发光二极管材料(inorganicli本文档来自技高网...

【技术保护点】
1.一种显示面板,其特征在于,包括:一像素阵列基板,包括:一基板,具有一显示区以及一周边区,其中该周边区位于该显示区的一侧;多条扫描线及多条数据线,配置于该显示区内;多个像素单元,阵列排列于该显示区内,每一像素单元电性连接于该些扫描线中的一者及该些数据线中的一者;以及一栅极驱动电路,配置于该周边区内,其中该栅极驱动电路包括:多条第一信号线,沿一第一方向排列于该周边区内且沿一第二方向延伸;多条第二信号线,沿该第一方向延伸,每一第二信号线分别与对应的一条第一信号线电性连接;多条拟信号线,沿该第一方向延伸,每一拟信号线分别与对应的一条第二信号线电性连接;以及多个接触结构,分别与该些第一信号线、该些第二信号线及该些拟信号线对应设置,其中每一该第一信号线经由对应的一个该接触结构与对应的该第二信号线电性连接,以及每一该拟信号线经由对应的该接触结构与对应的该第二信号线电性连接;一对向基板,与该像素阵列基板对向设置;以及一显示介质,配置于该对向基板与该像素阵列基板之间。

【技术特征摘要】
2018.04.25 TW 1071140961.一种显示面板,其特征在于,包括:一像素阵列基板,包括:一基板,具有一显示区以及一周边区,其中该周边区位于该显示区的一侧;多条扫描线及多条数据线,配置于该显示区内;多个像素单元,阵列排列于该显示区内,每一像素单元电性连接于该些扫描线中的一者及该些数据线中的一者;以及一栅极驱动电路,配置于该周边区内,其中该栅极驱动电路包括:多条第一信号线,沿一第一方向排列于该周边区内且沿一第二方向延伸;多条第二信号线,沿该第一方向延伸,每一第二信号线分别与对应的一条第一信号线电性连接;多条拟信号线,沿该第一方向延伸,每一拟信号线分别与对应的一条第二信号线电性连接;以及多个接触结构,分别与该些第一信号线、该些第二信号线及该些拟信号线对应设置,其中每一该第一信号线经由对应的一个该接触结构与对应的该第二信号线电性连接,以及每一该拟信号线经由对应的该接触结构与对应的该第二信号线电性连接;一对向基板,与该像素阵列基板对向设置;以及一显示介质,配置于该对向基板与该像素阵列基板之间。2.根据权利要求1所述的显示面板,其特征在于,该些第二信号线的长度彼此不相同。3.根据权利要求1所述的显示面板,其特征在于,该些拟信号线的长度彼此不相同。4.根据权利要求1所述的显示面板,其特征在于,该些拟信号线的末端与该基板的边缘切齐。5.根据权利要求1所述的显示面板,其特征在于,每一第二信号线分别与该些第一信号线中的至少一者于垂直投影的方向上相重迭,每一拟信号线分别与该些第一信号线中的至少一者于垂直投影的方向上相重迭。6.根据权利要求1所述的显示面板,其特征在于,更包括一绝缘层,配置于该基板上,且每一像素单元包括:一主动元件,包括一栅极、一主动层、一源极及一漏极;以及一像素电极,电性连接于该主动元件的该漏...

【专利技术属性】
技术研发人员:柯政宏陈奕甫张有森陈嘉亨陈孝俊林佑颖谢丞安
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1