像素电路及其驱动方法、显示面板、制作方法和显示装置制造方法及图纸

技术编号:19217299 阅读:34 留言:0更新日期:2018-10-20 07:17
本发明专利技术提供一种像素电路及其驱动方法、显示面板、制作方法和显示装置。像素电路包括发光元件、数据写入单元、存储单元和驱动晶体管,所述驱动晶体管为双栅晶体管;所述数据写入单元在栅线的控制下,控制导通或断开数据线与驱动晶体管的顶栅之间的连接;存储单元用于控制驱动晶体管的顶栅的电位;所述驱动晶体管的底栅与第一电压输入端连接;所述驱动晶体管的第一极与电源电压输入端连接,所述驱动晶体管的第二极与所述发光元件的第一极连接;所述发光元件的第二极与第二电压输入端连接。本发明专利技术能补偿透明显示区域与正常显示区域的亮度差异。

【技术实现步骤摘要】
像素电路及其驱动方法、显示面板、制作方法和显示装置
本专利技术涉及显示
,尤其涉及一种像素电路及其驱动方法、显示面板、制作方法和显示装置。
技术介绍
现有的显示面板上可以为局部透明显示的显示面板,也即该显示面板上可以设置有透明显示区域和正常显示区域(所述正常显示区域也即非透明显示区域)。为了提高透明显示区域的透过率,设于透明显示区域中的像素电路不具备阈值补偿功能,且由于两区域的数据电压范围不同,从而导致透明显示区域的亮度和正常显示区域的亮度之间存在差异(透明显示区域的亮度较小),需要在IC(IntegratedCircuit,集成电路)端进行复杂的数据补偿,对IC功能要求较高。
技术实现思路
本专利技术的主要目的在于提供一种像素电路及其驱动方法、显示面板、制作方法和显示装置,解决现有技术中显示面板的透明显示区域和正常显示区域亮度存在差异的问题。为了达到上述目的,本专利技术提供了一种像素电路,包括发光元件,所述像素电路还包括数据写入单元、存储单元和驱动晶体管,其中,所述驱动晶体管为双栅晶体管;所述双栅晶体管包括顶栅、底栅、第一极和第二极;所述数据写入单元分别与栅线、数据线、所述驱动晶体管的顶栅连接,用于在所述栅线的控制下,控制导通或断开所述数据线与所述驱动晶体管的顶栅之间的连接;所述存储单元与所述驱动晶体管的顶栅连接,用于控制所述驱动晶体管的顶栅的电位;所述驱动晶体管的底栅与第一电压输入端连接;所述驱动晶体管的第一极与电源电压输入端连接,所述驱动晶体管的第二极与所述发光元件的第一极连接;所述第一电压输入端用于输入第一电压;所述发光元件的第二极与第二电压输入端连接。实施时,所述驱动晶体管为p型晶体管,所述第一电压为正电压;或者,所述驱动晶体管为n型晶体管,所述第一电压为负电压。实施时,所述数据写入单元包括:数据写入晶体管,栅极与所述栅线连接,第一极与所述数据线连接,第二极与所述驱动晶体管的顶栅连接;所述存储单元包括存储电容;所述存储电容的第一端与所述驱动晶体管的顶栅连接,所述存储电容的第二端与所述驱动晶体管的第二极连接。实施时,本专利技术所述的像素电路还包括发光控制单元;所述发光控制单元分别与发光控制端、所述驱动晶体管的第二极和所述发光元件的第一极连接,用于在所述发光控制端的控制下,导通或断开所述驱动晶体管的第二极与所述发光元件的第一极之间的连接。实施时,所述发光控制单元包括:发光控制晶体管,栅极与所述发光控制端连接,第一极与所述驱动晶体管的第二极连接,第二极与所述发光元件的第一极连接。本专利技术还提供了一种像素电路的驱动方法,应用于上述的像素电路,所述像素电路的驱动方法包括:在每一显示周期,在驱动阶段,第一电压输入端输入第一电压至所述驱动晶体管的底栅;数据写入单元在第一栅线的控制下,控制将数据线输出的数据电压写入驱动晶体管的顶栅,存储单元控制所述驱动晶体管的顶栅的电位,从而控制所述驱动晶体管导通,以驱动发光元件发光。实施时,所述像素电路还包括发光控制单元,所述驱动阶段包括依次设置的数据写入时间段和发光时间段,所述像素电路的驱动方法包括:在所述驱动阶段,在数据写入时间段,第一电压输入端输入第一电压至所述驱动晶体管的底栅;数据线输出数据电压,数据写入单元在栅线的控制下控制将所述数据电压写入驱动晶体管的顶栅,存储单元控制维持所述驱动晶体管的顶栅的电位;发光控制单元在发光控制线的控制下断开所述驱动晶体管的第二极与发光元件的第一极之间的连接;在发光时间段,第一电压输入端输入第一电压至所述驱动晶体管的底栅;数据写入单元在栅线的控制下断开数据线与所述驱动晶体管的顶栅之间的连接,发光控制单元在发光控制线的控制下导通所述驱动晶体管的第二极与发光元件的第一极之间的连接;所述存储单元控制所述驱动晶体管的顶栅的电位,从而控制所述驱动晶体管导通以驱动所述发光元件发光。本专利技术还提供了一种显示面板,包括透明显示区域,所述显示面板的透明显示区域设置有上述的像素电路。本专利技术还提供了一种显示面板的制作方法,用于制作上述的显示面板,所述显示面板的制作方法包括:在所述显示面板的透明显示区域依次制作所述驱动晶体管的底栅、有源层、顶栅和源极、漏极,所述底栅采用不透明导电材料制成,所述有源层在所述底栅所在平面上的正投影落入所述底栅内。本专利技术还提供了一种显示装置,包括上述的显示面板。与现有技术相比,本专利技术所述的像素电路及其驱动方法、显示面板、制作方法和显示装置采用双栅晶体管(所述双栅晶体管包括顶栅和底栅)作为驱动晶体管,并控制所述底栅与第一电压输入端连接,以降低驱动晶体管的阈值电压,从而可以提升驱动晶体管导通时的驱动电流,提升发光元件的发光亮度,能够补偿透明显示区域与正常显示区域的亮度差异。附图说明图1是本专利技术实施例所述的像素电路的结构图;图2是本专利技术另一实施例所述的像素电路的结构图;图3是本专利技术所述的像素电路的一具体实施例的电路图;图4是本专利技术所述的像素电路的该具体实施例的工作时序图;图5是本专利技术实施例所述的显示面板的区域划分示意图;图6是设置于正常显示区域52中的具有阈值补偿功能的像素电路的电路图;图7是本专利技术实施例所述的显示面板包括的设置于透明显示区域的像素电路中的驱动晶体管的结构示意图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。本专利技术所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。在本专利技术实施例中,为区分晶体管除栅极之外的两极,将其中一极称为第一极,另一极称为第二极。在实际操作时,所述第一极可以为漏极,所述第二极可以为源极;或者,所述第一极可以为源极,所述第二极可以为漏极。本专利技术实施例所述的像素电路,包括发光元件,所述像素电路还包括数据写入单元、存储单元和驱动晶体管,其中,所述驱动晶体管为双栅晶体管;所述双栅晶体管包括顶栅、底栅、第一极和第二极;所述数据写入单元分别与栅线、数据线、所述驱动晶体管的顶栅连接,用于在所述栅线的控制下,控制导通或断开所述数据线与所述驱动晶体管的顶栅之间的连接;所述存储单元与所述驱动晶体管的顶栅连接,用于控制所述驱动晶体管的顶栅的电位;所述驱动晶体管的底栅与第一电压输入端连接;所述驱动晶体管的第一极与电源电压输入端连接,所述驱动晶体管的第二极与所述发光元件的第一极连接;所述发光元件的第二极与第二电压输入端连接。本专利技术实施例所述的像素电路采用双栅晶体管(所述双栅晶体管包括顶栅和底栅)作为驱动晶体管,并控制所述底栅与第一电压输入端连接,以降低驱动晶体管的阈值电压,从而可以提升驱动晶体管导通时的驱动电流,提升发光元件的发光亮度,能够补偿透明显示区域与正常显示区域的亮度差异。在局部透明显示装置中,为了提高透明显示区域的透过率,设置于透明显示区域中的像素电路不具有阈值电压补偿能力,导致正常显示区域(也即不透明显示区域)的亮度比透明显示区域的亮度高,因此本专利技术实施例所述的像素电路应用于透明显示区域,采用双栅晶体管作为驱动晶体管,以补偿透明显示区域与正常显示区域的亮度差异。在具体实施本文档来自技高网...

【技术保护点】
1.一种像素电路,包括发光元件,其特征在于,所述像素电路还包括数据写入单元、存储单元和驱动晶体管,其中,所述驱动晶体管为双栅晶体管;所述双栅晶体管包括顶栅、底栅、第一极和第二极;所述数据写入单元分别与栅线、数据线、所述驱动晶体管的顶栅连接,用于在所述栅线的控制下,控制导通或断开所述数据线与所述驱动晶体管的顶栅之间的连接;所述存储单元与所述驱动晶体管的顶栅连接,用于控制所述驱动晶体管的顶栅的电位;所述驱动晶体管的底栅与第一电压输入端连接;所述驱动晶体管的第一极与电源电压输入端连接,所述驱动晶体管的第二极与所述发光元件的第一极连接;所述第一电压输入端用于输入第一电压;所述发光元件的第二极与第二电压输入端连接。

【技术特征摘要】
1.一种像素电路,包括发光元件,其特征在于,所述像素电路还包括数据写入单元、存储单元和驱动晶体管,其中,所述驱动晶体管为双栅晶体管;所述双栅晶体管包括顶栅、底栅、第一极和第二极;所述数据写入单元分别与栅线、数据线、所述驱动晶体管的顶栅连接,用于在所述栅线的控制下,控制导通或断开所述数据线与所述驱动晶体管的顶栅之间的连接;所述存储单元与所述驱动晶体管的顶栅连接,用于控制所述驱动晶体管的顶栅的电位;所述驱动晶体管的底栅与第一电压输入端连接;所述驱动晶体管的第一极与电源电压输入端连接,所述驱动晶体管的第二极与所述发光元件的第一极连接;所述第一电压输入端用于输入第一电压;所述发光元件的第二极与第二电压输入端连接。2.如权利要求1所述的像素电路,其特征在于,所述驱动晶体管为p型晶体管,所述第一电压为正电压;或者,所述驱动晶体管为n型晶体管,所述第一电压为负电压。3.如权利要求1所述的像素电路,其特征在于,所述数据写入单元包括:数据写入晶体管,栅极与所述栅线连接,第一极与所述数据线连接,第二极与所述驱动晶体管的顶栅连接;所述存储单元包括存储电容;所述存储电容的第一端与所述驱动晶体管的顶栅连接,所述存储电容的第二端与所述驱动晶体管的第二极连接。4.如权利要求1至3中任一权利要求所述的像素电路,其特征在于,还包括发光控制单元;所述发光控制单元分别与发光控制端、所述驱动晶体管的第二极和所述发光元件的第一极连接,用于在所述发光控制端的控制下,导通或断开所述驱动晶体管的第二极与所述发光元件的第一极之间的连接。5.如权利要求4所述的像素电路,其特征在于,所述发光控制单元包括:发光控制晶体管,栅极与所述发光控制端连接,第一极与所述驱动晶体管的第二极连接,第二极与所述发光元件的第一极连接。6.一种像素电路的驱动方法,应用于如权利要求1至5中任一权利要求...

【专利技术属性】
技术研发人员:冯宇刘利宾
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1