一种阵列基板和显示面板制造技术

技术编号:19182448 阅读:23 留言:0更新日期:2018-10-17 01:22
本发明专利技术提供一种阵列基板及显示面板,包括:包括第一走线和第二走线,其中,所述第一走线包括主体部以及第一突起部,第一突起部设置在所述主体部靠近所述第二走线的一侧上;所述第二走线与所述第一突起部相对设置,且所述第二走线与所述第一突起部之间设置有第一静电防护电极;有益效果为:本发明专利技术提供的一种阵列基板及显示面板,能够降低静电击伤的机率,即使发生静电击伤,也不会影响面板中所需要的金属走线,因此提高了产品良率。

An array substrate and display panel

The invention provides an array substrate and a display panel, including: a first line comprising a body part and a first protrusion part, a first protrusion part disposed on one side of the body part close to the second line, and a second line relative to the first protrusion part. A first electrostatic protection electrode is arranged between the second line and the first protrusion part, and the beneficial effect is that the array substrate and the display panel provided by the invention can reduce the probability of electrostatic injury, and even if the electrostatic injury occurs, the metal wire needed in the panel will not be affected, thereby improving the product quality. Rate.

【技术实现步骤摘要】
一种阵列基板和显示面板
本专利技术涉及显示
,具体涉及一种阵列基板和显示面板。
技术介绍
在薄膜晶体管液晶显示器面板设计中,大量的信号都需要使用金属走线进行连接外围驱动电路,从而将外部驱动信号和脉冲时序信号提供给面板像素区域,进行显示和驱动。在外围电路走线中,最常采用大块和长条形金属设计,用于减少寄生电阻和寄生电容。然而,在薄膜晶体管液晶显示器工艺制程中,需要经过很多设备和工艺制程,在制作过程中会积累大量的静电在玻璃基板上面,导致大块和长条形金属设计走线发生静电击伤,使其阻值异常、开路或者短路,直接影响了薄膜晶体管液晶显示器产品的良率。
技术实现思路
本专利技术实施例提供一种阵列基板及显示面板,能够降低静电击伤的机率,即使发生静电击伤,也不会影响面板中所需要的金属走线,因此提高了产品良率。本专利技术提供了一种阵列基板,包括:第一走线和第二走线,其中,所述第一走线包括本体部以及第一突起部,第一突起部设置在所述主体部靠近所述第二走线的一侧上;所述第二走线与所述第一突起部相对设置,且所述第二走线与所述第一突起部之间设置有第一静电防护电极;所述第一走线将所述第二走线分隔成第一部分和第二部分,所述第一走线还包括第二突起部,所述第一突起部设置在所述主体部靠近所述第一部分的一侧上,所述第二突起部设置在所述主体部靠近所述第二部分的一侧上,其中,所述第二部分与所述第二突起部相对设置,且所述第二部分与所述第二突起部之间设置有第二静电防护电极。根据本专利技术一优选实施例,所述第一静电防护电极与所述第一部分之间的距离等于所述第一静电防护电极与所述第一突起部之间的距离。根据本专利技术一优选实施例,所述第一突起部包括相对设置的第一端和第二端,且所述第一端与所述主体部连接,其中,所述第一端与所述第二端之间的距离大于第一预设值,所述第一预设值介于5~15um之间。根据本专利技术一优选实施例,所述第一部分与所述第一突起部之间的距离大于第二预设值,所述第二预设值介于100~200um之间。根据本专利技术一优选实施例,所述第二走线还包括第三部分,所述第三部分用于连接所述第一部分和所述第二部分;所述第一走线、第一静电防护电极、第一部分、第二静电防护电极和第二部分位于同一层,且所述第三部分与所述第一走线、第一静电防护电极、第一部分、第二静电防护电极和第二部分位于不同层。根据本专利技术一优选实施例,所述第三部分设置为跨线结构,以避开所述第一突起部和所述第二突起部,避免所述第一突起部与所述第二突起部发生静电击伤时,导致所述第三部分与所述主体部、所述第一部分或者所述第二部分发生短路相应的,本专利技术还提供了一种显示面板,包括本专利技术任一实施例的阵列基板。本专利技术提供的阵列基板,通过在第一走线上设置突起部,增大了第一走线和第二走线之间的距离,降低了静电击伤的机率,同时在突起部和第二走线之间设置一电极,形成屏蔽电场的作用,让静电击伤发生在电极上,所以即便发生静电击伤,也不会影响面板中所需要的金属走线,因此,提高了产品良率。附图说明为了更清楚地说明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单介绍,显而易见地,下面描述中的附图仅仅是专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为本专利技术实施例提供的阵列基板的走线平面结构示意图一;图2为本专利技术实施例提供的阵列基板的走线平面结构示意图二;图3为本专利技术一优选实施例提供的阵列基板的部分走线区域平面结构示意图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。实施例一、请参阅图1,图1为本专利技术实施例提供的阵列基板的走线平面结构示意图一。本专利技术实施例提供一种阵列基板,包括:第一走线10和第二走线20;其中,所述第一走线10包括主体部101以及第一突起部102,第一突起部102设置在所述主体部101靠近所述第二走线20的一侧上;所述第二走线20与所述第一突起部102相对设置,且所述第二走线20与所述突起部102之间设置有第一静电防护电极501,以使静电击伤发生在所述第一静电防护电极501上。所述第一走线10将所述第二走线20分隔成第一部分201和第二部分202,所述第一走线还包括第二突起部103,所述第一突起部102设置在所述主体部101靠近所述第一部分201的一侧上,所述第二突起部103设置在所述主体部101靠近所述第二部分202的一侧上,其中,所述第二部分202与所述第二突起部103相对设置,且所述第二部分202与所述第二突起部103之间设置有第二静电防护电极502,以使静电击伤发生在所述第二静电防护电极502上。优选的,所述第一突起部102与所述第二突起部103的形状、大小均一致,可选的,所述第一突起部102和所述第二突起部103的形状可以为梯形。优选的,所述第一静电防护电极501与所述第二静电防护电极502的形状、大小均一致,所述第一静电防护电极501和所述第二静电防护电极502的大小可以根据实际面板空间进行设计定义。优选的,所述第一静电防护电极501与所述第一部分201之间的距离等于所述第一静电防护电极501与所述第一突起部102之间的距离。需要说明的是,所述第一突起部102包括相对设置的第一端1021和第二端1022,且所述第一端1021与所述主体部101连接,其中,所述第一端1021与所述第二端1022之间的距离大于第一预设值,所述第一预设值介于5~15um之间。例如,优选的,该第一预设值为10um,所述第一端1021与所述第二端1022之间的距离大于10um。优选的,所述第一部分201与所述第一突起部102之间的距离大于第二预设值,所述第二预设值介于100~200um之间。优选的,第二预设值可以为150um,所述第一部分201与所述第一突起部102之间的距离大于150um。进一步的,请参阅图2,图2为本专利技术实施例提供的阵列基板的走线平面结构示意图二。如图2所示,所述第二走线20还包括包括第三部分203,所述第三部分203用于连接所述第一部分201和所述第二部分202,例如,所述第三部分203为跨线结构,连接所述第一部分201和所述第二部分202时,避开第一突起部102和第二突起部103,避免第一突起部102和第二突起部103发生静电击伤时,导致第三部分203与主体部101、第一部分201或者第二部分202发生短路。所述第一走线10、第一静电防护电极501、第一部分201、第二静电防护电极502和第二部分202位于同一层,且所述第三部分203与所述第一走线10、第一静电防护电极501、第一部分201、第二静电防护电极502和第二部分202位于不同层。本实施例中,在第一走线上设置第一突起部102和第二突起部103,增大了第一走线10和第二走线20之间的距离,降低了静电击伤的机率,同时第一突起部102和第一部分201之间设置第一静电防护电极501以及,第二突起部103和第二部分202之间设置第二静电防护电极502,形成本文档来自技高网...

【技术保护点】
1.一种阵列基板,其特征在于,包括第一走线和第二走线,;其中,所述第一走线包括主体部以及第一突起部,第一突起部设置在所述主体部靠近所述第二走线的一侧上;所述第二走线与所述第一突起部相对设置,且所述第二走线与所述第一突起部之间设置有第一静电防护电极。

【技术特征摘要】
1.一种阵列基板,其特征在于,包括第一走线和第二走线,;其中,所述第一走线包括主体部以及第一突起部,第一突起部设置在所述主体部靠近所述第二走线的一侧上;所述第二走线与所述第一突起部相对设置,且所述第二走线与所述第一突起部之间设置有第一静电防护电极。2.根据权利要求1所述的阵列基板,其特征在于,所述第一走线将所述第二走线分隔成第一部分和第二部分,所述第一走线还包括第二突起部,所述第一突起部设置在所述主体部靠近所述第一部分的一侧上,所述第二突起部设置在所述主体部靠近所述第二部分的一侧上,其中,所述第二部分与所述第二突起部相对设置,且所述第二部分与所述第二突起部之间设置有第二静电防护电极。3.根据权利要求1所述的阵列基板,其特征在于,所述第一静电防护电极与所述第一部分之间的距离等于所述第一静电防护电极与所述第一突起部之间的距离。4.根据权利要求1所述的阵列基板,其特征在于,所述第一突起部包括相对设置的第一端和第二端,且所述第一端与所述主体部...

【专利技术属性】
技术研发人员:李珊陈书志
申请(专利权)人:深圳市华星光电半导体显示技术有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1