移位寄存器单元及其驱动方法、栅极驱动电路及显示装置制造方法及图纸

技术编号:19145615 阅读:30 留言:0更新日期:2018-10-13 09:32
本发明专利技术的实施例提供一种移位寄存器单元及其驱动方法、栅极驱动电路、阵列基板以及显示装置。该移位寄存器单元包括:移位寄存电路以及控制电路。移位寄存电路具有用于输出扫描信号的输出端和用于提供与另一移位寄存器单元的连接的级联端,并被配置为产生第一信号和第二信号,以及从输出端输出第一信号作为扫描信号。控制电路与移位寄存电路和第一指示信号端耦接。第一指示信号端被配置为向控制电路提供用于指示移位寄存器单元的温度是否低于阈值温度的第一指示信号。控制电路被配置为在移位寄存器单元的温度低于阈值温度的情况下,从级联端输出第二信号,以及在移位寄存器单元的温度大于或等于阈值温度的情况下,从级联端输出第一信号。

Shift register unit and driving method, grid driving circuit and display device thereof

The embodiment of the invention provides a shift register unit and a driving method thereof, a gate driving circuit, an array substrate and a display device. The shift register unit includes a shift register circuit and a control circuit. The shift register circuit has an output terminal for outputting a scan signal and a cascade terminal for providing a connection with another shift register unit, and is configured to generate a first signal and a second signal, and outputs a first signal as a scan signal from the output terminal. The control circuit is coupled with the shift memory circuit and the first indication signal terminal. The first instruction signal terminal is configured to provide the control circuit with a first indication signal indicating whether the temperature of the shift register unit is lower than the threshold temperature. The control circuit is configured to output a second signal from the cascade end when the temperature of the shift register unit is lower than the threshold temperature, and a first signal from the cascade end when the temperature of the shift register unit is greater than or equal to the threshold temperature.

【技术实现步骤摘要】
移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
本专利技术涉及显示
,具体地,涉及移位寄存器及其驱动方法、栅极驱动电路、阵列基板以及显示装置。
技术介绍
阵列基板行驱动(GateDriveronArray,简称GOA)技术将栅极驱动电路制作在阵列基板上,实现对像素电路逐行扫描的功能。栅极驱动电路可包括多个级联的移位寄存电路。从移位寄存电路的输出端输出扫描信号以驱动像素电路并同时输出级联信号以驱动下一级移位寄存电路。现在随着科技发展,包括上述阵列基板的显示装置被应用于越来越多的领域。例如,可以在车辆上设置显示装置以向驾驶员提供显示功能。车载显示装置通常需要具备抗尘、抗震和耐高低温的功能。一般来说,车载显示装置必须能够承受-40℃~+85℃的高低温差。例如在冬天,车辆可能停在温度较低的户外。这样,在低温的环境中,显示装置可能出现冻结的现象。如果显示装置耐高低温的性能差则会导致其无法正常显示画面,或者完全不能显示画面。
技术实现思路
本文中描述的实施例提供了一种能够在高温和低温环境中工作的移位寄存器及其驱动方法、栅极驱动电路、阵列基板以及显示装置。根据本专利技术的第一方面,提供了一种移位寄存器单元。该移位寄存器单元包括:移位寄存电路以及控制电路。移位寄存电路具有用于输出扫描信号的输出端和用于提供与另一移位寄存器单元的连接的级联端,并被配置为产生第一信号和第二信号,以及从输出端输出第一信号作为扫描信号。控制电路与移位寄存电路和第一指示信号端耦接。第一指示信号端被配置为向控制电路提供用于指示移位寄存器单元的温度是否低于阈值温度的第一指示信号。控制电路被配置为在移位寄存器单元的温度低于阈值温度的情况下,从级联端输出第二信号,以及在移位寄存器单元的温度大于或等于阈值温度的情况下,从级联端输出第一信号。在本专利技术的实施例中,控制电路包括:第一晶体管和第二晶体管。第一晶体管的控制极耦接第一指示信号端,第一晶体管的第一极耦接移位寄存电路的上拉节点,第一晶体管的第二极耦接移位寄存电路中用于产生第二信号的电路。第二晶体管的控制极耦接第一指示信号端,第二晶体管的第一极耦接输出端,第二晶体管的第二极耦接级联端。第一晶体管的类型和第二晶体管的类型不同。在本专利技术的实施例中,第一晶体管是N型晶体管,第二晶体管是P型晶体管。或者,第一晶体管是P型晶体管,第二晶体管是N型晶体管。在本专利技术的实施例中,控制电路包括:第一晶体管、第二晶体管和反相器。反相器的输入端耦接第一指示信号端,反相器的输出端耦接第二晶体管的控制端。第一晶体管的控制极耦接第一指示信号端,第一晶体管的第一极耦接移位寄存电路的上拉节点,第一晶体管的第二极耦接移位寄存电路中用于产生第二信号的电路。第二晶体管的第一极耦接移位寄存电路的输出端,第二晶体管的第二极耦接级联端。第一晶体管的类型和第二晶体管的类型相同。在本专利技术的实施例中,第一晶体管和第二晶体管是N型晶体管。或者,第一晶体管和第二晶体管是P型晶体管。在本专利技术的实施例中,移位寄存电路包括:输入电路、复位电路、下拉控制电路、下拉电路、级联控制电路和输出电路。输入电路耦接输入端和上拉节点,并被配置为基于来自输入端的输入信号来控制上拉节点的电压。复位电路耦接复位端、第一电压端和上拉节点,并被配置为基于来自复位端的复位信号和来自第一电压端的第一电压来复位上拉节点的电压。下拉控制电路耦接第一电压端、第二电压端、上拉节点和下拉节点,并被配置为基于第一电压、来自第二电压端的第二电压和上拉节点的电压来控制下拉节点的电压。下拉电路耦接第一电压端、上拉节点和下拉节点,并被配置为基于第一电压和下拉节点的电压来控制上拉节点的电压。级联控制电路耦接下拉节点、第一电压端、时钟信号端、级联端和控制电路,并被配置为基于下拉节点的电压、第一电压、来自时钟信号端的时钟信号和控制电路,从级联端输出第一信号或者第二信号。输出电路耦接时钟信号端、上拉节点、下拉节点、第一电压端和输出端,并被配置为基于时钟信号、上拉节点的电压、下拉节点的电压和第一电压,从输出端输出第一信号。在本专利技术的实施例中,级联控制电路包括:第三晶体管和第四晶体管。第三晶体管的控制极耦接第一晶体管的第二极,第三晶体管的第一极耦接时钟信号端,第三晶体管的第二极耦接第二晶体管的第二极、第四晶体管的第二极和级联端。第四晶体管的控制极耦接下拉节点,第四晶体管的第一极耦接第一电压端。根据本专利技术的第二方面,提供了一种移位寄存器单元。该移位寄存器单元包括:移位寄存电路以及控制电路。移位寄存电路具有用于输出扫描信号的输出端和用于提供与另一移位寄存器单元的连接的级联端,并被配置为产生第一信号和第二信号,以及从输出端输出第一信号作为扫描信号。控制电路与移位寄存电路、第一指示信号端和第二指示信号端耦接。第一指示信号端被配置为向控制电路提供用于指示移位寄存器单元的温度是否低于阈值温度的第一指示信号。第二指示信号端被配置为向控制电路提供与第一指示信号反相的第二指示信号。控制电路被配置为在移位寄存器单元的温度低于阈值温度的情况下,从级联端输出第二信号,以及在移位寄存器单元的温度大于或等于阈值温度的情况下,从级联端输出第一信号。在本专利技术的实施例中,控制电路包括:第一晶体管和第二晶体管。第一晶体管的控制极耦接第一指示信号端,第一晶体管的第一极耦接移位寄存电路的上拉节点,第一晶体管的第二极耦接移位寄存电路中用于产生第二信号的电路。第二晶体管的控制极耦接第二指示信号端,第二晶体管的第一极耦接输出端,第二晶体管的第二极耦接级联端。第一晶体管的类型和第二晶体管的类型相同。在本专利技术的实施例中,第一晶体管和第二晶体管是N型晶体管。或者,第一晶体管和第二晶体管是P型晶体管。在本专利技术的实施例中,移位寄存电路包括:输入电路、复位电路、下拉控制电路、下拉电路、级联控制电路和输出电路。输入电路耦接输入端和上拉节点,并被配置为基于来自输入端的输入信号来控制上拉节点的电压。复位电路耦接复位端、第一电压端和上拉节点,并被配置为基于来自复位端的复位信号和来自第一电压端的第一电压来复位上拉节点的电压。下拉控制电路耦接第一电压端、第二电压端、上拉节点和下拉节点,并被配置为基于第一电压、来自第二电压端的第二电压和上拉节点的电压来控制下拉节点的电压。下拉电路耦接第一电压端、上拉节点和下拉节点,并被配置为基于第一电压和下拉节点的电压来控制上拉节点的电压。级联控制电路耦接下拉节点、第一电压端、时钟信号端、级联端和控制电路,并被配置为基于下拉节点的电压、第一电压、来自时钟信号端的时钟信号和控制电路,从级联端输出第一信号或者第二信号。输出电路耦接时钟信号端、上拉节点、下拉节点、第一电压端和输出端,并被配置为基于时钟信号、上拉节点的电压、下拉节点的电压和第一电压,从输出端输出第一信号。在本专利技术的实施例中,级联控制电路包括:第三晶体管和第四晶体管。第三晶体管的控制极耦接第一晶体管的第二极,第三晶体管的第一极耦接时钟信号端,第三晶体管的第二极耦接第二晶体管的第二极、第四晶体管的第二极和级联端。第四晶体管的控制极耦接下拉节点,第四晶体管的第一极耦接第一电压端。根据本专利技术的第三方面,提供了一种用于驱动根据本专利技术的第一方面的移位寄存器单元的驱动方法。该驱动方法包括:驱动移位寄存电本文档来自技高网...

【技术保护点】
1.一种移位寄存器单元,包括:移位寄存电路,其具有用于输出扫描信号的输出端和用于提供与另一移位寄存器单元的连接的级联端,并被配置为产生第一信号和第二信号,以及从所述输出端输出所述第一信号作为所述扫描信号;以及控制电路,其与所述移位寄存电路和第一指示信号端耦接,所述第一指示信号端被配置为向所述控制电路提供用于指示所述移位寄存器单元的温度是否低于阈值温度的第一指示信号,所述控制电路被配置为在所述移位寄存器单元的温度低于所述阈值温度的情况下,从所述级联端输出所述第二信号,以及在所述移位寄存器单元的温度大于或等于所述阈值温度的情况下,从所述级联端输出所述第一信号。

【技术特征摘要】
1.一种移位寄存器单元,包括:移位寄存电路,其具有用于输出扫描信号的输出端和用于提供与另一移位寄存器单元的连接的级联端,并被配置为产生第一信号和第二信号,以及从所述输出端输出所述第一信号作为所述扫描信号;以及控制电路,其与所述移位寄存电路和第一指示信号端耦接,所述第一指示信号端被配置为向所述控制电路提供用于指示所述移位寄存器单元的温度是否低于阈值温度的第一指示信号,所述控制电路被配置为在所述移位寄存器单元的温度低于所述阈值温度的情况下,从所述级联端输出所述第二信号,以及在所述移位寄存器单元的温度大于或等于所述阈值温度的情况下,从所述级联端输出所述第一信号。2.根据权利要求1所述的移位寄存器单元,其中,所述控制电路包括:第一晶体管和第二晶体管,其中,所述第一晶体管的控制极耦接所述第一指示信号端,所述第一晶体管的第一极耦接所述移位寄存电路的上拉节点,所述第一晶体管的第二极耦接所述移位寄存电路中用于产生所述第二信号的电路;其中,所述第二晶体管的控制极耦接所述第一指示信号端,所述第二晶体管的第一极耦接所述输出端,所述第二晶体管的第二极耦接所述级联端;其中,所述第一晶体管的类型和第二晶体管的类型不同。3.根据权利要求1所述的移位寄存器单元,其中,所述控制电路包括:第一晶体管、第二晶体管和反相器,其中,所述反相器的输入端耦接所述第一指示信号端,所述反相器的输出端耦接所述第二晶体管的控制端;其中,所述第一晶体管的控制极耦接所述第一指示信号端,所述第一晶体管的第一极耦接所述移位寄存电路的上拉节点,所述第一晶体管的第二极耦接所述移位寄存电路中用于产生所述第二信号的电路;其中,所述第二晶体管的第一极耦接所述移位寄存电路的输出端,所述第二晶体管的第二极耦接所述级联端;其中,所述第一晶体管的类型和第二晶体管的类型相同。4.根据权利要求2或3所述的移位寄存器单元,其中,所述移位寄存电路包括:输入电路、复位电路、下拉控制电路、下拉电路、级联控制电路和输出电路;其中,所述输入电路耦接输入端和上拉节点,并被配置为基于来自所述输入端的输入信号来控制所述上拉节点的电压;所述复位电路耦接复位端、第一电压端和所述上拉节点,并被配置为基于来自所述复位端的复位信号和来自所述第一电压端的第一电压来复位所述上拉节点的电压;所述下拉控制电路耦接所述第一电压端、第二电压端、所述上拉节点和下拉节点,并被配置为基于所述第一电压、来自所述第二电压端的第二电压和所述上拉节点的电压来控制所述下拉节点的电压;所述下拉电路耦接所述第一电压端、所述上拉节点和所述下拉节点,并被配置为基于所述第一电压和所述下拉节点的电压来控制所述上拉节点的电压;所述级联控制电路耦接所述下拉节点、所述第一电压端、时钟信号端、所述级联端和所述控制电路,并被配置为基于所述下拉节点的电压、所示第一电压、来自所述时钟信号端的时钟信号和所述控制电路,从所述级联端输出所述第一信号或者所述第二信号;所述输出电路耦接所述时钟信号端、所述上拉节点、所述下拉节点、所述第一电压端和所述输出端,并被配置为基于所述时钟信号、所述上拉节点的电压、所述下拉节点的电压和所述第一电压,从所述输出端输出所述第一信号。5.根据权利要求4所述的移位寄存器单元,其中,所述级联控制电路包括:第三晶体管和第四晶体管,其中,所述第三晶体管的控制极耦接所述第一晶体管的第二极,所述第三晶体管的第一极耦接所述时钟信号端,所述第三晶体管的第二极耦接所述第二晶体管的第二极、所述第四晶体管的第二极和所述级联端;其中,所述第四晶体管的控制极耦接所述下拉节点,所述第四晶体管的第一极耦接所述第一电压端。6.一种移位寄存器单元,包括:移位寄存电路,其具有用于输出扫描信号的输出端和用于提供与另一移位寄存器单元的连接的级联端,并被配置为产生第一信号和第二信号,以及从所述输出端输出所述第一信号作为所述扫描信号;以及控制电路,其与所述移位寄存电路、第一指示信号端和第二指示信号端耦接,所述第一指示信号端被配置为向所述控制电路提供用于指示所述移位寄存器单元的温度是否低于阈值温度的第一指示信号,所述第二指示信号端被配置为向所述控制电路提供与所述第一指示信...

【专利技术属性】
技术研发人员:木素真
申请(专利权)人:京东方科技集团股份有限公司合肥鑫晟光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1