锁相环及其启动电路、启动方法技术

技术编号:19125764 阅读:42 留言:0更新日期:2018-10-10 07:17
一种锁相环及其启动电路、启动方法。所述锁相环启动电路包括:信号转换电路,适于将所述时钟信号输出端输入的两个反相时钟信号转化为电压信号;稳压电路,适于对所述信号转换电路输出的电压信号进行稳压;控制电路,适于在所述稳压信号的电压大于预设控制电压阈值时,输出锁相环启动控制信号;缓冲器,适于对所述锁相环启动控制信号进行缓冲,输出锁相环启动信号;迟滞电路,与所述缓冲器及所述控制电路耦接,适于在所述锁相环启动控制信号的电压处于缓冲器阈值电压区间时,加快所述锁相环启动控制信号电压的拉高速度,至所述锁相环启动控制信号电压大于所述缓冲器阈值电压区间的上限。应用上述方案,可以减少电路中引入的与频率相关的噪声。

【技术实现步骤摘要】
锁相环及其启动电路、启动方法
本专利技术涉及锁相环
,具体涉及一种锁相环及其启动电路、启动方法。
技术介绍
锁相环(phaselockedloop),即锁定相位的环路,利用外部输入的参考信号来控制环路内部振荡信号的频率和相位,实现输出信号频率对输入信号频率的自动跟踪,一般用于闭环跟踪电路。随着锁相环应用范围的扩大,对锁相环锁定时间的要求越来越高。通常情况下,在环路工作开始时,可以通过将振荡器频率快速预设为目标频率附近,来减小锁相环锁定时间,因此锁相环中,与振荡器频率相关的锁相环启动电路的设计尤为重要。现有的锁相环启动电路,会在电路节点处引入与振荡器频率相关的噪声,影响锁相环后续电路的使用。
技术实现思路
本专利技术解决的技术问题是如何减少电路中引入的与频率相关的噪声。为解决上述技术问题,本专利技术实施例提供一种锁相环启动电路,所述锁相环启动电路包括:信号转换电路,与时钟信号输出端耦接,适于将所述时钟信号输出端输入的两个反相时钟信号转化为电压信号;稳压电路,与所述信号转换电路耦接,适于对所述信号转换电路输出的电压信号进行稳压,得到稳压信号;控制电路,与所述稳压电路耦接,适于在所述稳压信号的电压大于预设控制电压阈值时,输出锁相环启动控制信号;缓冲器,与所述控制电路耦接,适于对所述锁相环启动控制信号进行缓冲,输出锁相环启动信号;迟滞电路,与所述缓冲器及所述控制电路耦接,适于在所述锁相环启动控制信号的电压处于缓冲器阈值电压区间时,加快所述锁相环启动控制信号电压的拉高速度,至所述锁相环启动控制信号电压大于所述缓冲器阈值电压区间的上限。可选地,所述控制电路包括:第一开关,包括:控制端、第一端及第二端,其中:控制端与所述稳压电路耦接,第一端与电源电压端耦接;第一电阻,一端与所述第一开关的第二端耦接,另一端接地。可选地,所述第一开关为PMOS管;所述PMOS管的栅极与所述稳压电路耦接,源极与电源电压端耦接,漏极与所述第一电阻耦接。可选地,所述缓冲器为反相器,所述反相器的输入端与所述PMOS管的漏极耦接。可选地,所述迟滞电路包括:第二电阻,与所述PMOS管的漏极耦接;第一NMOS管,栅极与所述缓冲器的输出端耦接,漏极与所述第二电阻耦接,源极接地。可选地,所述迟滞电路对所述锁相环启动控制信号电压的拉高速度与所述第二电阻的阻值正相关。可选地,所述稳压电路为滤波器。可选地,所述信号转换电路包括:第三电阻,第二NMOS管、第三NMOS管及第一电容,其中:所述第三电阻,一端与电源电压端耦接,另一端与所述第二NMOS管的漏极耦接;所述第二NMOS管,栅极与第一时钟信号输出端耦接,源极与所述第三NMOS管的漏极耦接;所述第三NMOS管,栅极与第二时钟信号输出端耦接,源极接地;所述第一电容,一端与所述第三NMOS管的漏极耦接,另一端接地。本专利技术实施例还提供了一种锁相环,所述锁相环包括上述的锁相环启动电路。本专利技术实施例还提供了一种锁相环的启动方法,所述方法包括:由信号转换电路将输入的两个反相时钟信号转化为电压信号;由稳压电路对所述电压信号进行稳压,得到稳压信号;在所述稳压信号的电压大于预设控制电压阈值时,由控制电路基于稳压信号所述产生锁相环启动控制信号;由缓冲电路对所述锁相环启动控制信号进行缓冲,产生锁相环启动信号;在所述锁相环启动控制信号的电压处于缓冲器阈值电压区间时,由迟滞电路加快所述锁相环启动控制信号电压的拉高速度,至所述锁相环启动控制信号电压大于所述缓冲器阈值电压区间的上限。与现有技术相比,本专利技术实施例的技术方案具有以下有益效果:采用上述方案,通过在控制电路与缓冲器之间设置迟滞电路,由于迟滞电路可以在所述锁相环启动控制信号的电压位于缓冲器阈值电压范围时,加快所述锁相环启动控制信号电压的拉高速度,至所述锁相环启动控制信号电压大于所述缓冲器阈值电压的上限,因此可以避免所述锁相环启动控制信号的电压处于所述缓冲器阈值电压附近,由此可以减少电路中引入的与频率相关的噪声,进而减小对锁相环后续电路的影响。附图说明图1是一种锁相环启动电路的结构示意图;图2是本专利技术实施例提供的一种锁相环启动电路的结构示意图;图3是本专利技术实施例提供的一种锁相环启动电路的电路结构示意图;图4是无迟滞电路的锁相环启动电路中,缓冲器输入端电位VQ及输出端电位VQB随时间变化的曲线示意图;图5是有迟滞电路的锁相环启动电路中,缓冲器输入端电位VQ及输出端电位VQB随时间变化的曲线示意图;图6是本专利技术实施例提供的一种锁相环的启动方法的流程图。具体实施方式图1为一种锁相环启动电路的结构示意图。参照图1,所述锁相环启动电路可以包括:信号转换电路11,适于将所述时钟信号输出端输入的两个反相时钟信号转化为电压信号;稳压电路12,适于对所述信号转换电路11输出的电压信号进行稳压,得到稳压信号;控制电路13,适于在所述稳压信号的电压大于预设控制电压阈值时,输出锁相环启动控制信号;缓冲器14,与所述控制电路耦接,适于对所述锁相环启动控制信号进行缓冲,输出锁相环启动信号。在实际应用中,缓冲器14可以和与非门15的一输入端耦接,与非门15的另一输入端适于输入启动控制指令START_UP,在启动控制指令START_UP的控制下,与非门15的输出信号START_UP_DONE输入至锁相环的其它电路中。然而,在上述锁相环启动电路中,锁相环启动控制信号与频率相关,因此,在控制电路13的输出端难免引入与频率相关的较小扰动。作为缓冲器14的反相器在阈值电压附近的增益较大,故锁相环启动控制信号电位处于反相器阈值电压附近时,所引入的较小扰动有可能被放大传输到后续电路,对后续电路造成影响。针对上述问题,本专利技术实施例提供了一种锁相环启动电路,在控制电路与缓冲器之间设置有迟滞电路,由于迟滞电路可以在所述锁相环启动控制信号的电压位于缓冲器阈值电压范围时,加快所述锁相环启动控制信号电压的拉高速度,至所述锁相环启动控制信号电压大于所述缓冲器阈值电压的上限,由此可以减少电路中引入的与频率相关的噪声,进而减小对锁相环后续电路的影响。为使本专利技术的上述目的、特征和有益效果能够更为明显易懂,下面结合附图对本专利技术的具体实施例做详细地说明。参照图2,本专利技术实施例提供了一种锁相环启动电路,所述锁相环启动电路可以包括:信号转换电路21,与时钟信号输出端耦接,适于将所述时钟信号输出端输入的两个反相时钟信号CLK及CLK_转化为电压信号VOUT;稳压电路22,与所述信号转换电路21耦接,适于对所述信号转换电路21输出的电压信号VOUT进行稳压,得到稳压信号VC;控制电路23,与所述稳压电路22耦接,适于在所述稳压信号VC的电压大于预设控制电压阈值时,输出锁相环启动控制信号Q;缓冲器24,与所述控制电路23耦接,适于对所述锁相环启动控制信号Q进行缓冲,输出锁相环启动信号QB;迟滞电路25,与所述缓冲器24及控制电路23耦接,适于在所述锁相环启动控制信号的电压Q处于缓冲器阈值电压区间时,加快所述锁相环启动控制信号Q电压的拉高速度,至所述锁相环启动控制信号Q电压大于所述缓冲器阈值电压区间的上限。由于迟滞电路25可以在所述锁相环启动控制信号的电压Q处于缓冲器阈值电压区间时,加快所述锁相环启动控制信号Q的电压的拉高速度,至所述锁相环启动控制信号Q的本文档来自技高网...
锁相环及其启动电路、启动方法

【技术保护点】
1.一种锁相环启动电路,其特征在于,包括:信号转换电路,与时钟信号输出端耦接,适于将所述时钟信号输出端输入的两个反相时钟信号转化为电压信号;稳压电路,与所述信号转换电路耦接,适于对所述信号转换电路输出的电压信号进行稳压,得到稳压信号;控制电路,与所述稳压电路耦接,适于在所述稳压信号的电压大于预设控制电压阈值时,输出锁相环启动控制信号;缓冲器,与所述控制电路耦接,适于对所述锁相环启动控制信号进行缓冲,输出锁相环启动信号;迟滞电路,与所述缓冲器及所述控制电路耦接,适于在所述锁相环启动控制信号的电压处于缓冲器阈值电压区间时,加快所述锁相环启动控制信号电压的拉高速度,至所述锁相环启动控制信号电压大于所述缓冲器阈值电压区间的上限。

【技术特征摘要】
1.一种锁相环启动电路,其特征在于,包括:信号转换电路,与时钟信号输出端耦接,适于将所述时钟信号输出端输入的两个反相时钟信号转化为电压信号;稳压电路,与所述信号转换电路耦接,适于对所述信号转换电路输出的电压信号进行稳压,得到稳压信号;控制电路,与所述稳压电路耦接,适于在所述稳压信号的电压大于预设控制电压阈值时,输出锁相环启动控制信号;缓冲器,与所述控制电路耦接,适于对所述锁相环启动控制信号进行缓冲,输出锁相环启动信号;迟滞电路,与所述缓冲器及所述控制电路耦接,适于在所述锁相环启动控制信号的电压处于缓冲器阈值电压区间时,加快所述锁相环启动控制信号电压的拉高速度,至所述锁相环启动控制信号电压大于所述缓冲器阈值电压区间的上限。2.如权利要求1所述的锁相环启动电路,其特征在于,所述控制电路包括:第一开关,包括:控制端、第一端及第二端,其中:控制端与所述稳压电路耦接,第一端与电源电压端耦接;第一电阻,一端与所述第一开关的第二端耦接,另一端接地。3.如权利要求2所述的锁相环启动电路,其特征在于,所述第一开关为PMOS管;所述PMOS管的栅极与所述稳压电路耦接,源极与电源电压端耦接,漏极与所述第一电阻耦接。4.如权利要求3所述的锁相环启动电路,其特征在于,所述缓冲器为反相器,所述反相器的输入端与所述PMOS管的漏极耦接。5.如权利要求4所述的锁相环启动电路,其特征在于,所述迟滞电路包括:第二电阻,与所述PMOS管的漏极耦接;第一NMO...

【专利技术属性】
技术研发人员:谭雅雯陈先敏
申请(专利权)人:中芯国际集成电路制造上海有限公司中芯国际集成电路制造北京有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1