一种芯片测试装置、测试方法及测试板制造方法及图纸

技术编号:19097384 阅读:28 留言:0更新日期:2018-10-03 02:13
本发明专利技术提供了一种芯片测试装置、检测方法以及测试板,其中,包括,测试机,用以输出驱动测试信号;信号相位检测电路将芯片接收信号与标准信号进行比较,以形成比较结果;锁存器,信号相位检测电路将比较结果分别输出至测试机以及锁存器;当芯片接收信号与标准信号之间不存在相位差信号时,选路器将芯片接收信号输出至待测芯片;若存在相位差信号时,测试机根据相位差信号对驱动测试信号进行相位调节输出,以再次形成芯片接收信号并与标准信号进行比较,直至芯片接收信号与标准信号之间的相位差信号为零。其技术方法的有益效果在于,克服了现有技术中测试板在进行芯片并行测试时,由于传输线的长短不一导致待测芯片的芯片接收信号存在失真的问题。

【技术实现步骤摘要】
一种芯片测试装置、测试方法及测试板
本专利技术涉及半导体芯片测试
,尤其涉及一种芯片测试装置、测试方法及测试板。
技术介绍
现有的对待测试芯片进行测试时,其提供的测试结构如图1所示,在一测试板A1上设置有多个插座A2,每个插座A2用以固定及连接待测芯片,并且通过传输线A4与电连接结构A3连接,电连接结构连接一测试设备,通过测试设备提供相应频率的时钟驱动测试信号至待测芯片,但是从图1中可知,待测芯片于测试板A1上分布与不同的位置,每个待测芯片与电连接结构A3之间连接的传输线A3的长度存在不同,这就导致不同位置的待测芯片接收到的驱动测试信号是步同步的,进而导致芯片输出的信号也是不同步的,这会对待测芯片的测试结果造成误判。
技术实现思路
针对现有技术中待测芯片接收到驱动测试信号存在的上述问题,现提供一种旨在解决待测芯片由于传输线长度的不同导致接收驱动测试信号相位失真的芯片测试装置、测试方法及测试板。具体技术方案如下:一种芯片测试装置,应用于对待测芯片的芯片接收信号的调节,其中,包括,测试机,用以输出一驱动测试信号;选路器,包括一第一输入端、一第二输入端、一第一输出端以及一第二出输出端,所述第一输入端与所述测试机的输出端连接,所述驱动测试信号经过传输延时形成芯片接收信号,所述选路器的第二输出端与所述待测芯片的输入端连接;信号相位检测电路,所述信号相位检测电路的输入端与所述选路器的第一输出端连接,所述信号相位检测电路的输出端与所述测试机的输入端连接;所述选路器在初始状态下将所述芯片接收信号输出至所述信号相位检测电路;所述信号相位检测电路将所述芯片接收信号与一标准信号进行比较,以形成比较结果;锁存器,所述锁存器的输入端与所述信号相位检测电路的输出端连接,所述锁存器的输出端与所述选路器的第二输入端连接;所述信号相位检测电路将所述比较结果分别输出至所述测试机以及所述锁存器;当所述比较结果表示,所述芯片接收信号与所述标准信号之间不存在相位差信号时,所述锁存器发送一控制信号至所述选路器使所述选路器输出的所述芯片接收信号通过所述第二输出端输出至所述待测芯片;当所述比较结果表示,所述芯片接收信号与所述标准信号之间存在相位差信号时,所述测试机根据所述相位差信号对所述驱动测试信号进行相位调节输出,以再次形成所述芯片接收信号并与所述标准信号进行比较,直至所述芯片接收信号与所述标准信号之间的所述相位差信号为零。优选的,所述比较结果表示所述芯片接收信号与所述标准信号之间是否存在所述相位差信号;所述测试机提供一预设算法,并在接收所述相位差信号后,根据所述相位差信号的差值通过所述预设算法对所述驱动测试信号进行相位调节处理以形成调节后的驱动测试信号输出。优选的,所述选路器包括两种通路工作状态,所述锁存器输出的所述控制信号包括第一状态控制信号以及第二状态控制信号;第一通路工作状态,所述锁存器在接收所述比较结果后,若所述比较结果表示所述芯片接收信号与所述标准信号之间存在相位差信号,则所述说锁存器向所述选路器发送所述第一状态控制信号,所述选路器根据所述第一状态控制信号选通所述第一输出端,使所述芯片接收信号输出至所述信号相位检测电路优选的,所述选路器包括两种通路工作状态,所述锁存器输出的所述控制信号包括第一状态控制信号以及第二状态控制信号;第二通路工作状态,所述锁存器在接收所述比较结果后,若所述比较结果表示所述芯片接收信号与所述标准信号之间不存在相位差信号,则所述说锁存器向所述选路器发送所述第二状态控制信号,所述选路器根据所述第二状态控制信号选通所述第二输出端,使所述芯片接收信号输出至所述待测芯片。还包括一种芯片测试方法,其中,应用上述的芯片测试装置,包括以下步骤:步骤S1、所述测试机输出所述驱动测试信号在经过传输延时形成所述芯片接收信号;步骤S2、所述选路器将所述芯片接收信号与所述标准信号进行比较,并将所述比较结果分别输出至所述锁存器以及所述测试机;步骤S3、所述比较结果是否表示所述芯片接收信号与所述标准信号之间存在所述相位差信号;若是,所述测试机根据所述相位差信号,对所述驱动测试信号进行相位调整输出,并返回步骤S1;若否,所述锁存器发送一控制信号至所述选路器使所述选路器输出的所述芯片接收信号通过所述第二输出端输出至所述待测芯片并退出。优选的,所述比较结果表示所述芯片接收信号与所述标准信号之间是否存在所述相位差信号;所述测试机提供一预设算法,并在接收所述相位差信号后,根据所述相位差信号的差值通过所述预设算法对所述驱动测试信号进行相位调节处理以形成调节后的驱动测试信号输出。优选的,所述选路器包括两种通路工作状态,所述锁存器输出的所述控制信号包括第一状态控制信号以及第二状态控制信号;第一通路工作状态,所述锁存器在接收所述比较结果后,若所述比较结果表示所述芯片接收信号与所述标准信号之间存在相位差信号,则所述说锁存器向所述选路器发送所述第一状态控制信号,所述选路器根据所述第一状态控制信号选通所述第一输出端,使所述芯片接收信号输出至所述信号相位检测电路;优选的,所述选路器包括两种通路工作状态,所述锁存器输出的所述控制信号包括第一状态控制信号以及第二状态控制信号;第二通路工作状态,所述锁存器在接收所述比较结果后,若所述比较结果表示所述芯片接收信号与所述标准信号之间不存在相位差信号,则所述说锁存器向所述选路器发送所述第二状态控制信号,所述选路器根据所述第二状态控制信号选通所述第二输出端,使所述芯片接收信号输出至所述待测芯片。还包括一种测试板,其中,所述测试板上设置有如权利要求1中所述芯片测试装置,所述测试板包括:板体;复数个插座,用以固定和连接所述待测芯片;电连接结构,每个所述插座与所述电连接之间通过传输线连接,所述电连接接收连接所述测试机;所述选路器连接于所述待测芯片的所述传输线以及所述待测芯片之间。优选的,所述电连接结构为设置于所述板体上的金手指结构。上述技术方案具有如下优点或有益效果:通过芯片检测装置可对存在信号延迟的芯片接收信号进行相位调整,使最终输出的芯片接收信号与标准信号一致,克服了现有技术中测试板在进行芯片并行测试时,由于传输线的长短不一导致待测芯片的芯片接收信号存在失真的问题。附图说明参考所附附图,以更加充分的描述本专利技术的实施例。然而,所附附图仅用于说明和阐述,并不构成对本专利技术范围的限制。图1为本专利技术中
技术介绍
部分测试板的结构示意图;图2为本专利技术一种芯片测试装置的实施例的结构示意图;图3为本专利技术一种芯片测试方法实施例的流程图。附图标记表示:1、测试机;2、选路器;3、信号相位检测电路;4、待测芯片;5、锁存器。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都属于本专利技术保护的范围。需要说明的是,在不冲突的情况下,本专利技术中的实施例及实施例中的特征可以相互组合。下面结合附图和具体实施例对本专利技术作进一步说明,但不作为本专利技术的限定。本专利技术的技术方案中包括一种芯片测试装置。如图2所示,一种芯片测试装置的实施例,应用于对待测芯片4的芯片接收信号的本文档来自技高网
...

【技术保护点】
1.一种芯片测试装置,应用于对待测芯片的芯片接收信号的调节,其特征在于,包括,测试机,用以输出一驱动测试信号;选路器,包括一第一输入端、一第二输入端、一第一输出端以及一第二出输出端,所述第一输入端与所述测试机的输出端连接,所述驱动测试信号经过传输延时形成芯片接收信号,所述选路器的第二输出端与所述待测芯片的输入端连接;信号相位检测电路,所述信号相位检测电路的输入端与所述选路器的第一输出端连接,所述信号相位检测电路的输出端与所述测试机的输入端连接;所述选路器在初始状态下将所述芯片接收信号输出至所述信号相位检测电路;所述信号相位检测电路将所述芯片接收信号与一标准信号进行比较,以形成比较结果;锁存器,所述锁存器的输入端与所述信号相位检测电路的输出端连接,所述锁存器的输出端与所述选路器的第二输入端连接;所述信号相位检测电路将所述比较结果分别输出至所述测试机以及所述锁存器;当所述比较结果表示,所述芯片接收信号与所述标准信号之间不存在相位差信号时,所述锁存器发送一控制信号至所述选路器使所述选路器输出的所述芯片接收信号通过所述第二输出端输出至所述待测芯片;当所述比较结果表示,所述芯片接收信号与所述标准信号之间存在所述相位差信号时,所述测试机根据所述相位差信号对所述驱动测试信号进行相位调节输出,以再次形成所述芯片接收信号并与所述标准信号进行比较,直至所述芯片接收信号与所述标准信号之间的所述相位差信号为零。...

【技术特征摘要】
1.一种芯片测试装置,应用于对待测芯片的芯片接收信号的调节,其特征在于,包括,测试机,用以输出一驱动测试信号;选路器,包括一第一输入端、一第二输入端、一第一输出端以及一第二出输出端,所述第一输入端与所述测试机的输出端连接,所述驱动测试信号经过传输延时形成芯片接收信号,所述选路器的第二输出端与所述待测芯片的输入端连接;信号相位检测电路,所述信号相位检测电路的输入端与所述选路器的第一输出端连接,所述信号相位检测电路的输出端与所述测试机的输入端连接;所述选路器在初始状态下将所述芯片接收信号输出至所述信号相位检测电路;所述信号相位检测电路将所述芯片接收信号与一标准信号进行比较,以形成比较结果;锁存器,所述锁存器的输入端与所述信号相位检测电路的输出端连接,所述锁存器的输出端与所述选路器的第二输入端连接;所述信号相位检测电路将所述比较结果分别输出至所述测试机以及所述锁存器;当所述比较结果表示,所述芯片接收信号与所述标准信号之间不存在相位差信号时,所述锁存器发送一控制信号至所述选路器使所述选路器输出的所述芯片接收信号通过所述第二输出端输出至所述待测芯片;当所述比较结果表示,所述芯片接收信号与所述标准信号之间存在所述相位差信号时,所述测试机根据所述相位差信号对所述驱动测试信号进行相位调节输出,以再次形成所述芯片接收信号并与所述标准信号进行比较,直至所述芯片接收信号与所述标准信号之间的所述相位差信号为零。2.根据权利要求1所述的芯片测试装置,其特征在于,所述比较结果表示所述芯片接收信号与所述标准信号之间是否存在所述相位差信号;所述测试机提供一预设算法,并在接收所述相位差信号后,根据所述相位差信号的差值通过所述预设算法对所述驱动测试信号进行相位调节处理以形成调节后的驱动测试信号输出。3.根据权利要求1所述的芯片测试装置,其特征在于,所述选路器包括两种通路工作状态,所述锁存器输出的所述控制信号包括第一状态控制信号以及第二状态控制信号;第一通路工作状态,所述锁存器在接收所述比较结果后,若所述比较结果表示所述芯片接收信号与所述标准信号之间存在相位差信号,则所述说锁存器向所述选路器发送所述第一状态控制信号,所述选路器根据所述第一状态控制信号选通所述第一输出端,使所述芯片接收信号输出至所述信号相位检测电路。4.根据权利要求1所述的芯片测试装置,其特征在于,所述选路器包括两种通路工作状态,所述锁存器输出的所述控制信号包括第一状态控制信号以及第二状态控制信号;第二通路工作状态,所述锁存器在接收所述比较结果后,若所述比较结果表示所述芯片接收信号与所述标准信号之间不存在相位差信号,则所述说锁存器...

【专利技术属性】
技术研发人员:曹巍周柯陈雷刚高金德
申请(专利权)人:上海华力微电子有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1