自动产生时脉的通用串行总线控制器及其使用方法技术

技术编号:19023309 阅读:31 留言:0更新日期:2018-09-26 19:02
一种自动产生时脉的通用串行总线控制器,其包括:一震荡产生器,用以产生一初始时脉;一第一锁相回路用以接收该初始时脉,并输出具有一第一频率的一控制器工作时脉;一控制器用以检测至少一通用串行总线装置,并输出具有一第二频率的一初始画框信号;一第二锁相回路用以接收该初始画框信号,并输出具有该第一频率的一同步画框信号;一第三锁相回路用以接收该同步画框信号,并输出具有该第一频率的一稳定画框信号;以及一多工器用以接收该控制器工作时脉以及该稳定画框信号,并将该控制器工作时脉以及该稳定画框信号的其中一者传输至该控制器。

【技术实现步骤摘要】
自动产生时脉的通用串行总线控制器及其使用方法
本专利技术涉及一种自动产生时脉的通用串行总线控制器及其使用方法。
技术介绍
现有的个人数字电子设备的数据传输已大量使用通用串行总线(UniversalSerialBus,USB)的界面。一般情况都是由通用串行总线主机(Host)端将数据传送到通用串行总线装置(Device)端。对于实时性的数据传送及播放,常因装置端的时脉与主机端的时脉之间的差异而造成数据的损毁,产生错误的情况。因此装置端的时脉须与主机端的时脉同步,以维持数据传送的正确性。为了满足通用串行总线(UniversalSerialBus,USB)装置端时脉与主机端时脉的同步,传统USB控制器跟实体层需要一个符合USB时脉飘移规格的时脉来驱动数字电路,不管使用外部晶振或是内部震荡电路,其需让USB上的CLOCK飘移量符合HIGHSPEED为500ppm,FULLSPEED为2500ppm。最简单的方法为使用外部晶振,但是其需额外成本跟与印刷电路本的面积。若是使用内部振荡电路则需要额外的校正电路与时间。本专利技术提出一种自动产生时脉的通用串行总线控制器及其使用方法,其可快速的产生控制器运行所需的时脉,且通过同步与多工切换信号而省下外部晶振且免除了内部振荡器的校正,进而可达到满足通用串行总线规范且降低生产成本、减少校正时间的目的。
技术实现思路
鉴于前述的现有技术的缺点,本专利技术的主要目的是提供一种自动产生时脉的通用串行总线控制器及其使用方法,其可快速的产生控制器运行所需的时脉,且通过同步与多工切换信号而省下外部晶振且免除了内部振荡器的校正,进而可达到满足通用串行总线规范且降低生产成本、减少校正时间的目的。为达到前述的主要目的及其他目的,本专利技术提出一种自动产生时脉的通用串行总线控制器,其包括:一震荡产生器,用以产生一初始时脉;一第一锁相回路,用以接收该初始时脉,并输出具有一第一频率的一控制器工作时脉;一控制器,用以检测至少一通用串行总线装置,并输出具有一第二频率的一初始画框信号;一第二锁相回路,用以接收该初始画框信号,并输出具有该第一频率的一同步画框信号;一第三锁相回路,用以接收该同步画框信号,并输出具有该第一频率的一稳定画框信号;以及一多工器,用以接收该控制器工作时脉以及该稳定画框信号,并将该控制器工作时脉以及该稳定画框信号的其中一者传输至该控制器;其中,该控制器工作时脉是该第一锁相回路将该初始时脉倍频而完成;该同步画框信号是该第二锁相回路将该初始画框信号倍频而完成;该稳定画框信号是该第三锁相回路将该同步画框信号滤除抖动和噪声信号而完成,以使该稳定画框信号符合通用串行总线的传输规范。在使用本专利技术的自动产生时脉的通用串行总线控制器时,一开始通过内部的该震荡产生器与该第一锁相回路让该控制器能够做启始的运行,接着通过同步化该初始画框信号,且通过该第三锁相回路滤除抖动和噪声信号而完成,以使该稳定画框信号符合通用串行总线的传输规范,此时,且通过同步与多工切换信号可快速的产生控制器运行所需的时脉,而省下外部晶振且免除了内部振荡器的校正,进而可达到满足通用串行总线规范且降低生产成本、减少校正时间的目的。为达到前述的主要目的及其他目的,本专利技术还提出一种自动产生时脉的通用串行总线控制器的使用方法,其包括下列步骤:一第一步骤,一震荡产生器产生一初始时脉;一第二步骤,一第一锁相回路接收该初始时脉,并输出具有一第一频率的一控制器工作时脉;一第三步骤,一多工器接收该控制器工作时脉,并将该控制器工作时脉传输至一控制器;一第四步骤,该控制器检测至少一通用串行总线装置,并输出具有一第二频率的一初始画框信号;一第五步骤,一第二锁相回路接收该初始画框信号,并输出具有该第一频率的一同步画框信号;一第六步骤,一第三锁相回路接收该同步画框信号,并输出具有该第一频率的一稳定画框信号;以及一第七步骤,该多工器接收该稳定画框信号之后,并将该稳定画框信号传输至该控制器;其中,该控制器工作时脉是该第一锁相回路将该初始时脉倍频而完成;该同步画框信号是该第二锁相回路将该初始画框信号倍频而完成;该稳定画框信号是该第三锁相回路将该同步画框信号滤除抖动和噪声信号而完成,以使该稳定画框信号符合通用串行总线的传输规范。附图说明图1是显示本专利技术的自动产生时脉的通用串行总线控制器的架构示意图;图2是显示本专利技术的自动产生时脉的通用串行总线控制器的震荡产生器与第一锁相回路之架构示意图;图3是显示本专利技术的自动产生时脉的通用串行总线控制器的第二锁相回路之架构示意图;图4是显示本专利技术的自动产生时脉的通用串行总线控制器的第三锁相回路之架构示意图;以及图5是显示本专利技术的自动产生时脉的通用串行总线控制器的使用方法流程图。附图标记说明:100控制器101、OSC震荡产生器102、PLL1第一锁相回路103、PLL2第二锁相回路104、PLL3第三锁相回路105、mux多工器201、300、400、PD相位检测器202、301、401、LPF低通滤波器203、302、402、VCO电压控制震荡器205、403第一除频器204、404第二除频器303画框信号检测器304除频器SOF初始画框信号具体实施方式以下通过特定的具体实施例说明本专利技术的实施方式,熟悉此技术的人士可由本说明书所公开的内容轻易地了解本专利技术的其他优点及技术效果。本专利技术亦可通过其他不同的具体实例加以施行或应用,本专利技术说明书中的各项细节亦可基于不同观点与应用在不悖离本专利技术的构思下进行各种修饰与变更。须知,本说明书附图示出的结构、比例、大小等,均仅用以配合说明书所公开的内容,以供熟悉此技术的人士了解与阅读,并非用以限定本专利技术可实施的限定条件,故不具技术上的实质意义,任何结构的修饰、比例关系的改变或大小的调整,在不影响本专利技术所能产生的技术效果及所能实现的目的下,均应落在本专利技术所公开的
技术实现思路
得能涵盖的范围内。以下依据本专利技术的实施例,描述一种自动产生时脉的通用串行总线控制器,请参阅图1所示,本专利技术的自动产生时脉的通用串行总线控制器包括:一震荡产生器(OSC)101,用以产生一初始时脉;一第一锁相回路(PLL1)102,用以接收该初始时脉,并输出具有一第一频率的一控制器工作时脉;一控制器100,用以检测至少一通用串行总线装置,并输出具有一第二频率的一初始画框信号(SOF);一第二锁相回路(PLL2)103,用以接收该初始画框信号(SOF),并输出具有该第一频率的一同步画框信号;一第三锁相回路(PLL3)104,用以接收该同步画框信号,并输出具有该第一频率的一稳定画框信号;以及一多工器(mux)105,用以接收该控制器工作时脉以及该稳定画框信号,并将该控制器工作时脉以及该稳定画框信号的其中一者传输至该控制器100;其中,该控制器工作时脉是该第一锁相回路(PLL1)102将该初始时脉倍频而完成;该同步画框信号是该第二锁相回路(PLL2)103将该初始画框信号(SOF)倍频而完成;该稳定画框信号是该第三锁相回路(PLL3)104将该同步画框信号滤除抖动和噪声信号而完成,以使该稳定画框信号符合通用串行总线的传输规范。请参阅图1及图2、图4所示,其中,该第一锁相回路(PLL1)102与该第三锁相回路(PLL3)104分别各包括:一相位检测器(PD)本文档来自技高网
...

【技术保护点】
1.一种自动产生时脉的通用串行总线控制器,其包括:一震荡产生器,用以产生一初始时脉;一第一锁相回路,用以接收该初始时脉,并输出具有一第一频率的一控制器工作时脉;一控制器,用以检测至少一通用串行总线装置,并输出具有一第二频率的一初始画框信号;一第二锁相回路,用以接收该初始画框信号,并输出具有该第一频率的一同步画框信号;一第三锁相回路,用以接收该同步画框信号,并输出具有该第一频率的一稳定画框信号;以及一多任务器,用以接收该控制器工作时脉以及该稳定画框信号,并将该控制器工作时脉以及该稳定画框信号的其中一者传输至该控制器;其中,该控制器工作时脉是该第一锁相回路将该初始时脉倍频而完成;该同步画框信号是该第二锁相回路将该初始画框信号倍频而完成;该稳定画框信号是该第三锁相回路将该同步画框信号滤除抖动和噪声信号而完成,以使该稳定画框信号符合通用串行总线的传输规范;其中,该第二锁相回路包括:一低通滤波器、一电压控制震荡器、一画框讯号侦测器;该第二锁相回路的该低通滤波器具有一默认值,当该画框讯号侦测器侦测到一第一个初始化框讯号时,会自动计算该电压控制震荡器对应该第二锁相回路跟该第三锁相回路有一个完整初始化框讯号所需的默认值,并初始该第二锁相回路跟该第三锁相回路并等待一第三个初始化框讯号出现时立即启动该第二锁相回路跟该第三锁相回路。...

【技术特征摘要】
1.一种自动产生时脉的通用串行总线控制器,其包括:一震荡产生器,用以产生一初始时脉;一第一锁相回路,用以接收该初始时脉,并输出具有一第一频率的一控制器工作时脉;一控制器,用以检测至少一通用串行总线装置,并输出具有一第二频率的一初始画框信号;一第二锁相回路,用以接收该初始画框信号,并输出具有该第一频率的一同步画框信号;一第三锁相回路,用以接收该同步画框信号,并输出具有该第一频率的一稳定画框信号;以及一多任务器,用以接收该控制器工作时脉以及该稳定画框信号,并将该控制器工作时脉以及该稳定画框信号的其中一者传输至该控制器;其中,该控制器工作时脉是该第一锁相回路将该初始时脉倍频而完成;该同步画框信号是该第二锁相回路将该初始画框信号倍频而完成;该稳定画框信号是该第三锁相回路将该同步画框信号滤除抖动和噪声信号而完成,以使该稳定画框信号符合通用串行总线的传输规范;其中,该第二锁相回路包括:一低通滤波器、一电压控制震荡器、一画框讯号侦测器;该第二锁相回路的该低通滤波器具有一默认值,当该画框讯号侦测器侦测到一第一个初始化框讯号时,会自动计算该电压控制震荡器对应该第二锁相回路跟该第三锁相回路有一个完整初始化框讯号所需的默认值,并初始该第二锁相回路跟该第三锁相回路并等待一第三个初始化框讯号出现时立即启动该第二锁相回路跟该第三锁相回路。2.如权利要求1所述的自动产生时脉的通用串行总线控制器,其中,该初始时脉为12MHz。3.如权利要求1所述的自动产生时脉的通用串行总线控制器,其中,该控制器工作时脉为48MHz~5GHz。4.如权利要求1所述的自动产生时脉的通用串行总线控制器,其中,该第一锁相回路与该第三锁相回路分别各包括:一相位检测器、一低通滤波器、一电压控制震荡器、一第一除频器、一第二除频器。5.如权利要求1所述的自动产生时脉的通用串行总线控制器,其中,该第二锁相回路复包括:一相位检测器、一除频器。6.一种自动产生时脉的通用串行总线控制器的使用方法,其包括下列步骤:一第一步骤,一震...

【专利技术属性】
技术研发人员:苏明堂
申请(专利权)人:芯籁半导体股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1